chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA芯片的SERDES接口電路設(shè)計(jì)

FPGA設(shè)計(jì)論壇 ? 來(lái)源:未知 ? 2023-07-27 16:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

串行接口常用于芯片至芯片和電路板至電路板之間的數(shù)據(jù)傳輸。隨著系統(tǒng)帶寬不斷增加至多吉比特范圍,并行接口已經(jīng)被高速串行鏈接,或SERDES (串化器/ 解串器)所取代。起初, SERDES 是獨(dú)立的ASSP 或ASIC 器件。在過(guò)去幾年中已經(jīng)看到有內(nèi)置SERDES 的FPGA 器件系列,但多見(jiàn)于高端FPGA芯片中,而且價(jià)格昂貴。
本方案是以CME的低功耗系列FPGA的HR03為平臺(tái),實(shí)現(xiàn)8/10b的SerDes接口,包括SERDES收發(fā)單元,通過(guò)完全數(shù)字化的方法實(shí)現(xiàn)SERDES的CDR(Clock Data Recovery,時(shí)鐘數(shù)據(jù)恢復(fù)),完成100~200Mhz的板間SERDES單通道通信,該SERDES接口方案具有成本低、靈活性高、研發(fā)周期短等特點(diǎn)。
1 硬件接口:

wKgaomToNgSAZJo-AABjkHvFT18775.jpg

硬件的接口如上圖所示,主要包括發(fā)送與接收模塊。
發(fā)送模塊包括8b/10b編碼器,并串轉(zhuǎn)換器,鎖相環(huán)(PLL)頻率合成器和發(fā)送器,接收模塊包括 8b/10b解碼器,Comma 檢測(cè)器,串并轉(zhuǎn)換器,時(shí)鐘數(shù)據(jù)恢復(fù)器(CDR)和接收器。
8b/10b編碼器用于將從上層協(xié)議芯片發(fā)送過(guò)來(lái)的字節(jié)信號(hào)映射成直流平衡的 10 位8b/10b 編碼,并串轉(zhuǎn)換用于將 10 位編碼結(jié)果串行化,并串轉(zhuǎn)換所需的高速、低抖動(dòng)時(shí)鐘由鎖相環(huán)提供,發(fā)送器用于將 CMOS 電平的高速串行碼流轉(zhuǎn)換成抗噪聲能力較強(qiáng)的差分信號(hào),經(jīng)背板連接或光纖信道發(fā)送到接收機(jī)。
在接收端,接收器將接收到的低擺幅差分信號(hào)還原為 CMOS 電平的串行信號(hào),CDR 從串行信號(hào)中抽取時(shí)鐘信息,完成對(duì)串行數(shù)據(jù)的采樣,串并轉(zhuǎn)換利用 CDR 恢復(fù)的時(shí)鐘,將串行信號(hào)轉(zhuǎn)換成 10 位的并行數(shù)據(jù),Comma 檢測(cè)器檢測(cè)特殊的 Comma 字符,調(diào)整字邊界,字邊界正確的并行數(shù)據(jù)經(jīng)過(guò) 8b/10b 解碼,還原為字節(jié)信號(hào),傳送到上層協(xié)議芯片,完成整個(gè)信息傳輸過(guò)程。
實(shí)際的設(shè)計(jì)中,CDR部分是由純邏輯電路完成的,為設(shè)計(jì)的的部分,下面將介紹數(shù)字CDR在HR03的實(shí)現(xiàn)方案。
2 數(shù)字CDR:
CDR模塊作用是從數(shù)據(jù)中恢復(fù)嵌入的時(shí)鐘,然后接收器按照恢復(fù)的時(shí)鐘進(jìn)行數(shù)據(jù)位對(duì)齊并通過(guò)comma進(jìn)行字對(duì)齊。,將數(shù)據(jù)進(jìn)行8b/10b解碼,供系統(tǒng)使用。
本方案采用同頻多相的時(shí)鐘采樣方法,具體實(shí)現(xiàn)過(guò)程利用PLL產(chǎn)生4個(gè)時(shí)鐘頻率相同,相位相差90度的時(shí)鐘,分別為clk0、clk90、clk180、clk270,這四個(gè)時(shí)鐘輸出完全同步,利用4個(gè)時(shí)鐘對(duì)數(shù)據(jù)進(jìn)行采樣,以獲得4倍過(guò)采樣的效果,具體的實(shí)現(xiàn)過(guò)程如下圖所示:

wKgaomToNgSAGNj5AACLewpQejw193.jpg

在數(shù)據(jù)時(shí)鐘恢復(fù)時(shí),將到來(lái)的數(shù)據(jù)分別輸入到四個(gè)觸發(fā)器,分別用4個(gè)不同的相位進(jìn)行采樣,要注意保證從輸入引腳到四個(gè)觸發(fā)器的延遲基本一致。
列觸發(fā)器的觸發(fā)分別由時(shí)鐘CLK0、CLK90、CLK180、CLK270的上升沿觸發(fā),按照這樣的方式來(lái)觸發(fā)就可以得到四個(gè)數(shù)據(jù)采樣點(diǎn)。這樣就將原始時(shí)鐘周期分成了四個(gè)單獨(dú)的90度的區(qū)域,如果系統(tǒng)時(shí)鐘為200MHz,上圖所示的電路就相當(dāng)于產(chǎn)生了800MHz 的采樣速率。
僅通過(guò)一階的觸發(fā)器,輸出的采樣數(shù)據(jù)存在亞穩(wěn)態(tài)的問(wèn)題,因此需對(duì)采樣點(diǎn)作進(jìn)一步的處理。這里可將四個(gè)采樣點(diǎn)通過(guò)進(jìn)一步的觸發(fā),除掉亞穩(wěn)態(tài)的問(wèn)題,從而使采樣點(diǎn)移到下一個(gè)相同的時(shí)鐘域。通常,亞穩(wěn)態(tài)的去除要經(jīng)過(guò)兩三級(jí)的處理,這就使得在有效數(shù)據(jù)輸出前會(huì)有數(shù)位無(wú)效的數(shù)據(jù),在數(shù)據(jù)采樣的個(gè)階段,電路檢測(cè)數(shù)據(jù)線上數(shù)據(jù)的傳輸。當(dāng)檢測(cè)到有數(shù)據(jù)傳輸時(shí),對(duì)傳輸數(shù)據(jù)的有效性進(jìn)行確認(rèn)。確認(rèn)數(shù)據(jù)有效后,輸出高電平來(lái)指示采樣點(diǎn)有數(shù)據(jù)傳輸。

wKgaomToNgSAKGFGAABxpVYRnE4419.jpg

因?yàn)榻K有四個(gè)輸出,所以需要一個(gè)復(fù)用器來(lái)選擇數(shù)據(jù)。發(fā)送數(shù)據(jù)與采樣時(shí)鐘的對(duì)應(yīng)關(guān)系如上圖所示,其對(duì)應(yīng)關(guān)系分為4種情況,每種情況下對(duì)應(yīng)一個(gè)的采樣時(shí)鐘,系統(tǒng)通過(guò)對(duì)數(shù)據(jù)邊沿位置信息的判斷,來(lái)確定哪路時(shí)鐘為采樣時(shí)鐘,并利用復(fù)用器從選定的時(shí)鐘域中選擇數(shù)據(jù)位,例如檢測(cè)電路確定從時(shí)鐘域A中采樣的數(shù)據(jù)有效,那么將時(shí)鐘域A中采樣的數(shù)據(jù)通過(guò)輸出端輸出。
3 結(jié)束語(yǔ):
通過(guò)對(duì)純數(shù)字電路的CDR電路,在沒(méi)有硬核的支持下,完成了FPGA上SERDES的接口設(shè)計(jì),并通過(guò)實(shí)驗(yàn)的傳輸測(cè)試,在HR03的FPGA上,可完成100~200Mbps的數(shù)據(jù)傳輸。

wKgaomToNgSAG8M9AAAJM7aZU1A921.png ? ?

wKgaomToNgSASjcnAABUdafP6GM431.jpg

掃碼加微信邀請(qǐng)您加入FPGA學(xué)習(xí)交流群

wKgaomToNgWAKTLRAAACXWrmhKE281.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點(diǎn)個(gè)在看你最好看


原文標(biāo)題:基于FPGA芯片的SERDES接口電路設(shè)計(jì)

文章出處:【微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22501

    瀏覽量

    639023

原文標(biāo)題:基于FPGA芯片的SERDES接口電路設(shè)計(jì)

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速車載SerDes企業(yè)完成新一輪融資,上汽入股

    電子發(fā)燒友網(wǎng)綜合報(bào)道 國(guó)內(nèi)高速車載 SerDes 芯片領(lǐng)域頭部企業(yè)仁芯科技近日完成戰(zhàn)略輪融資,本輪融資由上汽金控聯(lián)合旗下尚頎資本領(lǐng)投,天泓資本、奇安投資等產(chǎn)業(yè)資本共同加投。此次融資不僅是資本市場(chǎng)對(duì)仁
    的頭像 發(fā)表于 02-27 09:22 ?2776次閱讀

    南芯科技發(fā)布車規(guī)級(jí)SerDes高速接口芯片SCP2550X系列

    今日,南芯科技(證券代碼:688484)發(fā)布車規(guī)級(jí) SerDes 高速接口芯片 SCP2550X 系列,基于全球標(biāo)準(zhǔn)化 MIPI A-PHY 協(xié)議,并通過(guò) AEC Q100 Grade2 車規(guī)等級(jí)
    的頭像 發(fā)表于 12-12 17:57 ?2937次閱讀
    南芯科技發(fā)布車規(guī)級(jí)<b class='flag-5'>SerDes</b>高速<b class='flag-5'>接口</b><b class='flag-5'>芯片</b>SCP2550X系列

    RS485接口電路設(shè)計(jì)要點(diǎn)

    探討了RS485接口電路設(shè)計(jì),包括其半雙工通信原理、關(guān)鍵要素、電路類型、自動(dòng)收發(fā)功能及防雷保護(hù)等,強(qiáng)調(diào)了信號(hào)傳輸、電氣隔離、噪聲抑制和接地設(shè)計(jì)的重要性,以確保通信穩(wěn)定和安全。突出特點(diǎn)包括支持多節(jié)
    的頭像 發(fā)表于 10-10 14:23 ?4544次閱讀
    RS485<b class='flag-5'>接口</b><b class='flag-5'>電路設(shè)計(jì)</b>要點(diǎn)

    智多晶SerDes 2.0 IP介紹

    為了滿足用戶對(duì)SerDes日益增漲和多樣化的要求。智多晶SerDes IP推出了2.0版本的升級(jí),本次升級(jí)相比1.0版本主要帶來(lái)了以下的變化。
    的頭像 發(fā)表于 08-16 15:32 ?1630次閱讀
    智多晶<b class='flag-5'>SerDes</b> 2.0 IP介紹

    ADC和FPGA之間LVDS接口設(shè)計(jì)需要考慮的因素

    本文描述了ADC和FPGA之間LVDS接口設(shè)計(jì)需要考慮的因素,包括LVDS數(shù)據(jù)標(biāo)準(zhǔn)、LVDS接口數(shù)據(jù)時(shí)序違例解決方法以及硬件設(shè)計(jì)要點(diǎn)。
    的頭像 發(fā)表于 07-29 10:01 ?5596次閱讀
    ADC和<b class='flag-5'>FPGA</b>之間LVDS<b class='flag-5'>接口</b>設(shè)計(jì)需要考慮的因素

    PMOS電路設(shè)計(jì)分析

    今天分享一個(gè)PMOS的電路設(shè)計(jì),詳細(xì)了解下各個(gè)元器件在電路中起到的作用。
    的頭像 發(fā)表于 07-21 16:15 ?3536次閱讀
    PMOS<b class='flag-5'>電路設(shè)計(jì)</b>分析

    車載SerDes產(chǎn)業(yè)起飛!國(guó)產(chǎn)新品密集炸場(chǎng)

    電子發(fā)燒友網(wǎng)報(bào)道(文/梁浩斌)伴隨汽車智能化趨勢(shì)的加速,SerDes在數(shù)據(jù)傳輸方面的關(guān)鍵地位,使其成為了汽車芯片中增長(zhǎng)速度極快的細(xì)分產(chǎn)品。 ? 近兩年,已經(jīng)有多家海外芯片大廠通過(guò)收購(gòu)布局Ser
    的頭像 發(fā)表于 07-03 00:12 ?9519次閱讀
    車載<b class='flag-5'>SerDes</b>產(chǎn)業(yè)起飛!國(guó)產(chǎn)新品密集炸場(chǎng)

    FPGA與高速ADC接口簡(jiǎn)介

    本文介紹FPGA與高速ADC接口方式和標(biāo)準(zhǔn)以及JESD204與FPGA高速串行接口。
    的頭像 發(fā)表于 06-12 14:18 ?3404次閱讀
    <b class='flag-5'>FPGA</b>與高速ADC<b class='flag-5'>接口</b>簡(jiǎn)介

    SerDes到SoC,全場(chǎng)景適配的FCom差分晶振設(shè)計(jì)全解

    芯片匹配方案 在差分晶體振蕩器的系統(tǒng)設(shè)計(jì)中,確保時(shí)鐘信號(hào)與接收芯片的電氣特性完美匹配,是保證整體時(shí)序穩(wěn)定與抖動(dòng)抑制的關(guān)鍵。FCom在長(zhǎng)期產(chǎn)品應(yīng)用過(guò)程中,歸納出覆蓋SerDes、高速ADC/DAC
    發(fā)表于 05-30 11:53

    如何學(xué)好電路設(shè)計(jì)?(文末分享電路設(shè)計(jì)資料合集)

    學(xué)好電路設(shè)計(jì)是硬件工程師的核心能力之一,需要系統(tǒng)的理論學(xué)習(xí)、實(shí)踐積累和持續(xù)迭代。通過(guò)以下路徑,結(jié)合至少3-5個(gè)完整項(xiàng)目經(jīng)驗(yàn),高效掌握電路設(shè)計(jì)技能;一、夯實(shí)基礎(chǔ)理論電路分析基礎(chǔ)掌握基爾霍夫定律、戴維南
    的頭像 發(fā)表于 05-22 11:40 ?1670次閱讀
    如何學(xué)好<b class='flag-5'>電路設(shè)計(jì)</b>?(文末分享<b class='flag-5'>電路設(shè)計(jì)</b>資料合集)

    時(shí)源芯微 接口濾波與防護(hù)電路的設(shè)計(jì)

    ,隨后再布置濾波電路,以確保信號(hào)安全。 (2)接口芯片及元件布局:接口芯片及其配套的濾波、防護(hù)、隔離元件,應(yīng)盡可能沿著信號(hào)流動(dòng)方向,以直線形
    的頭像 發(fā)表于 05-20 16:11 ?729次閱讀

    FPGA從0到1學(xué)習(xí)資料集錦

    多個(gè)乘加器并行工作的速度可以遠(yuǎn)遠(yuǎn)超過(guò)一個(gè)高速乘加器。 SERDES:高速串行接口。將來(lái) PCI-E、XAUI、HT、S-ATA 等高速串行接口會(huì)越來(lái)越多。有了 SERDES 模塊,
    發(fā)表于 05-13 15:41

    電平轉(zhuǎn)換電路設(shè)計(jì)原理和常見(jiàn)問(wèn)題及解決辦法

    電平轉(zhuǎn)換。因?yàn)椴煌妷旱?b class='flag-5'>芯片之間的通信存在電平失配的問(wèn)題,如果通信兩端的電壓差太大,也可能會(huì)損壞芯片引腳,所以我們需要進(jìn)行電平轉(zhuǎn)換電路優(yōu)化。一般來(lái)說(shuō),當(dāng)我們進(jìn)行電平轉(zhuǎn)換電路設(shè)計(jì)時(shí),我們
    發(fā)表于 04-27 15:54

    FPGA的Jtag接口燒了,怎么辦?

    在展開(kāi)今天的文章前,先來(lái)討論一個(gè)問(wèn)題:FPGA的jtag接口燒了怎么辦?JTAG接口的輸入引腳通常設(shè)計(jì)為高阻抗,這使得它們對(duì)靜電電荷積累非常敏感,由于JTAG接口需要頻繁連接調(diào)試器、下
    的頭像 發(fā)表于 04-27 11:01 ?2840次閱讀
    <b class='flag-5'>FPGA</b>的Jtag<b class='flag-5'>接口</b>燒了,怎么辦?

    車載SerDes重大突破,業(yè)內(nèi)首款雙協(xié)議芯片誕生!

    電子發(fā)燒友網(wǎng)報(bào)道(文/梁浩斌)首傳微在最近宣布在旗下的SerDes芯片產(chǎn)品上實(shí)現(xiàn)了技術(shù)重大突破,開(kāi)創(chuàng)性地實(shí)現(xiàn)了在同一產(chǎn)品中融合MIPI A-PHY和HSMT雙協(xié)議標(biāo)準(zhǔn),大大提高了產(chǎn)品在車載應(yīng)用中
    的頭像 發(fā)表于 04-25 00:25 ?4778次閱讀