chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RISC-V公測平臺(tái)發(fā)布 · UnixBench完整測試

澎峰科技PerfXLab ? 來源:澎峰科技PerfXLab ? 作者:澎峰科技PerfXLab ? 2023-08-09 15:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

簡介

UnixBench是一個(gè)開源的GPLv2許可的工具,它提供了對(duì)類Unix系統(tǒng)性能的基本指標(biāo)。

通過運(yùn)行UnixBench,可以獲得有關(guān)系統(tǒng)性能的基本指標(biāo),用于與其他系統(tǒng)進(jìn)行比較,也可以作為改進(jìn)系統(tǒng)性能的參考。但UnixBench并不是一個(gè)綜合性能評(píng)估工具,它只提供了一些基本的性能指標(biāo)。要全面評(píng)估系統(tǒng)性能,還需要結(jié)合其他工具和測試來獲得更全面的信息。

測試環(huán)境

[硬件參數(shù)]
處理器: SOPHON SG2042 x1
核心數(shù): 64核
L1 Cache: I:64KB and D:64KB
L2Cache: 1MB/Cluster
L3Cache: 64MB System Cache
DRAM: Micron 2RX8 32G3200 RDIMM 4slot
[軟件環(huán)境]
linux版本: 22.1
gcc版本: 12.2.0
Unixbench版本: 5.1.3

UnixBench測試項(xiàng)目介紹

Dhrystone(整數(shù)運(yùn)算測試):

此基準(zhǔn)用于衡量和比較計(jì)算機(jī)的性能。測試重點(diǎn)在于字符串處理,因?yàn)樗鼪]有浮點(diǎn)數(shù)運(yùn)算。它受硬件和軟件設(shè)計(jì)、編譯器和鏈接器選項(xiàng)、代碼優(yōu)化、緩存內(nèi)存、等待狀態(tài)和整數(shù)數(shù)據(jù)類型等多種因素影響。

Whetstone(浮點(diǎn)數(shù)運(yùn)算測試):

測量浮點(diǎn)數(shù)運(yùn)算的速度和效率。該測試包含多個(gè)模塊,用于表示科學(xué)應(yīng)用程序中常用的操作混合。它使用了許多C函數(shù),包括sin、cos、sqrt、exp和log等浮點(diǎn)數(shù)和整數(shù)數(shù)學(xué)運(yùn)算,數(shù)組訪問、條件分支和過程調(diào)用。此測試同時(shí)測量整數(shù)和浮點(diǎn)數(shù)算術(shù)。

Execl 吞吐量:

測試測量每秒鐘可以執(zhí)行的 execl 調(diào)用次數(shù)。Execl 是 exec 函數(shù)族的一部分,它將當(dāng)前進(jìn)程圖像替換為新的進(jìn)程圖像。它和許多其他類似的命令都是 execve() 函數(shù)的前端。

File Copy測試:

該測試測量數(shù)據(jù)從一個(gè)文件傳輸?shù)搅硪粋€(gè)文件的速率,使用不同的緩沖區(qū)大小。文件讀取、寫入和復(fù)制測試捕獲在指定時(shí)間內(nèi)(默認(rèn)為10秒)可以寫入、讀取和復(fù)制的字符數(shù)。

Pipe Throughput(管道吞吐)測試:

管道是進(jìn)程之間最簡單的通信形式。管道吞吐量是一個(gè)進(jìn)程每秒鐘可以將 512 字節(jié)寫入管道并讀取回來的次數(shù)。管道吞吐量測試在真實(shí)世界的編程中沒有真正的對(duì)應(yīng)項(xiàng)。

Pipe-based Context Switching (基于管道的上下文交互)測試:

此測試測量兩個(gè)進(jìn)程可以通過管道交換遞增整數(shù)的次數(shù)?;诠艿赖纳舷挛那袚Q測試更像是一個(gè)真實(shí)的應(yīng)用程序。測試程序生成一個(gè)子進(jìn)程,通過雙向管道進(jìn)行對(duì)話。

Process Creation(進(jìn)程創(chuàng)建)測試:

該測試測量一個(gè)進(jìn)程可以 fork 和 reap 一個(gè)立即退出的子進(jìn)程的次數(shù)。進(jìn)程創(chuàng)建是指實(shí)際上為新進(jìn)程創(chuàng)建進(jìn)程控制塊和內(nèi)存分配,因此直接涉及內(nèi)存帶寬。通常,此基準(zhǔn)測試用于比較各種操作系統(tǒng)進(jìn)程創(chuàng)建調(diào)用的實(shí)現(xiàn)。

Shell Scripts測試:

Shell 腳本測試測量一個(gè)進(jìn)程每分鐘可以啟動(dòng)和收回一組一個(gè)、兩個(gè)、四個(gè)和八個(gè)并發(fā)副本的 shell 腳本的次數(shù),其中 shell 腳本對(duì)數(shù)據(jù)文件進(jìn)行一系列轉(zhuǎn)換。

System Call Overhead (系統(tǒng)調(diào)用消耗)測試:

估算進(jìn)入和離開操作系統(tǒng)內(nèi)核的成本,即執(zhí)行系統(tǒng)調(diào)用的開銷。它由一個(gè)簡單的程序反復(fù)調(diào)用 getpid(返回調(diào)用進(jìn)程的進(jìn)程ID)系統(tǒng)調(diào)用組成。執(zhí)行此類調(diào)用所需的時(shí)間用于估算進(jìn)入和退出內(nèi)核的成本。

Graphical Tests(圖形)測試:

提供了2D和3D圖形測試;目前,特別是3D套件非常有限,只包含 "ubgears" 程序。這些測試旨在提供對(duì)系統(tǒng)的2D和3D圖形性能的大致了解。當(dāng)然,報(bào)告的性能不僅取決于硬件,還取決于系統(tǒng)是否有適當(dāng)?shù)尿?qū)動(dòng)程序。

測試

執(zhí)行命令測試:

ubuntu@perfxlab:/public/benchmark/byte-unixbench_v5.1.3/UnixBench# ./Run

64核測試結(jié)果

wKgaomTTQbKAK23eAALnbcU-IS8541.png

結(jié)論

根據(jù)所提供的UnixBench基準(zhǔn)測試結(jié)果,在多核情況下進(jìn)行了系統(tǒng)性能測試。多核測試中,使用了所有64個(gè)CPU核心進(jìn)行并行測試。

綜合來看,多核測試明顯展現(xiàn)了系統(tǒng)的并行計(jì)算優(yōu)勢(shì),性能指標(biāo)在各個(gè)方面得到了大幅提升。這些測試結(jié)果有助于評(píng)估系統(tǒng)在不同負(fù)載下的性能表現(xiàn),并為優(yōu)化系統(tǒng)配置和選擇合適的硬件提供參考依據(jù)。需要注意的是,不同的應(yīng)用場景可能對(duì)性能有不同的要求,因此綜合考慮各個(gè)方面的指標(biāo)是重要的。

正文完

About HS-2

HS-2 RISC-V通用主板是澎峰科技與合作伙伴共同研發(fā)的一款專為開發(fā)者設(shè)計(jì)的標(biāo)準(zhǔn)mATX主板,它預(yù)裝了澎峰科技為RISC-V高性能服務(wù)器定制開發(fā)的軟件包,包括各種標(biāo)準(zhǔn)bencmark、支持V擴(kuò)展的GCC編譯器、計(jì)算庫、中間件以及多種典型服務(wù)器應(yīng)用程序。

HS-2 RISC-V通用主板搭載了一顆國產(chǎn)RISC-V 64核處理器(SG2042)。SG2042是目前已量產(chǎn)的性能最高的RISC-V處理器,主要針對(duì)高性能計(jì)算領(lǐng)域需求設(shè)計(jì),適用于科學(xué)計(jì)算、工程計(jì)算、AI計(jì)算、融合計(jì)算等大算力應(yīng)用場景。

wKgaomTTQ8iAE5J9AAB2Xsm9zLU76.webp

關(guān)于RISC-V公共測試平臺(tái)

wKgZomTTQ8iAY6WHAAB-hGuusfk62.webp

RISC-V高性能處理器公共測試云平臺(tái) · 快速使用指南,下載鏈接:https://www.kdocs.cn/l/cmnYcyFIlVRx

RISC-V公共測試云平臺(tái)系列文章

1. RISC-V公測平臺(tái)發(fā)布 ·Stream帶寬完整測試

2. RISC-V公測平臺(tái)發(fā)布 · 我的世界MohistMC

3. RISC-V公測平臺(tái)發(fā)布 · 第一個(gè)WEB Server“Hello RISC-V world!”

4. RISC-V公測平臺(tái)發(fā)布 ·如何在SG2042上玩轉(zhuǎn)k3s

5.“RISC-V成長日記” blog發(fā)布,第一個(gè)運(yùn)行在RISC-V服務(wù)器上的blog?

6. RISC-V公測平臺(tái)發(fā)布:如何在SG2042上玩轉(zhuǎn)OpenMPI

7. RISC-V公測平臺(tái)發(fā)布:Compiling The Fedora Linux Kernel Natively on RISC-V

8. RISC-V公測平臺(tái)發(fā)布 · Unix Bench完整測試(本篇)

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20140

    瀏覽量

    246598
  • RISC-V
    +關(guān)注

    關(guān)注

    48

    文章

    2776

    瀏覽量

    51781
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    是德科技如何解決RISC-V芯片測試難題

    想理解 RISC-V,得先從“指令集架構(gòu)”說起,這是芯片的“語言”。
    的頭像 發(fā)表于 11-14 09:44 ?1077次閱讀
    是德科技如何解決<b class='flag-5'>RISC-V</b>芯片<b class='flag-5'>測試</b>難題

    全球首款RiSC-V企業(yè)級(jí)模擬平臺(tái),躍昉科技LeapEMU正式亮相

    9月19日,廣東躍昉科技在珠海舉辦的“RISC-V軟件生態(tài)研討會(huì)上”,公司正式發(fā)布了全球首款支持超128核RiSC-V RVA23企業(yè)級(jí)模擬平臺(tái)LeapEMU。躍昉科技創(chuàng)始人兼CEO江
    的頭像 發(fā)表于 09-25 00:32 ?3655次閱讀
    全球首款<b class='flag-5'>RiSC-V</b>企業(yè)級(jí)模擬<b class='flag-5'>平臺(tái)</b>,躍昉科技LeapEMU正式亮相

    賽昉科技入駐RuyiSDK開發(fā)者社區(qū),雙平臺(tái)協(xié)同推進(jìn)RISC-V生態(tài)

    賽昉科技(StarFive)正式入駐RuyiSDK開發(fā)者社區(qū),攜手推動(dòng)RISC-V技術(shù)創(chuàng)新。后續(xù),賽昉科技的技術(shù)突破與生態(tài)進(jìn)展將同步在RVspace及RuyiSDK雙平臺(tái)發(fā)布,賽昉技術(shù)團(tuán)隊(duì)將定期解答
    的頭像 發(fā)表于 07-30 10:35 ?816次閱讀
    賽昉科技入駐RuyiSDK開發(fā)者社區(qū),雙<b class='flag-5'>平臺(tái)</b>協(xié)同推進(jìn)<b class='flag-5'>RISC-V</b>生態(tài)

    RISC-V平臺(tái)思維和生態(tài)思維

    RISC-V 的魅力在于以模塊化、開源、開放的指令集為底座,通過平臺(tái)化技術(shù)框架降低芯片與應(yīng)用開發(fā)門檻,并以協(xié)同共建的產(chǎn)業(yè)生態(tài)彌合碎片、加速落地。因此,高通高級(jí)副總裁 Leendert van
    發(fā)表于 07-17 14:04 ?4077次閱讀

    DC-ROMA RISC-V AI PC 正式發(fā)布!

    UbuntuDesktop24.04LTS)隆重發(fā)布DC-ROMARISC-VAIPC及AIPCMini。本次搶先發(fā)布專為RISC-V開發(fā)者社區(qū)而設(shè),標(biāo)志著在“開放、
    的頭像 發(fā)表于 05-13 08:03 ?849次閱讀
    DC-ROMA <b class='flag-5'>RISC-V</b> AI PC 正式<b class='flag-5'>發(fā)布</b>!

    FPGA與RISC-V淺談

    全球半導(dǎo)體產(chǎn)業(yè)競爭格局正在經(jīng)歷深刻變革,物聯(lián)網(wǎng)、邊緣計(jì)算等新興技術(shù)的蓬勃發(fā)展,讓RISC-V憑借其開源、精簡以及模塊化的靈活優(yōu)勢(shì),日益成為業(yè)界焦點(diǎn),也為全球半導(dǎo)體產(chǎn)業(yè)注入新的活力與挑戰(zhàn)
    發(fā)表于 04-11 13:53 ?536次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談

    原來,它們用的都是國產(chǎn)RISC-V芯片

    2025年,RISC-V生態(tài)迎來重大發(fā)展機(jī)遇。據(jù)媒體報(bào)道,中國計(jì)劃首次發(fā)布政策指導(dǎo),鼓勵(lì)在全國范圍內(nèi)使用開源RISC-V芯片,以加速減少對(duì)西方技術(shù)的依賴。RISC-
    的頭像 發(fā)表于 04-02 11:42 ?1032次閱讀
    原來,它們用的都是國產(chǎn)<b class='flag-5'>RISC-V</b>芯片

    芯來科技攜手芯芒科技發(fā)布RISC-V CPU系統(tǒng)仿真平臺(tái)

    專業(yè)RISC-V處理器IP及解決方案公司芯來科技與杭州芯芒科技深入合作,共同研發(fā)推出芯來全系列RISC-V CPU系統(tǒng)仿真平臺(tái)。幫助下游SoC和產(chǎn)品開發(fā)團(tuán)隊(duì)基于該仿真平臺(tái)快速構(gòu)建從芯片
    的頭像 發(fā)表于 03-19 14:36 ?1351次閱讀

    芯來科技亮相RISC-V Day Tokyo 2025

    RISC-V Day Tokyo 2025春季會(huì)議于日前在東京大學(xué)ITO國際研究中心順利舉行。The RISC-V Day Tokyo作為日本最大的RISC-V活動(dòng),匯集了眾多優(yōu)秀的RISC-
    的頭像 發(fā)表于 03-03 14:07 ?1004次閱讀

    關(guān)于RISC-V芯片的應(yīng)用學(xué)習(xí)總結(jié)

    RISC-V芯片作為一種基于精簡指令集計(jì)算(RISC)原則的開源指令集架構(gòu)(ISA)芯片,近年來在多個(gè)領(lǐng)域展現(xiàn)出了廣泛的應(yīng)用潛力和顯著優(yōu)勢(shì)。以下是對(duì)RISC-V芯片應(yīng)用的總結(jié)。 RISC-V
    發(fā)表于 01-29 08:38

    RISC-V MCU技術(shù)

    話下。 還有個(gè)Sipeed Longan Nano開發(fā)板,用的是SiFive的RISC-V處理器核心,給開發(fā)者提供了一個(gè)平臺(tái),能讓他們?nèi)ヌ剿?b class='flag-5'>RISC-V架構(gòu)和應(yīng)用開發(fā)。這個(gè)開發(fā)板也能用來驗(yàn)證R
    發(fā)表于 01-19 11:50

    若貝集成電路設(shè)計(jì)和RISC-V雙系統(tǒng)平臺(tái)

    RISC-V雙系統(tǒng)平臺(tái)結(jié)合了FPGA的靈活性和RISC-V指令集的開放性,為用戶提供了一個(gè)高效、靈活的開發(fā)環(huán)境。
    的頭像 發(fā)表于 01-14 09:58 ?1041次閱讀
    若貝集成電路設(shè)計(jì)和<b class='flag-5'>RISC-V</b>雙系統(tǒng)<b class='flag-5'>平臺(tái)</b>

    RISC-V芯片問題

    RISC-V高端芯片有哪些,目前生態(tài)怎樣?
    發(fā)表于 12-27 16:41

    RISC-V架構(gòu)及MRS開發(fā)環(huán)境回顧

    的指令集使用模塊化的方式進(jìn)行組織,每一個(gè)模塊使用一個(gè)英文字母來表示。RISC-V最基本也是唯一強(qiáng) 制要求實(shí)現(xiàn)的指令集部分是由I字母表示的基本整數(shù)指令子集,使用該整數(shù)指令子集,便能夠?qū)崿F(xiàn)完整的軟件編譯器
    發(fā)表于 12-16 23:08

    RISC-V 與 ARM 架構(gòu)的區(qū)別 RISC-V與機(jī)器學(xué)習(xí)的關(guān)系

    在現(xiàn)代計(jì)算機(jī)架構(gòu)中,RISC-V和ARM是兩種流行的處理器架構(gòu)。它們各自具有獨(dú)特的特點(diǎn)和優(yōu)勢(shì),適用于不同的應(yīng)用場景。 1. RISC-V架構(gòu) RISC-V(讀作“risk-five”)是一種開源
    的頭像 發(fā)表于 12-11 17:50 ?4293次閱讀