chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

【華秋干貨鋪】電源PCB設(shè)計(jì)匯總

華秋電子 ? 2023-08-10 15:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在《PCB設(shè)計(jì)電源設(shè)計(jì)的重要性》一文中,已經(jīng)介紹了電源設(shè)計(jì)的總體要求,以及不同電路的相關(guān)布局布線等知識(shí)點(diǎn),那么本篇內(nèi)容,小編將以RK3588為例,為大家詳細(xì)介紹其他支線電源的PCB設(shè)計(jì)。

電源PCB設(shè)計(jì)

01

如下圖(上)所示的濾波電容,原理圖上靠近RK3588的VDD_CPU_BIG電源管腳綠線以內(nèi)的去耦電容,務(wù)必放在對(duì)應(yīng)的電源管腳背面,電容GND PAD盡量靠近芯片中心的GND管腳放置,如下圖(下)所示。

其余的去耦電容盡量擺放在芯片附近,而且需要擺放在電源分割來(lái)源的路徑上。

dd3d5e593605451fa9a2ba0b76672702~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=X67HlK0hPO3fisuWY9OsRyyO8lI%3D

22e1f5bb94d64fe68a1312526e4e479e~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=fWLNCT5Qfm%2FB0lzNEDofjBUwaWE%3D

02

RK3588芯片VDD_CPU_BIG0/1的電源管腳,保證每個(gè)管腳邊上都有一個(gè)對(duì)應(yīng)的過(guò)孔,并且頂層走“井”字形,交叉連接。

如下圖是電源管腳扇出走線情況,建議走線線寬10mil。

5c6df1745e5d4a31b67fd4037adda112~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=lM5O1EWwUV4mG1a0ohi4VPLwwRg%3D

03

VDD_CPU_BIG0/1覆銅寬度需滿足芯片的電流需求,連接到芯片電源管腳覆銅足夠?qū)挕?/span>

路徑不能被過(guò)孔分割太嚴(yán)重,必須計(jì)算有效線寬,確認(rèn)連接到CPU每個(gè)電源PIN腳路徑都足夠。

04

VDD_CPU_BIG的電源在外圍換層時(shí),要盡可能的多打電源過(guò)孔(12個(gè)及以上0.5*0.3mm的過(guò)孔),降低換層過(guò)孔帶來(lái)的壓降。

去耦電容的GND過(guò)孔要跟它的電源過(guò)孔數(shù)量保持一致,否則會(huì)大大降低電容作用。

05

VDD_CPU_BIG電流比較大需要雙層覆銅,VDD_CPU_BIG 電源在CPU區(qū)域線寬合計(jì)不得小于 300mil,外圍區(qū)域?qū)挾炔恍∮?00mil。

盡量采用覆銅方式降低走線帶來(lái)壓降(其它信號(hào)換層過(guò)孔請(qǐng)不要隨意放置,必須規(guī)則放置,盡量騰出空間走電源,也有利于地層的覆銅),如下圖所示。

bc3f1ade9247466e807a511ac1aa41b2~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=6YT9DWr8NNbbJ1ck0CLuPSDsat0%3D

24ad3696c76d41c2b4c7875150e586e9~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=spKUcBZxH2iWMY9AxXcsP4eO5g4%3D

06

電源平面會(huì)被過(guò)孔反焊盤(pán)破壞,PCB設(shè)計(jì)時(shí)注意調(diào)整其他信號(hào)過(guò)孔的位置,使得電源的有效寬度滿足要求。

下圖L1為電源銅皮寬度58mil,由于過(guò)孔的反焊盤(pán)會(huì)破壞銅皮,導(dǎo)致實(shí)際有效過(guò)流寬度僅為L(zhǎng)2+L3+L4=14.5mil。

5441b87982154286a7da4ef1a25d8874~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=z%2Bs6Vl0g%2F7u3Jt3PxR0j0xTUykM%3D

07

BIG0/1電源過(guò)孔40mil范圍(過(guò)孔中心到過(guò)孔中心間距)內(nèi)的GND過(guò)孔數(shù)量,建議≧12個(gè),如下圖所示。

8c9d6529a0484794b16f3a3a6a03c9f4~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=4%2BQ3aL3vxCopGsS2ioDShixFPNE%3D

08

BIG電源PDN目標(biāo)阻抗建議值,如下表和下圖所示。

2e2c36de8e2f4657ba990773c5bcc03e~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=mFiKtRvL%2FAyY853SQIDTOp%2BCs5Y%3D

6deeaabc83524c798c02cca13ac677e7~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=22Uq0v7GmV5tloYzqVFFFirCQko%3D

電源PCB設(shè)計(jì)

VDD_LOGIC

01

VDD_LOGIC的覆銅寬度需滿足芯片的電流需求,連接到芯片電源管腳的覆銅足夠?qū)挕?/span>

路徑不能被過(guò)孔分割太嚴(yán)重,必須計(jì)算有效線寬,確認(rèn)連接到CPU每個(gè)電源PIN腳路徑都足夠。

02

如下圖(上)所示,原理圖上靠近RK3588的VDD_LOGIC電源管腳綠線以內(nèi)的去耦電容,務(wù)必放在對(duì)應(yīng)的電源管腳背面,電容的GND管腳盡量靠近芯片中心的GND管腳放置,如下圖(下)所示。

其余的去耦電容盡量擺放在RK3588芯片附近,并擺放在電源分割來(lái)源的路徑上。

061238649a3a49c3a71c56a3b9db8175~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=jFWYqfEoqVtE3QfuHH2SsvJSMEE%3D

4fedb31232e14d5e96fbb5aaf442274b~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=Ph8tM6rABMn0L%2BNOHWLRrIJytCA%3D

03

RK3588芯片VDD_LOGIC的電源管腳,每個(gè)管腳需要對(duì)應(yīng)一個(gè)過(guò)孔,并且頂層走“井”字形,交叉連接,如下圖所示,建議走線線寬10mil。

986e3926e79d43fbba60300cfb4b4ae1~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=nSNhT%2B%2FFbLSlVLlv%2BiKx9LqYMac%3D

04

BIG0/1電源過(guò)孔40mil范圍(過(guò)孔中心到過(guò)孔中心間VDD_LOGIC電源在CPU區(qū)域線寬不得小于120mil,外圍區(qū)域?qū)挾炔恍∮?00mil。

盡量采用覆銅方式,降低走線帶來(lái)壓降(其它信號(hào)換層過(guò)孔請(qǐng)不要隨意放置,必須規(guī)則放置,盡量騰出空間走電源,也有利于地層的覆銅),GND過(guò)孔數(shù)量建議≧12個(gè)。

8f3e9c7932264206b31380aab9ef1e0d~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=toISsgoXrjxKq0mRjInxfxIK0P8%3D

05

VDD_LOGIC的電源在外圍換層時(shí),要盡可能的多打電源過(guò)孔(8個(gè)以上10-20mil的過(guò)孔),降低換層過(guò)孔帶來(lái)的壓降。

去耦電容的GND過(guò)孔要跟它的電源過(guò)孔數(shù)量保持一致,否則會(huì)大大降低電容作用,如下圖所示。

2ff3cac227cf495da46a45199351046f~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=HUzf%2BqxUDAL2Or4JF4Vl5IbKjyo%3D

06

電源過(guò)孔40mil范圍(過(guò)孔中心到過(guò)孔中心間距)內(nèi)的GND過(guò)孔數(shù)量,建議≧11個(gè),如下圖所示。

d9f3c1b6d35143e684d524369b1e792e~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=GU9IjYQ%2ByxGG2ts5icGBmRGnijM%3D

電源PCB設(shè)計(jì)

VDD_GPU

01

VDD_GPU的覆銅寬度需滿足芯片的電流需求,連接到芯片電源管腳的覆銅足夠?qū)挕?/span>

路徑不能被過(guò)孔分割太嚴(yán)重,必須計(jì)算有效線寬,確認(rèn)連接到CPU每個(gè)電源PIN腳的路徑都足夠。

02

VDD_GPU 的電源在外圍換層時(shí),要盡可能的多打電源過(guò)孔(10個(gè)以上0.5*0.3mm的過(guò)孔),降低換層過(guò)孔帶來(lái)的壓降。

去耦電容的GND過(guò)孔要跟它的電源過(guò)孔數(shù)量保持一致,否則會(huì)大大降低電容作用。

03

如下圖(上)所示,原理圖上靠近RK3588的VDD_GPU電源管腳綠線以內(nèi)的去耦電容務(wù)必放在對(duì)應(yīng)的電源管腳背面,電容的GND PAD盡量靠近芯片中心的GND管腳放置,如下圖(下)所示。

其余的去耦電容盡量擺放在RK3588芯片附近,并需要擺放在電源分割來(lái)源的路徑上。

ba628ccb32f14bf884907ee651eeb79c~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=6qugp5E0AqqGNdEVAP11cIjIvOs%3D

fb93ceb4264f4a199432b7e224cc3259~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=DGLny8b5lIq15XfRaSqCWgpoXpE%3D

04

RK3588芯片VDD_GPU的電源管腳,每個(gè)管腳需要對(duì)應(yīng)一個(gè)過(guò)孔,并且頂層走“井”字形,交叉連接,如下圖所示,建議走線線寬10mil。

9493b3407798459793e02f146e3b910a~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=gr5va729Wm1DXb%2FUE%2BFiuM40yfM%3D

05

VDD_GPU電源在GPU區(qū)域線寬不得小于300mil,外圍區(qū)域?qū)挾炔恍∮?00mil,采用兩層覆銅方式,降低走線帶來(lái)壓降。

9b73ba74d62d4c57b7542fbd826f7371~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=VbbXcWvSPlTUxKiR7%2BaN3eqewCU%3D

06

電源過(guò)孔40mil范圍(過(guò)孔中心到過(guò)孔中心間距)內(nèi)的GND過(guò)孔數(shù)量,建議≧14個(gè),如下圖所示。

0d4d983ea9454864b3b43362bf6da126~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=ecOp8fvmNwSPk0nR7ekJ5Qa2zYs%3D

設(shè)計(jì)完P(guān)CB后,一定要做分析檢查,才能讓生產(chǎn)更順利,這里推薦一款可以一鍵智能檢測(cè)PCB布線布局最優(yōu)方案的工具:華秋DFM軟件,只需上傳PCB/Gerber文件后,點(diǎn)擊一鍵DFM分析,即可根據(jù)生產(chǎn)的工藝參數(shù)對(duì)設(shè)計(jì)的PCB板進(jìn)行可制造性分析。

華秋DFM軟件是國(guó)內(nèi)首款免費(fèi)PCB可制造性和裝配分析軟件,擁有300萬(wàn)+元件庫(kù),可輕松高效完成裝配分析。其PCB裸板的分析功能,開(kāi)發(fā)了19大項(xiàng),52細(xì)項(xiàng)檢查規(guī)則,PCBA組裝的分析功能,開(kāi)發(fā)了10大項(xiàng),234細(xì)項(xiàng)檢查規(guī)則。

基本可涵蓋所有可能發(fā)生的制造性問(wèn)題,能幫助設(shè)計(jì)工程師在生產(chǎn)前檢查出可制造性問(wèn)題,且能夠滿足工程師需要的多種場(chǎng)景,將產(chǎn)品研制的迭代次數(shù)降到最低,減少成本。

06f900ee41b547a98e81494b62521c42~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=%2BLW8sAuMQBQSQ5jsbrSpW9HSttE%3D

電源PCB設(shè)計(jì)

VDD_NPU

01

VDD_NPU的覆銅寬度需滿足芯片的電流需求,連接到芯片電源管腳的覆銅足夠?qū)挕?/span>

路徑不能被過(guò)孔分割太嚴(yán)重,必須計(jì)算有效線寬,確認(rèn)連接到CPU每個(gè)電源PIN腳的路徑都足夠。

02

VDD_NPU的電源在外圍換層時(shí),要盡可能的多打電源過(guò)孔(7個(gè)以上0.5*0.3mm的過(guò)孔),降低換層過(guò)孔帶來(lái)的壓降。

去耦電容的GND過(guò)孔要跟它的電源過(guò)孔數(shù)量保持一致,否則會(huì)大大降低電容作用。

03

如下圖(上)所示,原理圖上靠RK3588的VDD_NPU電源管腳綠線以內(nèi)的去耦電容務(wù)必放在對(duì)應(yīng)的電源管腳背面,電容的GND PAD盡量靠近芯片中心的GND管腳放置,如下圖(下)所示。

其余的去耦電容盡量擺放在RK3588芯片附近,并需要擺放在電源分割來(lái)源的路徑上。

1aa6f4b08a0a4049bde5b900c3a006c0~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=TVxlfyhsVfz1wSbW7XdXy831dw4%3D

70e429fb5d834f759dbac27fd0080941~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=epoZxB45BiSpZAtFiq3ulpncBDk%3D

04

RK3588芯片VDD_NPU的電源管腳,每個(gè)管腳就近有一個(gè)對(duì)應(yīng)過(guò)孔,并且頂層走“井”字形,交叉連接,如下圖所示 ,建議走線線寬10mil。

d45b057de1fe4e7c83196803c71055a7~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=4V7votuKaCqRBoq6akvGt%2FNai0c%3D

05

VDD_NPU電源在NPU區(qū)域線寬不得小于300mil,外圍區(qū)域?qū)挾炔恍∮?00mil。

盡量采用覆銅方式,降低走線帶來(lái)的壓降(其它信號(hào)換層過(guò)孔請(qǐng)不要隨意放置,必須規(guī)則放置,盡量騰出空間走電源,也有利于地層的覆銅)。

671dd34f96df4219a2a5ce8c5cf15250~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=e4x4SeA9Oi55PuHPT61Ks1Qs1JU%3D

06

電源過(guò)孔40mil范圍(過(guò)孔中心到過(guò)孔中心間距)內(nèi)的GND過(guò)孔數(shù)量,建議≧9個(gè)。

99ba892f9b2b4c0db1d778b4d32f4f6d~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=rNcO71ukgmYPfNt80mBOo%2FO8L%2Fo%3D

電源PCB設(shè)計(jì)

VDD_CPU_LIT

01

VDD_CPU_LIT覆銅寬度需滿足芯片電流需求,連接到芯片電源管腳的覆銅足夠?qū)挕?/span>

路徑不能被過(guò)孔分割太嚴(yán)重,必須計(jì)算有效線寬,確認(rèn)連接到CPU每個(gè)電源PIN腳的路徑都足夠。

02

VDD_CPU_LIT的電源在外圍換層時(shí),要盡可能的多打電源過(guò)孔(9個(gè)以上0.5*0.3mm的過(guò)孔),降低換層過(guò)孔帶來(lái)的壓降。

去耦電容的GND過(guò)孔要跟它的電源過(guò)孔數(shù)量保持一致,否則會(huì)大大降低電容作用。

03

如下圖(上)所示,原理圖上靠近RK3588的VDD_CPU_LIT電源管腳綠線以內(nèi)的去耦電容務(wù)必放在對(duì)應(yīng)的電源管腳背面,電容的GND PAD盡量靠近芯片中心的GND管腳放置,如下圖(下)所示。

其余的去耦電容盡量擺放在RK3588芯片附近,并需要擺放在電源分割來(lái)源的路徑上。

9d717ddc3266436bafbec7822eb21808~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=1pUFMqKAJ9yWpbfLlOyDO%2Fe07dg%3D

4e8700c90a7d46f39d8503902db8d3f3~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=0aBD9ekqma%2BxIsw8jGmDChO4V18%3D

04

RK3588芯片VDD_CPU_LIT的電源管腳,每個(gè)管腳就近有一個(gè)對(duì)應(yīng)過(guò)孔,并且頂層走“井”字形,交叉連接,如下圖建議走線線寬10mil。

11be328d3c094b12a035010388ad8eea~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=0f%2FQTVS%2B8pSj2D98i1Tjs1J2Iok%3D

05

VDD_CPU_LIT電源在CPU區(qū)域線寬不得小于120mil,外圍區(qū)域?qū)挾炔恍∮?00mil。

采用雙層電源覆銅方式,降低走線帶來(lái)壓降(其它信號(hào)換層過(guò)孔請(qǐng)不要隨意放置,必須規(guī)則放置,盡量騰出空間走電源,也有利于地層的覆銅)。

80d0133b125d4c13abad2763c5009a86~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=uVGCc3u4iALHg1Ld4Pzk3o%2FmdHQ%3D

06

電源過(guò)孔40mil范圍(過(guò)孔中心到過(guò)孔中心間距)內(nèi)的GND過(guò)孔數(shù)量,建議≧9個(gè)。

08747fdec2da48a995d2702d892c4f72~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=H6ZhT8y5bFfuju%2BThrRQqsuJL3w%3D

電源PCB設(shè)計(jì)

VDD_VDENC

01

VDD_VDENC覆銅寬度需滿足芯片的電流需求,連接到芯片電源管腳的覆銅足夠?qū)挕?/span>

路徑不能被過(guò)孔分割太嚴(yán)重,必須計(jì)算有效線寬,確認(rèn)連接到CPU每個(gè)電源PIN腳的路徑都足夠。

02

VDD_VDENC電源在外圍換層時(shí),要盡可能的多打電源過(guò)孔(9個(gè)以上0.5*0.3mm的過(guò)孔),降低換層過(guò)孔帶來(lái)的壓降。

去耦電容的GND過(guò)孔要跟它的電源過(guò)孔數(shù)量保持一致,否則會(huì)大大降低電容作用。

03

如下圖(上)所示,原理圖上靠近RK3588的VDD_VDENC電源管腳綠線以內(nèi)的去耦電容務(wù)必放在對(duì)應(yīng)的電源管腳背面,電容的GND PAD盡量靠近芯片中心的GND管腳放置,如下圖(下)所示。

其余的去耦電容盡量擺放在RK3588芯片附近,并需要擺放在電源分割來(lái)源的路徑上。

e0ac5af85d084897979309b619be445b~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=xZIJt4E51mduigHda4tPC7qUt8k%3D

28692fced1c34e6fb520c6e6c6ca33a6~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=qfXZXUzW7p3I6NBgYudJ65gCZoE%3D

04

RK3588芯片VDD_VDENC的電源管腳,每個(gè)管腳就近有一個(gè)對(duì)應(yīng)過(guò)孔,并且頂層走“井”字形,交叉連接,如下圖建議走線線寬10mil。

5936e48f71584471ac037d491f63b8b6~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=Mg1QXVabO9RR6aJ6BgsxUdmmf3o%3D

05

VDD_VDENC電源在CPU區(qū)域線寬不得小于100mil,外圍區(qū)域?qū)挾炔恍∮?00mil,采用雙層電源覆銅方式,降低走線帶來(lái)壓降。

4816409390da4c1f8dc379a815bb2d71~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=QmKEEq%2BL9OHZAUlXBChsQi3uTsI%3D

06

電源過(guò)孔30mil范圍(過(guò)孔中心到過(guò)孔中心間距)內(nèi)的GND過(guò)孔數(shù)量,建議≧8個(gè)。

14c78a364dcd401d961f7686c5a1b9ec~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=MGXFTJ16RYRfPStZSpe5UCzLZpM%3D

電源PCB設(shè)計(jì)

VCC_DDR

01

VCC_DDR覆銅寬度需滿足芯片的電流需求,連接到芯片電源管腳的覆銅足夠?qū)挕?/span>

路徑不能被過(guò)孔分割太嚴(yán)重,必須計(jì)算有效線寬,確認(rèn)連接到CPU每個(gè)電源PIN腳的路徑都足夠。

02

VCC_DDR的電源在外圍換層時(shí),要盡可能的多打電源過(guò)孔(9個(gè)以上0.5*0.3mm的過(guò)孔),降低換層過(guò)孔帶來(lái)的壓降。

去耦電容的GND過(guò)孔要跟它的電源過(guò)孔數(shù)量保持一致,否則會(huì)大大降低電容作用。

03

如下圖(上)所示,原理圖上靠近RK3588的VCC_DDR電源管腳的去耦電容務(wù)必放在對(duì)應(yīng)的電源管腳背面,電容的GND PAD盡量靠近芯片中心的GND管腳放置,其余的去耦電容盡量靠近RK3588,如下圖(下)所示。

53ac65437fb84c9aad718c28566f302e~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=5pUEyFKcEs0ZB95qNy%2FpPwpIlbs%3D

dd915e6cf11b457993bd9a60275f1713~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=3MCLICQm9GRlIxCiO8q4RljdsD4%3D

04

RK3588芯片VCC_DDR的電源管腳,每個(gè)管腳需要對(duì)應(yīng)一個(gè)過(guò)孔,并且頂層走“井”字形,交叉連接,如下圖建議走線線寬10mil。

3433578c6397453a8fd1dd93ea36ee0a~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=UqeAv8XwCT0sh8UeowEdJgRt6PU%3D

當(dāng)LPDDR4x 時(shí),鏈接方式如下圖所示。

2b916059d2bf44c7b1b9723fba929939~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=Z9g%2BUY5Hnbk373b1xiy25mf4dp4%3D

05

VCC_DDR電源在CPU區(qū)域線寬不得小于120mil,外圍區(qū)域?qū)挾炔恍∮?00mil。

盡量采用覆銅方式,降低走線帶來(lái)壓降(其它信號(hào)換層過(guò)孔請(qǐng)不要隨意放置,必須規(guī)則放置,盡量騰出空間走電源,也有利于地層的覆銅)。

0c07248a50b04d7cb84529b15a5a9122~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=caPGsUpdVuOP8O8aigCXvO0%2Byk0%3D

設(shè)計(jì)完P(guān)CB后,一定要做分析檢查,才能讓生產(chǎn)更順利,這里推薦一款可以一鍵智能檢測(cè)PCB布線布局最優(yōu)方案的工具:華秋DFM軟件,只需上傳PCB/Gerber文件后,點(diǎn)擊一鍵DFM分析,即可根據(jù)生產(chǎn)的工藝參數(shù)對(duì)設(shè)計(jì)的PCB板進(jìn)行可制造性分析。

華秋DFM軟件是國(guó)內(nèi)首款免費(fèi)PCB可制造性和裝配分析軟件,擁有300萬(wàn)+元件庫(kù),可輕松高效完成裝配分析。其PCB裸板的分析功能,開(kāi)發(fā)了19大項(xiàng),52細(xì)項(xiàng)檢查規(guī)則,PCBA組裝的分析功能,開(kāi)發(fā)了10大項(xiàng),234細(xì)項(xiàng)檢查規(guī)則。

基本可涵蓋所有可能發(fā)生的制造性問(wèn)題,能幫助設(shè)計(jì)工程師在生產(chǎn)前檢查出可制造性問(wèn)題,且能夠滿足工程師需要的多種場(chǎng)景,將產(chǎn)品研制的迭代次數(shù)降到最低,減少成本。

b8c7757d4e6148718b73d1fd3864f50a~noop.image?_iz=58558&from=article.pc_detail&x-expires=1692258790&x-signature=PcF0gYO2KckeNdK1531KM3kZzBo%3D

華秋DFM軟件下載地址(復(fù)制到電腦瀏覽器打開(kāi)):

https://dfm.elecfans.com/uploads/software/promoter/HQDFM%20V3.7.0_DFMGZH.zip

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18372

    瀏覽量

    256337
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6027

    瀏覽量

    175071
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409752
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6254

    瀏覽量

    154249
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4802

    瀏覽量

    90472
  • 智能電源
    +關(guān)注

    關(guān)注

    0

    文章

    187

    瀏覽量

    20692
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    秋DFM】V4.6正式上線:工程師的PCB設(shè)計(jì)“好搭子”來(lái)了!

    作為深耕PCB設(shè)計(jì)檢查的專業(yè)工具,秋DFM歷經(jīng)多年迭代,已從最初的基礎(chǔ)設(shè)計(jì)檢查工具發(fā)展為覆蓋全流程的智能制造解決方案。通過(guò)持續(xù)優(yōu)化 1200+細(xì)項(xiàng)檢查規(guī)則 ,累計(jì)服務(wù) 超40萬(wàn)工程師用戶 ,成為
    發(fā)表于 05-22 16:07

    開(kāi)關(guān)電源PCB設(shè)計(jì)

    工作不穩(wěn)定,發(fā)射出過(guò)量的電磁干擾(EMI)。PCB設(shè)計(jì)是開(kāi)關(guān)電源研發(fā)過(guò)程中極為重要的步驟和環(huán)節(jié),關(guān)系到開(kāi)關(guān)電源能否正常工作,生產(chǎn)是否順利進(jìn)行,使用是否安全等問(wèn)題。隨著功率半導(dǎo)體器件的發(fā)展和開(kāi)關(guān)技術(shù)的進(jìn)步
    發(fā)表于 05-21 16:00

    PCB設(shè)計(jì)如何用電源去耦電容改善高速信號(hào)質(zhì)量

    PCB設(shè)計(jì)電源去耦電容改善高速信號(hào)質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?184次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>如何用<b class='flag-5'>電源</b>去耦電容改善高速信號(hào)質(zhì)量

    開(kāi)關(guān)電源與LDO線性穩(wěn)壓器的PCB設(shè)計(jì)技巧

    電源設(shè)計(jì),是PCB設(shè)計(jì)中最核心、也最容易翻車(chē)的模塊之一。
    的頭像 發(fā)表于 04-22 13:41 ?1086次閱讀
    開(kāi)關(guān)<b class='flag-5'>電源</b>與LDO線性穩(wěn)壓器的<b class='flag-5'>PCB設(shè)計(jì)</b>技巧

    PCB設(shè)計(jì)整板銅說(shuō)明

    PCB(印制電路板)設(shè)計(jì)中,整板銅是一個(gè)需要仔細(xì)考慮的問(wèn)題。銅,即在PCB的空白區(qū)域覆蓋銅膜,這一做法既有其顯著的優(yōu)勢(shì),也可能帶來(lái)一些潛在的問(wèn)題。是否整板
    的頭像 發(fā)表于 04-14 18:36 ?582次閱讀

    【功能上線】PCB下單新增“3D仿真預(yù)覽”,讓PCB設(shè)計(jì)缺陷無(wú)處遁形

    PCB下單新增“3D仿真預(yù)覽”,讓PCB設(shè)計(jì)缺陷無(wú)處遁形
    的頭像 發(fā)表于 03-28 14:54 ?1236次閱讀
    【功能上線】<b class='flag-5'>華</b>秋<b class='flag-5'>PCB</b>下單新增“3D仿真預(yù)覽”,讓<b class='flag-5'>PCB設(shè)計(jì)</b>缺陷無(wú)處遁形

    每周推薦!實(shí)用電路、開(kāi)關(guān)電源、電機(jī)控制系統(tǒng)、PCB手冊(cè)!都值得收藏下載

    +經(jīng)驗(yàn)總結(jié)) 資料包含:PCB安全距離、PCB銅、PCB轉(zhuǎn)Geber、布線經(jīng)驗(yàn)指導(dǎo)書(shū)、差分線、過(guò)孔、焊接等資料,有需要的可自行下載! 7、正激、反激式、雙端開(kāi)關(guān)
    發(fā)表于 03-07 17:51

    LVDS連接器PCB設(shè)計(jì)與制造

    設(shè)計(jì)。 三、LVDS連接器PCB的可制造性設(shè)計(jì) 在PCB設(shè)計(jì)中,可制造性設(shè)計(jì)(DFM)是確保產(chǎn)品從設(shè)計(jì)到生產(chǎn)順利過(guò)渡的關(guān)鍵環(huán)節(jié)。秋DFM軟件為L(zhǎng)VDS連接器的PCB設(shè)計(jì)提供了全面的
    發(fā)表于 02-18 18:18

    銅在PCB設(shè)計(jì)中的關(guān)鍵作用:從地線阻抗到散熱性能

    一站式PCBA智造廠家今天為大家講講銅在pcb設(shè)計(jì)中的作用有哪些?銅在PCB設(shè)計(jì)中的作用及其注意事項(xiàng)。在完成PCB設(shè)計(jì)的所有內(nèi)容之后,通
    的頭像 發(fā)表于 01-15 09:23 ?878次閱讀
    <b class='flag-5'>鋪</b>銅在<b class='flag-5'>PCB設(shè)計(jì)</b>中的關(guān)鍵作用:從地線阻抗到散熱性能

    精密ADS1263在PCB設(shè)計(jì)時(shí)芯片底部需要銅接地嗎?

    精密ADC ADS1263在PCB設(shè)計(jì)時(shí),芯片底部需要銅接地嗎?
    發(fā)表于 11-28 08:33

    HDMI模塊的PCB設(shè)計(jì)

    在前面各類(lèi)設(shè)計(jì)的理論講解、設(shè)計(jì)實(shí)操講解、以及軟件操作的講解的過(guò)后,粉絲后臺(tái)反饋想結(jié)合前面三種類(lèi)型進(jìn)行整體學(xué)習(xí)—模塊設(shè)計(jì),本期推出第一章HDMI模塊的PCB設(shè)計(jì),后續(xù)會(huì)繼續(xù)更新各類(lèi)模塊的PCB設(shè)計(jì)教學(xué),以及PCB設(shè)計(jì)理論、設(shè)計(jì)技巧
    的頭像 發(fā)表于 10-22 14:16 ?1377次閱讀

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,PCB畫(huà)板公司,PCB設(shè)計(jì)公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,PCB
    發(fā)表于 10-13 15:48

    求助,關(guān)于雙面板運(yùn)放PCB銅遇到的疑問(wèn)求解

    1,在單極性運(yùn)放PCB銅設(shè)計(jì)時(shí),思路:bottom layer 銅(電源地),TOP layer銅(信號(hào)地),信號(hào)地與
    發(fā)表于 08-16 08:12

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    。以下是它們之間的關(guān)系: PCB設(shè)計(jì)PCB制板的關(guān)系 1. PCB設(shè)計(jì)PCB設(shè)計(jì)是指在電子產(chǎn)品開(kāi)發(fā)過(guò)程中,設(shè)計(jì)工程師使用專業(yè)的電子設(shè)計(jì)軟件創(chuàng)建電路板的布局和連接。在
    的頭像 發(fā)表于 08-12 10:04 ?1103次閱讀

    PCB想要做好銅,這幾點(diǎn)不容忽視!

    一站式PCBA智造廠家今天為大家講講高速PCB設(shè)計(jì)當(dāng)中鋪銅處理方法有哪些?高速PCB設(shè)計(jì)銅的正確處理方法。在高速PCB設(shè)計(jì)中,銅的處理對(duì)
    的頭像 發(fā)表于 07-30 09:21 ?1006次閱讀