chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RK3588 從原理圖遷移同步到 PCB 的關(guān)鍵操作及技巧

深圳(耀創(chuàng))電子科技有限公司 ? 2023-08-14 10:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

直播問答整理如下,供大家參考。


現(xiàn)場來不及提問、或錯(cuò)過直播的觀眾可以在后臺(tái)留言提問,我們會(huì)轉(zhuǎn)給相關(guān)技術(shù)人員進(jìn)行解答。

也歡迎大家就培訓(xùn)本身的改進(jìn)意見給我們留言,我們會(huì)根據(jù)大家的反饋調(diào)整今后的培訓(xùn)計(jì)劃。

Q

PCB中如何控制阻抗,阻抗的控制和哪些因素相關(guān)?

答:

PCB 布局和層堆疊:阻抗受到 PCB 布局和層堆疊的影響。例如,信號(hào)線與地平面之間的距離、信號(hào)線周圍的引腳和銅填充等都會(huì)影響阻抗。因此,在進(jìn)行 PCB 布局時(shí),需要考慮這些因素來控制阻抗。

傳輸線特性阻抗:阻抗與傳輸線的特性參數(shù)有關(guān),如傳輸線的寬度、間距、高度、介電常數(shù)等。根據(jù)所使用的 PCB 材料和設(shè)計(jì)要求,可以使用 Allegro 軟件提供的工具來計(jì)算和設(shè)置傳輸線的特性阻抗。

差分線和匹配阻抗:對于差分信號(hào)線,需要保持差分阻抗的匹配,以確保信號(hào)的平衡和抑制共模噪聲。在 Allegro 軟件中,可以使用差分線約束來設(shè)置差分阻抗的要求。

Q

Allegro X 和 Allegro 17.4、Allegro 22.1 的區(qū)別?

答:Allegro X 是新一代的 Allegro PCB 設(shè)計(jì)軟件,是集合了前端、后端設(shè)計(jì),庫、數(shù)據(jù)管理、EE 分析等為一體的綜合性平臺(tái)(PCB Deisgner、System Capture、Pulse、PCB Librarian、Design Workbench...)。

而 Allegro 17.4 只是 Allegro 軟件的一個(gè)版本號(hào)。目前的版本已經(jīng)更新到 22.1。

Allegro X 是在 22.1 版本下發(fā)布的,因此對比 17.4 版本,除了提供整合的平臺(tái)之外,更提供了更多高效、進(jìn)階的功能,例如 Convert、In-Design Analysis、Void spacing control 等。

如果要了解詳細(xì)特性,請聯(lián)系我們:spb_china@cadence.com。

Q

在 Allegro 軟件中,如何針對 DDR4 的設(shè)計(jì)進(jìn)行規(guī)則設(shè)置以及如何使用規(guī)則約束布線?

答:首先,打開 Allegro 軟件并加載 DDR4 設(shè)計(jì)文件:

在菜單欄中選擇 Constraints -> Physical -> Constraint Manager,打開規(guī)則管理器件,創(chuàng)建約束規(guī)則。對于DDR4 設(shè)計(jì),一些常見的約束規(guī)則包括時(shí)序規(guī)則、布局規(guī)則和信號(hào)完整性規(guī)則。

時(shí)序規(guī)則:在 “Timing” 選項(xiàng)卡下,可以設(shè)置時(shí)鐘和數(shù)據(jù)信號(hào)的時(shí)序規(guī)則,如時(shí)鐘頻率、時(shí)鐘延遲、數(shù)據(jù)傳輸時(shí)序等

布局規(guī)則:在 “Placement” 選項(xiàng)卡下,可以設(shè)置DDR4芯片的布局規(guī)則,如芯片位置、引腳分配等

信號(hào)完整性規(guī)則:在 "Signal Integrity“ 選項(xiàng)卡下,可以設(shè)置信號(hào)的電氣特性規(guī)則,如信號(hào)幅度、傳輸線特性阻抗等。

根據(jù) DDR4 的規(guī)格和設(shè)計(jì)要求,逐個(gè)設(shè)置所需的約束規(guī)則。可以通過點(diǎn)擊"Add"按鈕來添加新的約束規(guī)則,并根據(jù)需要進(jìn)行設(shè)置。

在設(shè)置約束規(guī)則時(shí),可以使用Allegro提供的約束模板或自定義約束,具體根據(jù) DDR4 的規(guī)格和設(shè)計(jì)要求來決定。

完成約束規(guī)則的設(shè)置后,可以對設(shè)計(jì)進(jìn)行布線規(guī)則。在布線過程中,Allegro 會(huì)根據(jù)設(shè)置的約束規(guī)則進(jìn)行布線,確保設(shè)計(jì)滿足約束要求。

需要注意的是,DDR4 設(shè)計(jì)的約束規(guī)則設(shè)置需要根據(jù)具體的設(shè)計(jì)要求和 DDR4 的規(guī)格來確定,建議參考DDR4 產(chǎn)品手冊和 Allegro 軟件的相關(guān)文檔來了解更多詳細(xì)信息和操作步驟。

Q

如何在 Allegro 軟件中對阻抗進(jìn)行設(shè)置?

答:打開 Allegro 軟件并加載 PCB 設(shè)計(jì)文件:

在菜單欄中選擇 Constraints -> Physical -> Constraint Manager,打開規(guī)則管理器。

在規(guī)則管理器中,選擇 “Signal Integrity“ 選項(xiàng)卡。在該選項(xiàng)卡下,可以設(shè)置信號(hào)的電氣特性規(guī)則,包括阻抗。

點(diǎn)擊“Add”按鈕,添加新的信號(hào)規(guī)則。在彈出的對話框中,選擇"Net",然后選擇要設(shè)置阻抗的信號(hào)線。

在規(guī)則設(shè)置中,可以指定信號(hào)線的阻抗規(guī)格??梢赃x擇固定阻抗值,也可以選擇通過定義傳輸線參數(shù)來計(jì)算阻抗。

完成阻抗設(shè)置后,可以進(jìn)行布線和仿真,Allegro 會(huì)根據(jù)設(shè)置的阻抗規(guī)則來布線并進(jìn)行信號(hào)完整性分析。

需要注意的是,阻抗的設(shè)置需要根據(jù)具體的設(shè)計(jì)要求和所使用的 PCB 材料來確定,建議參考 PCB 材料的規(guī)格和 Allegro 軟件的相關(guān)文檔來了解更多詳細(xì)信息和操作步驟。

Q

一份原理圖下如果有多份 .dsn 文件,如何分別導(dǎo)出網(wǎng)表?

答:打開原理圖設(shè)計(jì)工程,在 OrCAD Capture 中選擇要導(dǎo)出網(wǎng)表的 .dsn 文件:


在菜單欄中選擇 Tools -> Create Netlist。

在 "Output Options" 部分,選擇 "Create a new netlist file",然后為每個(gè).dsn文件指定不同的導(dǎo)出網(wǎng)表文件名和路徑。

在 "Output File" 部分,點(diǎn)擊 "Browse" 按鈕選擇導(dǎo)出網(wǎng)表的文件名和路徑。

點(diǎn)擊 "OK" 開始導(dǎo)出網(wǎng)表。重復(fù)以上步驟為每個(gè).dsn文件進(jìn)行網(wǎng)表導(dǎo)出。

通過以上步驟,可以為每個(gè).dsn文件分別導(dǎo)出網(wǎng)表,確保每個(gè)文件都有對應(yīng)的網(wǎng)表文件。請注意,確保每個(gè).dsn文件在導(dǎo)出網(wǎng)表時(shí)都使用不同的文件名和路徑,以避免混淆或覆蓋。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 原理圖
    +關(guān)注

    關(guān)注

    1335

    文章

    6418

    瀏覽量

    243280
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4381

    文章

    23632

    瀏覽量

    417303
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    979

    瀏覽量

    48314
  • RK3588
    +關(guān)注

    關(guān)注

    8

    文章

    457

    瀏覽量

    6739
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    RK3588數(shù)據(jù)手冊

    RK3588的資料
    發(fā)表于 08-01 16:08 ?24次下載

    RK3588參數(shù)與主要特性 RK3588數(shù)據(jù)手冊解讀

    RK3588參數(shù)與主要特性 RK3588數(shù)據(jù)手冊解讀
    的頭像 發(fā)表于 05-19 18:34 ?5846次閱讀
    <b class='flag-5'>RK3588</b>參數(shù)與主要特性  <b class='flag-5'>RK3588</b>數(shù)據(jù)手冊解讀

    RK3588主板:多元場景的硬核“芯”力量

    近年來,RK3588主板在市場上愈發(fā)活躍,作為智能硬件領(lǐng)域的關(guān)鍵組件,RK3588主板以強(qiáng)大的性能和廣泛的適用性,成為眾多設(shè)備的核心“大腦”。一、RK3588主板核心優(yōu)勢高性能處理器
    的頭像 發(fā)表于 03-11 10:40 ?1098次閱讀
    <b class='flag-5'>RK3588</b>主板:多元場景的硬核“芯”力量

    RK3588 EVB開發(fā)板原理圖講解【八】 RK3588 power Tree

    GPU負(fù)載高時(shí)自動(dòng)通知RK860-2調(diào)高CPU電壓 RK3588 Power Tree完整版圖太大,截圖看不完,需要的可以下載附件完成版。 RK3588 EVB開發(fā)板原理圖
    發(fā)表于 03-01 11:38

    RK3588 EVB開發(fā)板原理圖講解【七】

    強(qiáng)制關(guān)機(jī)和復(fù)位的區(qū)別探討那么長按強(qiáng)制關(guān)機(jī)和復(fù)位有什么區(qū)別?看完下圖之后就知道了。 RK3588 EVB開發(fā)板原理圖 往期鏈接分享: RK3588 EVB開發(fā)板原理圖講解【一】
    發(fā)表于 02-28 08:51

    RK3588 EVB開發(fā)板原理圖講解【六】

    RK3588 EVB實(shí)際的emmc電路如下 整體概述該原理圖展示了eMMC Flash與主控芯片之間的連接關(guān)系,以及相關(guān)的電源、信號(hào)線路和去耦電容等元件的配置。eMMC是一種常見的非易失性
    發(fā)表于 02-26 11:07

    rk3588硬件原理圖

    RK3588的硬件參考設(shè)計(jì)
    發(fā)表于 02-25 17:44 ?35次下載

    RK3588原理圖

    RK3588開發(fā)板原理圖文件
    發(fā)表于 02-24 15:57 ?45次下載

    RK3588 EVB開發(fā)板原理圖講解【五】

    原理圖所示。 4、RK3588芯片VCC_DDR的電源管腳,每個(gè)管腳需要對應(yīng)一個(gè)過孔,并且頂層走“井”字形,交叉連接,同時(shí)建議走線線寬10mil,如圖3所示。 3.
    發(fā)表于 02-20 16:04

    快速上手RK3588:藍(lán)牙模塊測試

    前言:歡迎繼續(xù)關(guān)注《快速上手RK3588:藍(lán)牙模塊測試》!在之前的幾期中,我們詳細(xì)介紹了RK3588開發(fā)板的基礎(chǔ)功能調(diào)試方法,本期將就AW-XM458藍(lán)牙模塊測試向大家介紹使用方法。
    的頭像 發(fā)表于 02-20 08:31 ?2827次閱讀
    快速上手<b class='flag-5'>RK3588</b>:藍(lán)牙模塊測試

    RK3588 EVB開發(fā)板原理圖講解【一】

    從頭到尾講解RK3588 EVB的原理圖 1、原理圖整體介紹 左邊是原理圖頁介紹 中間這個(gè)是生成BOM表用,原理圖畫好之后使用這2個(gè)腳本
    發(fā)表于 02-11 16:29

    RK3588 原廠設(shè)計(jì)資料首次公開(規(guī)格書+原理圖+設(shè)計(jì)說明+DDR參考),速搶

    芯片介紹: RK3588是一款低功耗,高性能的處理器,適用于基于arm的PC和邊緣計(jì)算設(shè)備,個(gè)人移動(dòng)互聯(lián)網(wǎng)設(shè)備和其他數(shù)字多媒體應(yīng)用,集成了四核Cortex-A76和四核Cortex-A55以及單獨(dú)
    發(fā)表于 02-05 16:52

    PET_RK3588_CORE核心板

    一、PET_RK3588_CORE 核心板圖片 二、PET_RK3588_CORE 核心板詳細(xì)參數(shù) 注意:RK3588 引腳大部分是功能復(fù)用的,以上列表內(nèi)的資源存在不能同時(shí)使用的情況,引腳功能復(fù)用情況 可以查詢下表或查看我司核心
    的頭像 發(fā)表于 01-15 14:12 ?1111次閱讀
    PET_<b class='flag-5'>RK3588</b>_CORE核心板

    RK3588 SDK入門之編譯使用篇

    。通過這篇文章,你將能夠快速掌握在虛擬機(jī)中高效使用RK3588SDK的關(guān)鍵技巧,為后續(xù)的開發(fā)工作打下堅(jiān)實(shí)基礎(chǔ)。1EVM-RK3588評估板外觀(正面)一、編譯環(huán)
    的頭像 發(fā)表于 11-22 01:07 ?5976次閱讀
    <b class='flag-5'>RK3588</b> SDK入門之編譯使用篇

    迅為瑞芯微RK3588開發(fā)板深度剖析丨首選的性能

    OTG/ USB2.0 OTG/ TypeC)。支持雙路千兆以太網(wǎng)等等。 注:底板原理圖,PCB工程全部開源,另提供基于迅為RK3588核心板的底板最小系統(tǒng)原理圖。
    發(fā)表于 10-17 10:49