1、測(cè)試文件
testbench是寫(xiě)輸入激勵(lì)的,是一種驗(yàn)證手段。
2、測(cè)試文件編寫(xiě)流程
定義時(shí)間標(biāo)尺---> 定義信號(hào)類型--->例化RTL文件---> 編寫(xiě)輸入信號(hào)驅(qū)動(dòng) 時(shí)間標(biāo)尺:
格式:`timescale仿真時(shí)間單位/時(shí)間精度,如`timescale 1ns/100ps表示時(shí)延1ns,時(shí)延精度100ps,不能識(shí)別低于100ps的時(shí)間。注意時(shí)間單位應(yīng)>=時(shí)間精度
3、常用信號(hào)的編寫(xiě)方法
1)時(shí)鐘信號(hào)的固定寫(xiě)法


2)復(fù)位信號(hào)的固定寫(xiě)法


復(fù)位波形是先1再0再1
3)其它信號(hào)的固定寫(xiě)法
輸入信號(hào)為reg,輸出信號(hào)為wire

一般在時(shí)鐘上升沿進(jìn)行幅值,這樣延遲1ns后幅值,更接近真實(shí)情況
審核編輯:湯梓紅
-
測(cè)試
+關(guān)注
關(guān)注
9文章
6189瀏覽量
131333 -
時(shí)鐘
+關(guān)注
關(guān)注
11文章
1971瀏覽量
134976 -
RTL
+關(guān)注
關(guān)注
1文章
394瀏覽量
62642 -
時(shí)鐘信號(hào)
+關(guān)注
關(guān)注
4文章
504瀏覽量
29955 -
復(fù)位信號(hào)
+關(guān)注
關(guān)注
0文章
70瀏覽量
6813
原文標(biāo)題:測(cè)試文件編寫(xiě)
文章出處:【微信號(hào):Hack電子,微信公眾號(hào):Hack電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
請(qǐng)問(wèn)如何通過(guò)配置文件切換狀態(tài)機(jī)的動(dòng)作流程?
充電器的調(diào)試和測(cè)試流程
編寫(xiě)高效的測(cè)試設(shè)計(jì)testbenches
如何編寫(xiě)dll文件
如何用pb編寫(xiě)dll文件
如何用Delphi編寫(xiě)dll文件
編寫(xiě)高效率的testbench
FPGA學(xué)習(xí)系列:仿真測(cè)試文件的編寫(xiě)
GSM手機(jī)生產(chǎn)測(cè)試流程的詳細(xì)資料說(shuō)明
pcba測(cè)試流程
VHDL測(cè)試平臺(tái)編寫(xiě)綜述
FPGA中測(cè)試文件編寫(xiě)中的激勵(lì)仿真
Linux驅(qū)動(dòng)開(kāi)發(fā)-編寫(xiě)按鍵驅(qū)動(dòng)
測(cè)試文件編寫(xiě)流程說(shuō)明
評(píng)論