時(shí)序圖(Timing Diagram)是信號隨時(shí)間變化的圖形。橫坐標(biāo)為時(shí)間軸,縱坐標(biāo)為信號值,其值為 0 或 1。以這種圖形為基礎(chǔ)進(jìn)行 plc 程序設(shè)計(jì)的方法稱為時(shí)序圖法。時(shí)序圖是從使用示波器分析電器硬件的工作中而引申出來的,借用它可以分析與確定相關(guān)的邏輯量間的時(shí)序關(guān)系。采用時(shí)序圖法設(shè)計(jì) PLC 程序的一般步驟如下:
1)畫時(shí)序圖。根據(jù)要求畫輸入、輸出信號的時(shí)序圖,建立起準(zhǔn)確的時(shí)間對應(yīng)關(guān)系。
2)確定時(shí)間區(qū)間。找出時(shí)間的變化臨界點(diǎn),即輸出信號應(yīng)出現(xiàn)變化的時(shí)間點(diǎn),并以這些點(diǎn)為界限,把時(shí)段劃分為若干時(shí)間區(qū)間。
3)設(shè)計(jì)定時(shí)邏輯??梢允褂枚鄠€(gè)定時(shí)器建立各個(gè)時(shí)間區(qū)間。
4)確定動作關(guān)系。根據(jù)各動作與時(shí)間區(qū)間的對應(yīng)關(guān)系,建立相應(yīng)的動作邏輯,列出各輸出變量的邏輯表達(dá)式。
5)畫梯形圖。依定時(shí)邏輯與輸出邏輯的表達(dá)式畫梯形圖。
使用時(shí)序圖法的前提是輸入與輸出間存在著對應(yīng)的時(shí)間順序關(guān)系,其各自的變化是按時(shí)間順序展開的。因此,若不滿足該前提,則無法畫時(shí)序圖,更談不上運(yùn)用此方法了。
以上簡要介紹了 6 種常見的程序設(shè)計(jì)方法,此外,還有矩陣式設(shè)計(jì)法、調(diào)用子程序設(shè)計(jì)法及高級語言設(shè)計(jì)法等
-
plc
+關(guān)注
關(guān)注
5037文章
13921瀏覽量
474746 -
時(shí)序圖
+關(guān)注
關(guān)注
2文章
61瀏覽量
22701
發(fā)布評論請先 登錄
plc時(shí)序圖怎么看_plc時(shí)序圖指令詳解解

plc時(shí)序圖怎么畫_plc時(shí)序圖編程方法

時(shí)序圖怎么畫步驟教程_時(shí)序圖用什么工具畫_時(shí)序圖的作用是什么

什么是時(shí)序圖_時(shí)序圖怎么看_教你如何看懂時(shí)序圖

編制PLC時(shí)序控制程序的方法及典型應(yīng)用介紹

plc控制系統(tǒng)設(shè)計(jì)步驟
FPGA設(shè)計(jì)之時(shí)序約束四大步驟

淺談FPGA的時(shí)序約束四大步驟

PLC系統(tǒng)調(diào)試的步驟

PLC時(shí)序圖的理解

UML時(shí)序圖詳解

評論