DVFS 即動(dòng)態(tài)電壓頻率調(diào)整,針對(duì) SOC主頻的不同,需要?jiǎng)討B(tài)調(diào)整 SOC 的 Core Power。通過(guò)調(diào)整內(nèi)核供電電壓,實(shí)現(xiàn)SOC主頻的調(diào)整。
例如:
SSD210在Core Power=0.9V時(shí),主頻為800MHz。
在Core Power=1.0V時(shí),主頻為1GHz
但是無(wú)論主頻軟件設(shè)置 800MHz/1GHz,都需要 Core Power=1.0V 啟動(dòng)(SSD210)。
那么硬件電路如何設(shè)計(jì)調(diào)整內(nèi)核供電呢?
電路圖如下,采用Q15控制反饋電阻,上電時(shí),Q15導(dǎo)通,此時(shí)反饋電壓等于輸出電壓在50KΩ和75KΩ( 100K并聯(lián)300K )分壓值,此時(shí)電路輸出1V即提供內(nèi)核啟動(dòng)電壓。
當(dāng)系統(tǒng)工作后,比如系統(tǒng)想要 降低功耗 ,或者在 高溫情況下,需要?jiǎng)討B(tài)調(diào)壓,降低芯片主頻以減少發(fā)熱。只需要通過(guò)使用IO輸出低電平,使Q15截止;那么,反饋電壓等于輸出電壓在50KΩ與100KΩ分壓值,便可調(diào)整Core的供電電壓為0.9V,從而將SOC的主頻降低為0.8MHz。

其中C665為緩啟動(dòng)電容。PG管腳為Power_good管腳(管腳為開(kāi)漏輸出,所以需要加上拉電阻),芯片正常輸出電壓后輸出高電平,上圖的PG管腳未連接到SOC的IO做檢測(cè)。C743為前饋電容(NC是不貼裝的意思),目的是為了 調(diào)整芯片輸出響應(yīng)速度 ,預(yù)留出來(lái) 方便后續(xù)調(diào)試 。
-
電路圖
+關(guān)注
關(guān)注
10479文章
10755瀏覽量
555219 -
內(nèi)核
+關(guān)注
關(guān)注
4文章
1468瀏覽量
42880 -
soc
+關(guān)注
關(guān)注
40文章
4576瀏覽量
229149 -
硬件電路
+關(guān)注
關(guān)注
39文章
267瀏覽量
30329
發(fā)布評(píng)論請(qǐng)先 登錄
請(qǐng)問(wèn)對(duì)C6678內(nèi)核供電,不采用支持SmartReflex技術(shù)類(lèi)型的供電,比如只是簡(jiǎn)單的進(jìn)行1V內(nèi)核電壓供電,會(huì)產(chǎn)生什么后果?
為聯(lián)網(wǎng)專(zhuān)用集成電路供電的高功率6+1穩(wěn)壓器參考設(shè)計(jì)
有什么方法可以改遠(yuǎn)程開(kāi)機(jī)設(shè)備的硬件ESP8266模塊增加供電電路嗎
負(fù)反饋與音質(zhì)調(diào)整電路
壓阻加速計(jì)的信號(hào)調(diào)整電路
Cortex-m3內(nèi)核STM32芯片的硬件庫(kù)程序
基于硬件虛擬化的安全的內(nèi)核監(jiān)控模型
米爾科技改內(nèi)核調(diào)整GPIO在內(nèi)核啟動(dòng)階段方案
AD9510:1.2 GHz時(shí)鐘分配IC,PLL內(nèi)核,分頻器,延遲調(diào)整,8路輸出
嵌入式LINUX系統(tǒng)內(nèi)核和內(nèi)核模塊調(diào)試
工程師指南:如何動(dòng)態(tài)調(diào)整合適的輸出電壓
硬件電路如何設(shè)計(jì)調(diào)整內(nèi)核供電
評(píng)論