chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

systemverilog:logic比reg更有優(yōu)勢?

冬至子 ? 來源:IC的世界 ? 作者:IC小鴿 ? 2023-09-28 17:34 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在systemverilog協(xié)議中,logic定義四態(tài)值,即向量(vector)的每個位(bit)可以是邏輯0, 1, Z或X,與verilog協(xié)議中的reg很接近。但是logic有個很明顯的優(yōu)勢,不允許多驅動。

多驅動對關鍵字logic而言是語法錯誤,在VCS編譯階段就能夠發(fā)現,能夠更早得發(fā)現錯誤。

而在Verilog協(xié)議中,并沒有強調reg是不允許多驅的,因此VCS等編譯工具不會主動報錯。

需要在spyglass lint才能檢查出來,或者通過VCS 仿真發(fā)現。

在芯片設計中,更早的暴露問題一直是設計和驗證人員追求的目標,因此在RTL編碼時,如果正常設計是不允許多驅動的場景中,建議使用logic替代reg。

如下案例中:cfg_mode 被多驅動,在實際項目設計中,多驅動的問題往往更加隱蔽,更不容易發(fā)現。

module try_top (

    input                                               clk                                  ,   //
    input                                               rst_n                                ,   //
    input       [1:0]                                   cfg_mode_in                              //

);
    logic  [1:0]  cfg_mode ;
    always_ff@(posedge clk, negedge rst_n)
        if(~rst_n)
            cfg_mode <= 1'b0;
         else 
            cfg_mode <= cfg_mode_in;

    always_ff@(posedge clk, negedge rst_n)
        if(~rst_n)
            cfg_mode <= 1'b0;
         else 
            cfg_mode <= cfg_mode_in;



endmodule

VCS報錯:

image.png

如下案例中:cfg_mode 被多驅動,但是申明成reg類型,因此VCS不會報ERROR。

module try_top (

    input                                               clk                                  ,   //
    input                                               rst_n                                ,   //
    input       [1:0]                                   cfg_mode_in                              //

);
 

   reg   [1:0]  cfg_mode ;
   
   always@(posedge clk or negedge rst_n)
       if(~rst_n)
           cfg_mode <= 1'b0;
        else 
           cfg_mode <= cfg_mode_in;

   always@(posedge clk or negedge rst_n)
       if(~rst_n)
           cfg_mode <= 1'b0;
        else 
           cfg_mode <= cfg_mode_in;



endmodule
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 驅動器
    +關注

    關注

    54

    文章

    8930

    瀏覽量

    152206
  • 仿真器
    +關注

    關注

    14

    文章

    1045

    瀏覽量

    86358
  • RTL
    RTL
    +關注

    關注

    1

    文章

    392

    瀏覽量

    62014
  • VCS
    VCS
    +關注

    關注

    0

    文章

    80

    瀏覽量

    10182
  • Verilog語言
    +關注

    關注

    0

    文章

    113

    瀏覽量

    8679
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    SystemVerilog學習一 —— 計數器

    本帖最后由 鼻子抽筋 于 2012-2-21 15:41 編輯 SystemVerilog給予Verilog、VHDL和C/C++優(yōu)點為一身的硬件描述語言,很值得學一學。1、8-bit up
    發(fā)表于 02-21 15:39

    [啟芯公開課] SystemVerilog for Verification

    學快速發(fā)展,這些趨勢你了解嗎?SystemVerilog + VM是目前的主流,在未來也將被大量采用,這些語言和方法學,你熟練掌握了嗎?對SoC芯片設計驗證感興趣的朋友,可以關注啟芯工作室推出的SoC芯片
    發(fā)表于 06-10 09:25

    systemverilog學習教程

    systemverilog的一些基本語法以及和verilog語言之間的區(qū)別。
    發(fā)表于 04-01 14:24

    是否有更好的方法來存儲reg [100,000:0] val更有效的大值

    我對xilinx和verilog有些新意。對于我正在研究的程序,我需要一個非常大的寄存器。 (大約100,000位)當我嘗試編譯時,需要很長時間,我想知道是否有更好的方法來存儲reg
    發(fā)表于 02-15 13:41

    使用SystemVerilog來簡化FPGA中接口的連接方式

    的一小部分,入門也很快,因此建議FPGA工程師學一下SystemVerilog。  本文中用到的logic關鍵字的解釋可以參考SystemVerilog教程之數據類型1  ?此次例程也比較簡單,有兩個模塊
    發(fā)表于 01-08 17:23

    噪聲頻譜密度(NSD)信噪比(SNR)更有用?

    大家有木有發(fā)現,在比較在不同速度下工作的系統(tǒng)、或者查看軟件定義系統(tǒng)如何處理不同帶寬的信號時,噪聲頻譜密度(NSD)可以說信噪比(SNR)更為有用。雖然它不能取代其他規(guī)格,但會是分析工具箱中的一個有用參數指標。難道真的噪聲頻譜密度(NSD)信噪比(SNR)
    發(fā)表于 03-05 08:17

    SystemVerilog有哪些標準?

    SystemVerilog有哪些標準?
    發(fā)表于 06-21 08:09

    SystemVerilog Assertion Handbo

    SystemVerilog Assertion Handbook1 ROLE OF SYSTEMVERILOG ASSERTIONSIN A VERIFICATION METHODOLOGY
    發(fā)表于 07-22 14:08 ?188次下載

    SystemVerilog的斷言手冊

    SystemVerilog Assertion Handbook1 ROLE OF SYSTEMVERILOG ASSERTIONSIN A VERIFICATION METHODOLOGY
    發(fā)表于 07-22 14:12 ?20次下載

    SystemVerilog 3.1a Language Re

    Section 1 Introduction to SystemVerilog ..... 1Section 2 Literal Values... 42.1 Introduction
    發(fā)表于 07-22 14:18 ?39次下載

    SystemVerilog的正式驗證和混合驗證

    手冊的這一部分探討了使用SystemVerilog進行驗證,然后查看了使用SystemVerilog的優(yōu)點和缺點。
    發(fā)表于 03-29 10:32 ?25次下載

    數字硬件建模SystemVerilog之Interface方法概述

    SystemVerilog Interface是modport的一種,但簡單的輸入、輸出或輸入輸出端口的功能更多。
    的頭像 發(fā)表于 04-28 14:10 ?3839次閱讀
    數字硬件建模<b class='flag-5'>SystemVerilog</b>之Interface方法概述

    SystemVerilog在硬件設計部分有哪些優(yōu)勢

    談到SystemVerilog,很多工程師都認為SystemVerilog僅僅是一門驗證語言,事實上不只如此。傳統(tǒng)的Verilog和VHDL被稱為HDL(Hardware Description
    的頭像 發(fā)表于 10-19 11:19 ?2029次閱讀
    <b class='flag-5'>SystemVerilog</b>在硬件設計部分有哪些<b class='flag-5'>優(yōu)勢</b>

    systemveriloglogicreg更有優(yōu)勢

    systemverilog協(xié)議中,logic定義四態(tài)值,即向量(vector)的每個位(bit)可以是邏輯0, 1, Z或X,與verilog協(xié)議中的reg很接近。但是logic有個
    的頭像 發(fā)表于 10-26 09:32 ?2049次閱讀
    <b class='flag-5'>systemverilog</b>:<b class='flag-5'>logic</b><b class='flag-5'>比</b><b class='flag-5'>reg</b><b class='flag-5'>更有</b><b class='flag-5'>優(yōu)勢</b>

    SystemVerilog相比于Verilog的優(yōu)勢

    我們再從對可綜合代碼的支持角度看看SystemVerilog相比于Verilog的優(yōu)勢。針對硬件設計,SystemVerilog引入了三種進程always_ff,always_comb
    的頭像 發(fā)表于 10-26 10:05 ?1913次閱讀
    <b class='flag-5'>SystemVerilog</b>相比于Verilog的<b class='flag-5'>優(yōu)勢</b>