chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

降低EMI的最佳PCB設(shè)計(jì)指南

要長高 ? 來源:韜放科技 ? 2023-10-15 15:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

我們從物理學(xué)中知道,自然界有四種基本力。它們是強(qiáng)核力(結(jié)合中子和質(zhì)子)、弱核力(允許放射性衰變)、重力(賦予物體重量或拉向更大的吸引物體)和電磁力(這是磁引力)帶電粒子之間)。在許多情況下,這種具有電和磁特性的吸引力是有利的。例如,磁性元件用于促進(jìn)電機(jī)中轉(zhuǎn)子周圍的定子運(yùn)動(dòng)。然而,在其他情況下,這種自然產(chǎn)生的力可能會(huì)對所需的電路操作造成嚴(yán)重問題。

所有電子電路板都旨在允許甚至加強(qiáng)電子流以實(shí)現(xiàn)某些性能目標(biāo)。這個(gè)動(dòng)作——電流通過閉合路徑——產(chǎn)生一個(gè)向外投射并垂直于電流流動(dòng)的磁場。當(dāng)該場內(nèi)有附近的電子元件或信號(hào)路徑時(shí),就會(huì)發(fā)生電磁干擾(EMI)。對于許多 PCBA設(shè)計(jì),尤其是高速電路板,控制 EMI 量是必須充分管理的首要考慮因素。對于帶有散熱器分類組件的電路板,常見的方法是實(shí)施EMI 濾波器設(shè)計(jì)。 盡管濾波器是有效的,但作為電路板設(shè)計(jì)師,了解用于降低 EMI 的其他 PCB 設(shè)計(jì)指南是您可能必須經(jīng)常使用的工具。

EMC 和 EMI:有什么區(qū)別?

大多數(shù) PCBA 并不是產(chǎn)品中唯一的電子或電氣設(shè)備。因此,在我們深入研究單板EMI 問題之前,對EMI 問題有一個(gè)宏觀或系統(tǒng)級(jí)的了解是有幫助的。正如電磁能從單個(gè)組件、導(dǎo)體或跡線發(fā)出一樣,它也會(huì)從電路板本身輻射到環(huán)境中;如果您以前沒有,請將高斯計(jì)放在 PCB 附近,您將獲得讀數(shù)。當(dāng)多個(gè)板靠近時(shí),實(shí)現(xiàn)電磁兼容性或 EMC就變得很重要。

EMC 可以被認(rèn)為是在電磁元件之間實(shí)現(xiàn)可接受的和諧或平衡,以便干擾量最小或至少足夠低,不會(huì)顯著妨礙正常操作。不幸的是,消除所有 EMI 尚不可能;但是,獲得 EMC是。EMI 實(shí)際上是來自電磁源的任何干擾,通常是指單個(gè) PCBA 上的干擾。這種分類足以調(diào)查問題,因?yàn)樽钚』娐钒迳虾蛠碜噪娐钒宓?EMI 有助于電路板工作環(huán)境的 EMC。

PCB EMI來自哪里?

電磁跨越無限的頻率范圍,幾乎無處不在。而且,如下圖所示,它是由我們?nèi)粘J褂玫脑S多工具、設(shè)備和產(chǎn)品產(chǎn)生的。

電磁頻譜

只要有電流,就會(huì)存在 EMI 的可能性。對于 PCBA,EMI 的來源可分為以下幾類之一:

成分

電子元件和元件——尤其是處理器、FPGA放大器、發(fā)射器、天線等高功率設(shè)備——可能對 EMI 產(chǎn)生重大影響。此外,開關(guān)組件會(huì)產(chǎn)生具有破壞性的干擾。

信號(hào)和軌跡

EMI 也可以沿著走線或在引腳和連接器點(diǎn)產(chǎn)生。例如,不平衡的差分對路由可能會(huì)導(dǎo)致信號(hào)衰減和沿傳輸路徑的反射,這可能會(huì)嚴(yán)重影響信號(hào)完整性或準(zhǔn)確識(shí)別信號(hào)的能力,從而導(dǎo)致錯(cuò)誤的電路行為。此外,由于雜散電容,可能會(huì)在信號(hào)路徑和接地層之間形成不需要的耦合。

外部來源

如果電路板太靠近輻射源(可能是另一個(gè)電路板或元件),EMI 可能會(huì)引入到您的 PCBA 上。其他設(shè)備或設(shè)備在電路板環(huán)境中的振動(dòng)或移動(dòng)也可能產(chǎn)生諧波。

顯然,消除所有潛在的 EMI 來源是一項(xiàng)艱巨的任務(wù)。幸運(yùn)的是,可以制定降低 EMI 的 PCB設(shè)計(jì)指南,以幫助最大限度地降低噪聲和實(shí)現(xiàn) EMC。

降低 EMI 的最佳 PCB設(shè)計(jì)指南

了解可能影響您的電路板的 EMI 來源對于制定策略以減輕這種對 PCBA 性能始終存在的威脅至關(guān)重要。此外,從源的角度來看 EMI,其中最小化方法針對特定的源,可以成為設(shè)計(jì)一套降低 EMI 的 PCB設(shè)計(jì)指南的良好有利位置。

降低組件的 EMI

如前所述,組件可能是 EM 輻射的主要來源,不僅會(huì)影響板載操作,還會(huì)破壞外部 PCBA 和電子電路。因此,定義減輕其負(fù)面影響的行動(dòng)(如下所列)對于良好的 EMI 降低指南至關(guān)重要。

如何降低組件的 EMI

盡可能選擇低功耗部件

電路板上最大的 EMI 發(fā)生器之一是需要大量功率的部件。隨著降低功耗的推動(dòng),通??梢哉业讲粫?huì)犧牲功能或質(zhì)量的替代方案。

隔離不同類型的組件

一個(gè)好的設(shè)計(jì)實(shí)踐是始終將處理相同類型信號(hào)的組件放在一起。例如,數(shù)字組件應(yīng)該靠近其他數(shù)字部件并與模擬設(shè)備隔離。

利用 PCB圍欄

另一種減輕 EMI 的工具是將元件或子電路封閉在圍欄內(nèi);如PCB保護(hù)環(huán)和法拉第籠。這些也可以有效減少輻射到電路板周圍的環(huán)境中。

采用散熱技術(shù)

對于電子元件,能量會(huì)產(chǎn)生熱量。因此,高效的散熱器和通孔可以極大地幫助降低 EMI。

除了減輕組件的 EMI 之外,走線的運(yùn)行方式也會(huì)極大地影響電路板的 EMI。

用于最小化 EMI 的 PCB布局設(shè)計(jì)

布置電路板時(shí)最重要的考慮因素之一是間距。這包括確保導(dǎo)電元件之間的間隙和爬電距離足夠。

保持足夠的間隙對于最大限度地減少 EMI 至關(guān)重要

對于多層板,導(dǎo)電層和接地層之間的順序和距離也很重要,如下表所示。

如何減少來自信號(hào)和平面的 EMI

在信號(hào)走線之間留出足夠的間隙

降低走線之間 EMI 的最重要因素是間距或間隙。遵循您的 CM 的建議,這些建議應(yīng)該基于 IPC 標(biāo)準(zhǔn)。

確保去耦和旁路電容接地

雜散電容難以避免;然而,它的影響可以通過將電容器盡可能靠近引腳接地來減輕。

使用良好的 EMI 過濾

大多數(shù)設(shè)計(jì),尤其是在使用數(shù)字信號(hào)的地方,都包含會(huì)產(chǎn)生信號(hào)失真的開關(guān)設(shè)備。在這些情況下,提高信號(hào)保真度的最佳方法是濾波。

最小化返回路徑的長度

接地回路應(yīng)盡可能短。

確保差分走線相同

對于差分信號(hào)路徑,走線對必須相互鏡像。這包括走線長度、銅重量和恒定間隔。如有必要,應(yīng)使用曲折來保持長度和間隔。

避免銳角

布線時(shí),請使用圓角邊緣而不是尖角,這可能會(huì)由于特性阻抗修改而導(dǎo)致反射。

不要將導(dǎo)電層彼此相鄰放置

您永遠(yuǎn)不應(yīng)該在 PCB疊層中將兩個(gè)導(dǎo)電層并排放置。最好通過地平面將它們分開。

小心分離地平面

最好為不同的信號(hào)類型使用單獨(dú)的接地。但是,如果您確實(shí)使用分割地平面,請確保使用單個(gè)點(diǎn)來組合地面。

您的 PCB布局(包括其疊層)對于促進(jìn)良好的信號(hào)完整性和降低 EMI非常重要。然而,如果不解決外部 EMI,任何一套降低 EMI 的 PCB設(shè)計(jì)指南都是不完整的。

避免外部 EMI

最大限度地減少外部 EMI 對電路板上的信號(hào)完整性和電路操作以及 PCBA 安裝環(huán)境的 EMC 非常重要。可以采取的行動(dòng)包括以下內(nèi)容。

如何減少來自外部來源的 EMI

使用屏蔽

通常,屏蔽應(yīng)用于特定組件或子電路。它們與圍欄的不同之處在于它們通常由絕緣材料制成,并放置在零件的頂部或完全包圍它們。

使用外殼

外殼通常被視為安全裝置。然而,外殼也可以有效地保護(hù)電路板免受來自外部來源的碎片和 EMI 的影響。

上面針對組件、布局和外部源討論的所有 PCB設(shè)計(jì)指南都可以有效地將電路板上的 EMI 降至最低,并有助于電路板操作環(huán)境的 EMC。但是,這些是否必要取決于您的設(shè)計(jì)、其功能和性能目標(biāo)。因此,您應(yīng)該努力優(yōu)化您的設(shè)計(jì)以減少 EMI,最好使用分析工具(例如 Cadence 的 PSpice)來完成。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 濾波器
    +關(guān)注

    關(guān)注

    162

    文章

    8351

    瀏覽量

    184766
  • emi
    emi
    +關(guān)注

    關(guān)注

    54

    文章

    3864

    瀏覽量

    134111
  • PCB
    PCB
    +關(guān)注

    關(guān)注

    1

    文章

    2264

    瀏覽量

    13204
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速PCB設(shè)計(jì)EMI避坑指南:5個(gè)實(shí)戰(zhàn)技巧

    一站式PCBA加工廠家今天為大家講講高速PCB設(shè)計(jì)EMI有什么規(guī)則?高速電路PCB設(shè)計(jì)EMI方法與技巧。在高速PCB設(shè)計(jì)中,電磁干擾(
    的頭像 發(fā)表于 11-10 09:25 ?282次閱讀
    高速<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>EMI</b>避坑<b class='flag-5'>指南</b>:5個(gè)實(shí)戰(zhàn)技巧

    深度解讀PCB設(shè)計(jì)布局準(zhǔn)則

    無論您是在進(jìn)行高速設(shè)計(jì),還是正在設(shè)計(jì)一塊高速PCB,良好的電路板設(shè)計(jì)實(shí)踐都有助于確保您的設(shè)計(jì)能夠按預(yù)期工作并實(shí)現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計(jì)布局準(zhǔn)則
    的頭像 發(fā)表于 09-01 14:24 ?7118次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計(jì)</b>布局準(zhǔn)則

    PCB疊層設(shè)計(jì)避坑指南

    每次PCB設(shè)計(jì)最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方—— PCB疊層結(jié)構(gòu) 。 當(dāng)你的設(shè)計(jì)從實(shí)驗(yàn)室小批量轉(zhuǎn)到批量生產(chǎn)時(shí),是否遇到過 信號(hào)完整性
    發(fā)表于 06-24 20:09

    如何通過優(yōu)化元件布局有效降低EMI

    在 “掌握 PCB 設(shè)計(jì)中的 EMI 控制” 系列的第二篇文章中,我們將深入探討維持低電磁干擾(EMI)的關(guān)鍵概念之一。
    的頭像 發(fā)表于 06-16 16:34 ?4288次閱讀
    如何通過優(yōu)化元件布局有效<b class='flag-5'>降低</b><b class='flag-5'>EMI</b>

    PCB設(shè)計(jì),輕松歸檔,效率倍增!

    PCB設(shè)計(jì)一鍵歸檔簡化流程,提升效率,一鍵歸檔,盡在掌握!在電子產(chǎn)品設(shè)計(jì)領(lǐng)域,PCB設(shè)計(jì)工作完成后,需要輸出不同種類的文件給到PCB生產(chǎn)商,產(chǎn)線制造部門,測試部門,同時(shí)還需將設(shè)計(jì)文件進(jìn)行歸檔管理
    的頭像 發(fā)表于 05-26 16:17 ?498次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>,輕松歸檔,效率倍增!

    開關(guān)電源的PCB設(shè)計(jì)

    工作不穩(wěn)定,發(fā)射出過量的電磁干擾(EMI)。PCB設(shè)計(jì)是開關(guān)電源研發(fā)過程中極為重要的步驟和環(huán)節(jié),關(guān)系到開關(guān)電源能否正常工作,生產(chǎn)是否順利進(jìn)行,使用是否安全等問題。隨著功率半導(dǎo)體器件的發(fā)展和開關(guān)技術(shù)的進(jìn)步
    發(fā)表于 05-21 16:00

    開關(guān)電源的輸入電容的PCB設(shè)計(jì)技巧

    在設(shè)計(jì)開關(guān)電源電路的PCB時(shí),輸入電容的布局和布線至關(guān)重要,它直接影響電路的性能、效率和EMI表現(xiàn)。以下是輸入電容的PCB設(shè)計(jì)技巧: 1. 盡量靠近功率開關(guān)和輸入端 理由:輸入電容的主要作用是為
    發(fā)表于 04-07 11:06

    SMT貼片前必知!PCB設(shè)計(jì)審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對PCB設(shè)計(jì)進(jìn)行審查和確認(rèn)需關(guān)注哪些問題?SMT貼片加工前的PCB設(shè)計(jì)審查流程。在SMT貼片加工中,PCB設(shè)計(jì)的審查和確認(rèn)是確保加
    的頭像 發(fā)表于 04-07 10:02 ?660次閱讀

    中興通訊的PCB設(shè)計(jì)規(guī)范

    中興通訊的PCB設(shè)計(jì)規(guī)范
    發(fā)表于 02-08 15:31 ?9次下載

    可靠的6個(gè)PCB設(shè)計(jì)指南

    設(shè)計(jì)從數(shù)字領(lǐng)域轉(zhuǎn)化為物理現(xiàn)實(shí)的時(shí)候,在制造階段出現(xiàn)問題,或者在功能方面產(chǎn)生缺陷。 那么設(shè)計(jì)一個(gè)在紙上和物理形式上都真實(shí)可靠的電路板的關(guān)鍵是什么? 讓我們探討設(shè)計(jì)一個(gè)可制造,功能可靠的 PCB 時(shí)需要了解以下6個(gè) PCB 設(shè)計(jì)指南
    的頭像 發(fā)表于 02-07 11:29 ?1593次閱讀
    可靠的6個(gè)<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>指南</b>

    PCB設(shè)計(jì)全攻略:必備資料與詳細(xì)流程解析

    PCB設(shè)計(jì)不僅能夠確保電子產(chǎn)品的性能和可靠性,還能有效降低生產(chǎn)成本和簡化生產(chǎn)流程。本文將介紹PCB設(shè)計(jì)需要提供的資料以及詳細(xì)的設(shè)計(jì)流程,幫助工程師們更好地完成PCB設(shè)計(jì)任務(wù)。 一、
    的頭像 發(fā)表于 02-06 10:00 ?1152次閱讀

    大功率PCB設(shè)計(jì)思路與技巧

    大功率PCB設(shè)計(jì)是一項(xiàng)挑戰(zhàn)性極強(qiáng)的任務(wù)。它不僅要求工程師具備深厚的電子理論知識(shí),還需要豐富的實(shí)踐經(jīng)驗(yàn)和精湛的設(shè)計(jì)技巧。以下是針對剛接觸大功率PCB設(shè)計(jì)的工程師的設(shè)計(jì)思路與技巧指南。 一、設(shè)計(jì)總體思維
    的頭像 發(fā)表于 01-27 17:48 ?1557次閱讀
    大功率<b class='flag-5'>PCB設(shè)計(jì)</b>思路與技巧

    電子工程師的PCB設(shè)計(jì)經(jīng)驗(yàn)

    本文分享了電子工程師在PCB設(shè)計(jì)方面的經(jīng)驗(yàn),包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握PCB設(shè)計(jì)的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?2321次閱讀

    高速PCB設(shè)計(jì)EMI防控手冊:九大關(guān)鍵步驟詳解

    一站式PCBA智造廠家今天為大家講講高速PCB設(shè)計(jì)EMI有什么規(guī)則?高速PCB設(shè)計(jì)EMI九大關(guān)鍵規(guī)則。隨著電子產(chǎn)品信號(hào)上升沿時(shí)間的縮短和信號(hào)頻率的提高,電磁干擾(
    的頭像 發(fā)表于 12-24 10:08 ?876次閱讀

    PCB設(shè)計(jì)中的Stub對信號(hào)傳輸?shù)挠绊?/a>

    PCB設(shè)計(jì)中應(yīng)盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號(hào)的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>中的Stub對信號(hào)傳輸?shù)挠绊? />    </a>
</div>                    </div>
                    <div   id=