chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB布局中的電源完整性基礎(chǔ)知識

要長高 ? 來源:韜放科技 ? 2023-10-15 15:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

多年來,PCB 布局工程師以這種想法處理電源和接地——只要電路板具有 VCC 和接地層,只需將過孔放入其中即可獲得源源不斷的電源。然而,對于當(dāng)今的高速設(shè)計,事實卻大不相同。

電路板中的電源供應(yīng)可能不是一個平靜而風(fēng)景如畫的湖泊,而是一場暴風(fēng)雨般的噩夢,充滿了威脅要淹沒小船的漣漪和波浪。高速電路所需的組件需要大量功率,會產(chǎn)生尖峰信號,威脅電路板上其他部件的平穩(wěn)運行。為了電路板的最佳性能,必須管理這些水的完整性,以便電路板能夠為其所有需求提供均衡和持續(xù)的電力供應(yīng)。以下是一些電源完整性基礎(chǔ)知識,可幫助您平息設(shè)計中的供電網(wǎng)絡(luò)風(fēng)暴。

由于電源完整性缺陷導(dǎo)致的電路板問題

曾幾何時,電路板組件非常簡單,許多組件上只有一個電源和一個接地引腳。這些設(shè)備非常易于使用,尤其是通孔版本,因為它們可以輕松連接到電路板的 VCC 和接地層。甚至他們的旁路電容器也很容易放置和布線,因為它們正好位于零件的頂部,可以輕松地布線到 IC 的引腳 14。此外,這些部件對供電網(wǎng)絡(luò)中的微小波動不那么敏感,它們的信號速度也不夠快,不會產(chǎn)生問題。但是,隨著當(dāng)今高速設(shè)計中使用的組件,這一切都發(fā)生了巨大的變化。

必須仔細管理電路板的供電網(wǎng)絡(luò) (PDN),以通過 PCB 為其所有組件提供清潔電源。未針對良好電源完整性設(shè)計的電路板可能會出現(xiàn)許多問題,例如在電路板的高速電路中產(chǎn)生串?dāng)_的電源紋波。我們將進一步研究電源完整性不良可能為電路板帶來的不同類型的問題,但首先,讓我們看看這些問題的結(jié)果:

PDN 中的過多噪聲會影響組件所需的電壓水平,如果它們低于可接受的水平,相關(guān)電路可能會出現(xiàn)故障。

即使電壓在器件要求的容差范圍內(nèi),PDN 上的噪聲也可能表現(xiàn)為信號上的串?dāng)_,導(dǎo)致這些信號被誤解。

PDN 噪聲有可能通過供電網(wǎng)絡(luò)的平面和連接輻射 EMI。

以上所有情況都會在測試和調(diào)試期間給設(shè)計人員帶來巨大的麻煩。

顯然,PCB 設(shè)計中良好的電源完整性對于設(shè)計的成功至關(guān)重要,因此,讓我們探索一些電源完整性基礎(chǔ)知識。

這些組件的布局有助于實現(xiàn)短而直接的布線,從而有助于實現(xiàn)電源完整性

值得注意的電源完整性基礎(chǔ)

電路板中良好的電源完整性意味著其電源傳輸網(wǎng)絡(luò)旨在提供穩(wěn)定的電壓參考,并在可接受的噪聲和容限范圍內(nèi)將電源分配給所有電路板組件。PDN 必須能夠在整個系統(tǒng)中均勻分配功率——從電源到相關(guān)的布線和過孔,通過平面和電容器,最后到單個設(shè)備。板上的每個設(shè)備都需要嚴格控制和一致的電壓提供給它,以保證一致和穩(wěn)定的運行。其中一些設(shè)備(例如大引腳數(shù)處理器)需要幾種不同的電壓和比其他部件更高的電流才能運行。這些組件的需求必須由 PDN 管理,否則會對電路板上的其他組件產(chǎn)生不利影響。

地面彈跳

隨著高速設(shè)計中開關(guān)速率的提高,信號的低電平狀態(tài)可能不會一直回到參考地電平。這種接地反彈也稱為同步開關(guān)噪聲或 SSN。隨著信號的低電平向上漂移,它最終可能會被誤解為高電平,從而導(dǎo)致傳輸錯誤數(shù)據(jù)。

電源波紋

SMPS(開關(guān)模式電源)的開關(guān)會導(dǎo)致電源紋波在整個設(shè)計中擴散。這些漣漪可能會產(chǎn)生串?dāng)_,壓倒并干擾附近電路的運行。

電磁干擾

如果設(shè)計不正確,在開關(guān)狀態(tài)之間切換 SMPS 會產(chǎn)生 EMI。EMI 不僅會影響板上電路的平穩(wěn)運行,還會干擾外部電子設(shè)備。EMI 還與電路板的電源和接地層的配置方式密切相關(guān)。這些平面不僅為 PDN 提供電源和接地,而且還可以作為有效的 EMI 屏蔽。平面的配置方式也必須考慮屏蔽。

信號返回路徑

雖然清晰的信號返回路徑是創(chuàng)建良好信號完整性的一部分,但參考平面是電路板 PDN 系統(tǒng)的一部分,在設(shè)計電源完整性時必須考慮。高密度部件將有許多用于信號和電源和接地連接的過孔,但這些過孔會阻塞參考平面上的清晰返回路徑。此外,某些電源要求可能會導(dǎo)致設(shè)計人員拆分平面,如下圖所示。然而,這些分裂可能會影響高速信號的清晰返回路徑——產(chǎn)生更多的 EMI——并且必須仔細設(shè)計。

現(xiàn)在我們已經(jīng)看到了一些基本的電源完整性問題,讓我們看看有助于防止這些問題的 PCB 布局最佳實踐和電源完整性基礎(chǔ)知識。

PCB分板

實現(xiàn)良好電源完整性的 PCB 布局技巧

在布局 PCB 設(shè)計時,以下是一些需要密切注意的領(lǐng)域,以避免我們一直在討論的一些電源完整性問題。

板層堆疊配置

電路板的 PDN 與電路板疊層中的層配置密切相關(guān)。接地層必須有策略地放置,以便為敏感信號路由提供微帶和帶狀線層配置。這些層將提供所需的清晰信號返回路徑,并提供 EMI 屏蔽。布置平面層以確保將所有功率輸送到每個部件也很重要。這可能需要針對不同電壓拆分電源層。通過首先制定設(shè)計的平面圖,您將更好地了解不同的功能分區(qū),并相應(yīng)地配置您的 PDN。

元件放置

必須在 PDN 中仔細管理參考電壓,以確保組件獲得所需的電源。這將防止地彈引起敏感信號的錯誤觸發(fā)。這樣做意味著添加多個旁路電容器以穩(wěn)定 PDN 以應(yīng)對處理器和其他消耗大量功率的部件的需求。您需要將這些電容器盡可能靠近它們所連接的電源引腳放置。在電路板的同一側(cè)像這樣將部件靠在一起放置對于電源來說也很重要,因為短而直接的布線是必不可少的。請記住保持電路的模擬、數(shù)字和電源部分相互隔離,以防止電源噪聲干擾模擬和數(shù)字信號。

跟蹤路由

從電源引腳布線到旁路電容器時,走線應(yīng)盡可能短。在布線電源時,使用 45 度角或圓角使這些走線盡可能短、寬和直。更寬的走線對于增加電力網(wǎng)絡(luò)的電流和溫度是必要的,同時,將減少線路上的電感并有助于防止串?dāng)_。PDN 中更短的布線還將最大限度地減少這些走線作為天線運行并產(chǎn)生額外噪聲的可能性。請記住使數(shù)字和模擬布線遠離電源區(qū)域,以保護它們免受噪聲影響。

最好使用實心平面進行接地,而不是使用走線布線。這將有助于熱管理和電源完整性,但它也將通過為敏感的高速傳輸線提供清晰的信號返回路徑來幫助信號完整性。但請記住,不要用切口、裂口或大組過孔阻塞清晰的信號路徑。創(chuàng)建接地層時,請確保其輪廓包含所有有助于 EMI 屏蔽的組件。而且,最重要的是,請記住仔細規(guī)劃平面分割,以確保功率均勻分配到所有部件。

PCB 設(shè)計工具中有許多功能可以幫助在設(shè)計中創(chuàng)建良好的電源完整性,接下來我們將研究如何最好地利用這些功能。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 布局
    +關(guān)注

    關(guān)注

    5

    文章

    272

    瀏覽量

    25616
  • 電源完整性
    +關(guān)注

    關(guān)注

    9

    文章

    222

    瀏覽量

    21690
  • PCB
    PCB
    +關(guān)注

    關(guān)注

    1

    文章

    2209

    瀏覽量

    13204
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    是德DSOX1204A示波器在電源完整性測試的關(guān)鍵優(yōu)勢

    電源完整性(Power Integrity, PI)是電子設(shè)備設(shè)計至關(guān)重要的一環(huán),直接影響系統(tǒng)的穩(wěn)定性、可靠和能效。隨著電子設(shè)備向高頻化、高功率密度方向快速發(fā)展,
    的頭像 發(fā)表于 06-24 12:01 ?326次閱讀
    是德DSOX1204A示波器在<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試<b class='flag-5'>中</b>的關(guān)鍵優(yōu)勢

    Samtec虎家大咖說 | 淺談信號完整性以及電源完整性

    。與會者提出了關(guān)于信號完整性電源完整性設(shè)計的問題,這些問題反映了一些新興的工程挑戰(zhàn)。Scott、Rich和Istvan在回答強調(diào)了嚴格分析、細節(jié)工具表征以及深入理解基本原理的重要
    發(fā)表于 05-14 14:52 ?1003次閱讀
    Samtec虎家大咖說 | 淺談信號<b class='flag-5'>完整性</b>以及<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>

    電源完整性基礎(chǔ)知識

    的關(guān)系: 所以,基礎(chǔ)知識系列里還是得講講電源完整性。話不多說,直接上圖:、 01區(qū)別 記得剛接觸信號完整性的時候,對電源
    發(fā)表于 05-13 14:41

    信號完整性測試基礎(chǔ)知識

    在當(dāng)今快速發(fā)展的數(shù)字時代,高速傳輸已成為電子設(shè)備的基本要求。隨著數(shù)據(jù)傳輸速率的不斷提升,信號完整性(Signal Integrity,簡稱SI)問題變得越來越重要。信號完整性是高速互連系統(tǒng)設(shè)計的基石
    的頭像 發(fā)表于 04-24 16:42 ?2899次閱讀
    信號<b class='flag-5'>完整性</b>測試<b class='flag-5'>基礎(chǔ)知識</b>

    電源完整性分析及其應(yīng)用

    引言 電源完整性這一概念是以信號完整性為基礎(chǔ)的,兩者的出現(xiàn)都源自電路開關(guān)速度的提高。當(dāng)高速信號的翻轉(zhuǎn)時間和系統(tǒng)的時鐘周期可以相比時,具有分布參數(shù)的信號傳輸線、電源和地就和低速系統(tǒng)
    發(fā)表于 04-23 15:39

    技術(shù)資訊 | 信號完整性測試基礎(chǔ)知識

    本文重點信號完整性測試需要從測試電路板和原型獲取實驗數(shù)據(jù)并加以分析。在理想的工作流程,還會仿真信號完整性指標(biāo),并將其與實際測量值進行比較。信號完整性測試只能檢查特定的結(jié)構(gòu),通常需要在
    的頭像 發(fā)表于 04-11 17:21 ?1719次閱讀
    技術(shù)資訊 | 信號<b class='flag-5'>完整性</b>測試<b class='flag-5'>基礎(chǔ)知識</b>

    電源完整性理論基礎(chǔ)

    隨著 PCB 設(shè)計復(fù)雜度的逐步提高,對于信號完整性的分析除了反射,串?dāng)_以及 EMI 之外,穩(wěn)定可靠的電源供應(yīng)也成為設(shè)計者們重點研究的方向之一。尤其當(dāng)開關(guān)器件數(shù)目不斷增加,核心電壓不斷減小的時候,
    發(fā)表于 03-10 17:15

    惡劣環(huán)境PCB信號完整性維護的實踐建議

    在現(xiàn)代電子設(shè)計,PCB信號完整性是一個日益受到關(guān)注的話題。隨著物聯(lián)網(wǎng)和人工智能技術(shù)的快速發(fā)展,設(shè)備的小型化與高性能需求常常相互矛盾。芯片越小,操作復(fù)雜越高,隨之而來的電磁干擾問題也
    的頭像 發(fā)表于 01-17 12:31 ?940次閱讀

    PCB信號完整性探討-PPT

    信號完整性(Signal lntegrity,SI)包含由于信號傳輸速率加快而產(chǎn)生的互連、電源、器件等引起的所有信號質(zhì)量及延時等問題。 ? ?
    的頭像 發(fā)表于 01-15 11:30 ?833次閱讀
    <b class='flag-5'>PCB</b>信號<b class='flag-5'>完整性</b>探討-PPT

    是德示波器在電源完整性分析的應(yīng)用

    影響系統(tǒng)穩(wěn)定性,甚至可能導(dǎo)致系統(tǒng)失效。因此,對電源完整性進行精確分析和有效的解決至關(guān)重要。而作為電子測量領(lǐng)域領(lǐng)先廠商,是德(Keysight)的示波器憑借其卓越的性能和豐富的功能,在電源完整性
    的頭像 發(fā)表于 01-07 11:05 ?597次閱讀
    是德示波器在<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>分析<b class='flag-5'>中</b>的應(yīng)用

    如何解決信號完整性問題

    如何解決信號完整性問題呢?是德科技在向您介紹信號完整性分析基礎(chǔ)知識的同時,我們還向您展示如何使用基本信號完整性(Signal Integrity - SI) 分析技術(shù)(例如眼圖、S參數(shù)
    的頭像 發(fā)表于 12-25 16:51 ?2146次閱讀
    如何解決信號<b class='flag-5'>完整性</b>問題

    聽懂什么是信號完整性

    2024年12月20日14:00-16:00星聯(lián)華科技將舉辦“高速信號完整性分析與測試”-“碼”上行動系列線上講堂線上講堂。本期會議我們將為大家介紹高速串行總線傳輸基本框架,什么是信號完整性?高速
    的頭像 發(fā)表于 12-15 23:33 ?893次閱讀
    聽懂什么是信號<b class='flag-5'>完整性</b>

    電源完整性的設(shè)計說明

    電源完整性是指電源波形的質(zhì)量,研究的是電源分配網(wǎng)絡(luò)(PDN)。并從系統(tǒng)供電網(wǎng)絡(luò)綜合考慮,消除 / 降低噪聲對電源的影響。
    的頭像 發(fā)表于 11-19 09:17 ?1127次閱讀
    <b class='flag-5'>電源</b><b class='flag-5'>完整性</b>的設(shè)計說明

    PCB 信號完整性:電子設(shè)計的基石解讀

    PCB信號完整性是指在信號從發(fā)送端傳輸?shù)浇邮斩说倪^程,信號能夠保持其原本的特性,如波形、時序等不受損害的程度。捷多邦小編今天就與大家分享一下PCB信號
    的頭像 發(fā)表于 11-05 13:48 ?912次閱讀

    電源完整性設(shè)計【硬件干貨】

    電源完整性是指電源波形的質(zhì)量,研究的是電源分配網(wǎng)絡(luò)(PDN)。并從系統(tǒng)供電網(wǎng)絡(luò)綜合考慮,消除 / 降低噪聲對電源的影響。
    的頭像 發(fā)表于 10-30 17:48 ?2143次閱讀
    <b class='flag-5'>電源</b><b class='flag-5'>完整性</b>設(shè)計【硬件干貨】