chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文速通 PCB layout 中的信號(hào)完整性基礎(chǔ)知識(shí)

深圳(耀創(chuàng))電子科技有限公司 ? 2023-10-21 08:13 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文要點(diǎn):

掌握信號(hào)完整性基礎(chǔ)知識(shí)

實(shí)現(xiàn)良好信號(hào)完整性的 PCB layout 技術(shù)

有助于提高信號(hào)完整性的 layout 工具和功能

誠(chéng)信 (integrity) 的本質(zhì)特征之一是始終如一、不妥協(xié)、值得信賴。在現(xiàn)代電子設(shè)備和系統(tǒng)中,高速電信號(hào)的質(zhì)量也得講究“誠(chéng)信”,不過(guò)其定義是 integrity 的另一涵義——完整性。如果信號(hào)質(zhì)量下降或信號(hào)完整性表現(xiàn)不佳,就可能無(wú)法達(dá)到預(yù)期目的。這會(huì)導(dǎo)致設(shè)計(jì)的電子產(chǎn)品出現(xiàn)各種問題,如間歇性故障,甚至徹底無(wú)法運(yùn)行。

為避免此類中斷和故障,需要根據(jù)特定的設(shè)計(jì)標(biāo)準(zhǔn)對(duì) PCB 進(jìn)行布局和布線,創(chuàng)建最有利于傳輸高速信號(hào)的環(huán)境。這涉及 PCB 設(shè)計(jì)的方方面面,包括所使用的元件、原始電路板的制造以及元件的擺放和連接方式。要成功設(shè)計(jì)高速電子產(chǎn)品,設(shè)計(jì)人員必須了解信號(hào)完整性的基礎(chǔ)知識(shí)。

1

信號(hào)完整性不佳可能導(dǎo)致的問題

干擾可能對(duì)電子設(shè)備運(yùn)行產(chǎn)生巨大影響。比如說(shuō),坐飛機(jī)時(shí)手機(jī)需要關(guān)機(jī)、收音機(jī)受到干擾會(huì)傳出靜電噪聲;一些老式電腦會(huì)產(chǎn)生大量的電磁干擾,最終只能退出市場(chǎng)。信號(hào)完整性不佳導(dǎo)致的大多數(shù)問題更加隱蔽——性能可能偶爾出現(xiàn)故障,數(shù)據(jù)可能丟失,甚至設(shè)備都可能無(wú)法運(yùn)行。這些問題的根源通常都可以追溯到信號(hào)完整性問題。

電子設(shè)備中的信號(hào)速度越來(lái)越快,更容易受到各種干擾,包括阻抗失配導(dǎo)致的信號(hào)反射、地彈和串?dāng)_。如果不專門針對(duì)這些問題去設(shè)計(jì)電路板的布局,信號(hào)惡化會(huì)愈演愈烈,直至電路板無(wú)法按預(yù)期正常工作。此外,電路板的設(shè)計(jì)還必須確保不會(huì)給自身電路或附近的電子設(shè)備帶來(lái)信號(hào)完整性問題。在針對(duì)這些問題下手設(shè)計(jì)之前,首先要了解一些關(guān)鍵的信號(hào)完整性基本知識(shí)。

恰當(dāng)?shù)募s束規(guī)則設(shè)置有助于高速設(shè)計(jì)的成功

*本視頻可能錄制于產(chǎn)品用戶界面更新之前,也可能基于更早版本錄制;視頻中的概念和工作流程仍適用于產(chǎn)品當(dāng)前最新版本。

2

必備的信號(hào)完整性基本知識(shí)

導(dǎo)致電路板上的信號(hào)質(zhì)量下降有多種類別的影響因素。以下四種值得關(guān)注。

01

電磁干擾(EMI)

如果在電路板上布設(shè)高頻信號(hào)時(shí)未加謹(jǐn)慎,就會(huì)產(chǎn)生 EMI 輻射。不僅走線的長(zhǎng)度和配置會(huì)造成問題,走線和過(guò)孔殘樁也會(huì)起到天線的作用。EMI 的另一個(gè)來(lái)源是信號(hào)返回路徑,該路徑最好位于相鄰的參考平面上。如果返回路徑受阻,信號(hào)在尋找返回信號(hào)源的路徑時(shí)就會(huì)輻射出更多的噪聲。

02

串?dāng)_(Crosstalk)

相距太近的高速走線可能會(huì)意外耦合,導(dǎo)致一個(gè)信號(hào)壓倒另一個(gè)信號(hào)。這種串?dāng)_會(huì)導(dǎo)致受害者信號(hào)模仿攻擊者信號(hào)的特性,無(wú)法完成其預(yù)期的作用。不僅并排布線會(huì)產(chǎn)生串?dāng)_,在電路板相鄰的層上并行布線也會(huì)產(chǎn)生串?dāng)_。這種串?dāng)_被稱為“寬邊耦合”,這也是大多數(shù)電路板設(shè)計(jì)在相鄰層上交替進(jìn)行水平和垂直布線的原因。

03

同步開關(guān)噪聲(地彈)

電路板上有眾多元件在高電平和低電平狀態(tài)之間切換,切換到低電平狀態(tài)時(shí),電壓電平可能無(wú)法完全恢復(fù)到接地電位。如果低電平狀態(tài)的電壓電平反彈過(guò)高,信號(hào)的低電平狀態(tài)可能會(huì)被誤認(rèn)為是高電平狀態(tài)。這種情況大量且同時(shí)地發(fā)生的話,可能會(huì)導(dǎo)致錯(cuò)誤切換或雙重切換,干擾電路的運(yùn)行。

04

阻抗失配

敏感的高速傳輸線路的均勻性發(fā)生變化會(huì)導(dǎo)致信號(hào)反射,從而破壞信號(hào)的完整性。在沒有妥善關(guān)注阻抗值的情況下布線,不同電路板區(qū)域的阻抗值會(huì)根據(jù)各種條件發(fā)生變化。要正確布設(shè)受控阻抗的敏感走線,需要合理設(shè)計(jì)層疊、走線寬度和間隙。

明確了信號(hào)完整性的主要問題后,可以通過(guò)哪些 PCB 設(shè)計(jì)方法來(lái)解決呢?

3

增強(qiáng)信號(hào)完整性的 PCB 設(shè)計(jì)方法

1. PCB 層疊設(shè)置和器件布局

PCB 的信號(hào)完整性問題通常是由于信號(hào)返回路徑不當(dāng)。返回路徑不能有障礙物,而且需要位于相鄰的參考平面層上,以獲得更好的信號(hào)完整性。要實(shí)現(xiàn)這種配置,需要在電路板層疊中設(shè)置專用的層,用于微帶線或帶狀線配置的敏感高速布線和相鄰參考平面。微帶線配置由表面走線和下面的單個(gè)平面組成,而帶狀線走線則在內(nèi)部布線,夾在兩個(gè)參考平面之間。

9b6e5964-6fa6-11ee-9788-92fbcf53809c.jpg

微帶線和帶狀線層配置對(duì)信號(hào)完整性的影響

相鄰參考平面和清晰的返回路徑對(duì)所有信號(hào)都有益處,不過(guò)對(duì)于必須以受控阻抗布線的敏感信號(hào)來(lái)說(shuō),這一點(diǎn)變得更加重要。要確定用于受控阻抗布線的走線寬度,就需要計(jì)算介質(zhì)厚度、介電常數(shù)以及走線厚度。若改變電路板層疊或用于 PCB 制造的材料,上述計(jì)算結(jié)果就會(huì)改變,因此設(shè)計(jì)人員必須在 layout 開始前確定電路板的 layout 配置。除此之外,受控阻抗走線采用哪種微帶線或帶狀線配置進(jìn)行布線,也會(huì)影響計(jì)算結(jié)果(如上圖所示)。

電路板層層疊配置確定后,下一步就是在電路板上擺放器件。許多高速電路由多個(gè)網(wǎng)絡(luò)組成,這些網(wǎng)絡(luò)從一個(gè)器件的驅(qū)動(dòng)引腳開始,穿過(guò)其他器件,在最后一個(gè)器件的負(fù)載引腳處終止。如此形成的回路被稱為信號(hào)路徑。為了保持信號(hào)的完整性,必須按照原理圖中的詳細(xì)說(shuō)明,依次擺放部件,以便引腳之間實(shí)現(xiàn)最短的點(diǎn)對(duì)點(diǎn)連接。其他器件,如處理器和內(nèi)存芯片,需要有足夠大的間距,以滿足所有布線拓?fù)浣Y(jié)構(gòu)的需要,但距離又要足夠近,以實(shí)現(xiàn)短連接。

器件擺放注意事項(xiàng)

在擺放高速電路時(shí),應(yīng)遵循原理圖的邏輯流程。

在處理器和存儲(chǔ)器件的每個(gè)電源引腳附近擺放旁路電容器。

為逃逸布線和總線布線留出空間。

遵守裝配商的可制造性設(shè)計(jì) (DFM) 規(guī)則。

確保運(yùn)行時(shí)會(huì)發(fā)熱的器件能夠有效散熱。

在電路板上擺放好器件后,下一步就是布線。

2.電路板布線和參考平面

此時(shí)就可以開始布線。要保證信號(hào)完整性良好,走線與器件的位置密切相關(guān)。例如,逃逸布線必須精心設(shè)計(jì),確保所有信號(hào)妥當(dāng)連接,以及相關(guān)器件(如旁路電容)盡可能靠近引腳。針對(duì)引腳數(shù)量眾多的 BGA,許多設(shè)計(jì)需要依靠盤中孔 (via-in-pad) 來(lái)確保連接簡(jiǎn)短,并為布線留出更多空間。

妥當(dāng)完成器件布局后,就可以進(jìn)行高速電路布線了。


布線準(zhǔn)則

信號(hào)路徑走線要簡(jiǎn)短、直接。

敏感信號(hào)應(yīng)盡可能布設(shè)在內(nèi)部層上、緊鄰參考平面旁邊或位于參考平面之間。

時(shí)鐘線和其他敏感高速信號(hào)應(yīng)盡可能與其他走線分開。間距應(yīng)為所用走線寬度的三倍,這條經(jīng)驗(yàn)法則屢試不爽。

差分對(duì)布線要緊密相鄰,不要在過(guò)孔等障礙物周圍拆散差分對(duì)。

對(duì)長(zhǎng)度必須匹配的一組網(wǎng)絡(luò)進(jìn)行布線時(shí),先從最長(zhǎng)的連接開始,然后在其他連接上增加可以調(diào)節(jié)的繞線,與第一個(gè)連接相匹配。

不要讓敏感信號(hào)穿過(guò)電路的嘈雜區(qū)域,如電路板的模擬或電源部分。

留出足夠的空間,以便在需要時(shí)采用菊花鏈等特定布線拓?fù)浣Y(jié)構(gòu)。

盡可能減少過(guò)孔的使用,避免過(guò)孔長(zhǎng)度和電感帶來(lái)更多信號(hào)完整性問題。


除了布線,還需要設(shè)計(jì)電路板的電源分配網(wǎng)絡(luò) (PDN)。干凈的 PDN 對(duì)電源完整性至關(guān)重要,同時(shí)也有助于確保信號(hào)完整性。另外,高速傳輸線應(yīng)避免穿過(guò)參考平面上的阻塞區(qū)域,否則電路板會(huì)產(chǎn)生更多電磁干擾,因?yàn)樾盘?hào)會(huì)四處游蕩,試圖找到返回信號(hào)源的清晰路徑。阻塞區(qū)域包括分割平面、電路板切口和密集的過(guò)孔區(qū)域,如下圖所示:

9b841768-6fa6-11ee-9788-92fbcf53809c.jpg

密集的過(guò)孔區(qū)域可能會(huì)堵塞參考平面上的信號(hào)返回路徑

設(shè)計(jì)出有良好信號(hào)完整性的電路板雖然復(fù)雜,但 CAD 工具可以助力設(shè)計(jì)人員提高效率,更好完成。

4

有助于確保信號(hào)完整性的 layout 工具

當(dāng)下的 PCB 設(shè)計(jì)系統(tǒng)包括許多實(shí)用的工具和功能,有助于確保設(shè)計(jì)具有良好的信號(hào)完整性。例如,Cadence Allegro PCB 設(shè)計(jì)軟件提供了一個(gè)規(guī)則系統(tǒng),用于為器件、網(wǎng)絡(luò)、高速網(wǎng)絡(luò)和電氣屬性(阻抗、傳播延遲等)設(shè)置規(guī)則。此外,Sigrity Aurora 工具提供設(shè)計(jì)同步分析(In-design Analysis)功能,可將信號(hào)完整性、電源和電磁仿真無(wú)縫直接集成到 layout 環(huán)境中。

目前,Cadence Allegro PCB 設(shè)計(jì)軟件已進(jìn)化到最新的 Allegro X 23.1 版本!不僅包含以上全部功能,更與 Cadence Clarity 3D Solver、Celsius Thermal Solver 等電磁分析、熱仿真分析工具無(wú)縫集成,為 PCB 和系統(tǒng)設(shè)計(jì)的工程師提供集成了邏輯/物理設(shè)計(jì)、系統(tǒng)分析和設(shè)計(jì)數(shù)據(jù)管理的系統(tǒng)設(shè)計(jì)平臺(tái)和新的技術(shù)升級(jí)!

全新的 EE 控制面板,可進(jìn)行版圖規(guī)劃和輸入分析;集成的 X AI 技術(shù),能自動(dòng)完成元件放置、電源網(wǎng)絡(luò)分配和布線;升級(jí)更新的 Allegro System Capture、Allegro Pulse 數(shù)據(jù)管理和云連接等主要產(chǎn)品,能確保您獲得迄今為止最強(qiáng)大的 Allegro 性能,將整體設(shè)計(jì)生產(chǎn)力提高 4 倍。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4381

    文章

    23632

    瀏覽量

    417335
  • 信號(hào)
    +關(guān)注

    關(guān)注

    11

    文章

    2871

    瀏覽量

    79275
  • Layout
    +關(guān)注

    關(guān)注

    15

    文章

    415

    瀏覽量

    68033
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    串?dāng)_如何影響信號(hào)完整性和EMI

    歡迎來(lái)到 “掌握 PCB 設(shè)計(jì)的 EMI 控制” 系列的第六篇文章。本文將探討串?dāng)_如何影響信號(hào)完整性和 EMI,并討論在設(shè)計(jì)解決這
    的頭像 發(fā)表于 08-25 11:06 ?5255次閱讀
    串?dāng)_如何影響<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>和EMI

    什么是信號(hào)完整性?

    電子發(fā)燒友網(wǎng)站提供《什么是信號(hào)完整性?.pdf》資料免費(fèi)下載
    發(fā)表于 07-09 15:10 ?0次下載

    電源完整性基礎(chǔ)知識(shí)

    的關(guān)系: 所以,基礎(chǔ)知識(shí)系列里還是得講講電源完整性。話不多說(shuō),直接上圖:、 01區(qū)別 記得剛接觸信號(hào)完整性的時(shí)候,對(duì)電源完整性(PI)和電
    發(fā)表于 05-13 14:41

    受控阻抗布線技術(shù)確保信號(hào)完整性

    核心要點(diǎn)受控阻抗布線通過(guò)匹配走線阻抗來(lái)防止信號(hào)失真,從而保持信號(hào)完整性。高速PCB設(shè)計(jì),元件與走線的阻抗匹配至關(guān)重要。
    的頭像 發(fā)表于 04-25 20:16 ?882次閱讀
    受控阻抗布線技術(shù)確保<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>

    信號(hào)完整性測(cè)試基礎(chǔ)知識(shí)

    在當(dāng)今快速發(fā)展的數(shù)字時(shí)代,高速傳輸已成為電子設(shè)備的基本要求。隨著數(shù)據(jù)傳輸速率的不斷提升,信號(hào)完整性(Signal Integrity,簡(jiǎn)稱SI)問題變得越來(lái)越重要。信號(hào)完整性是高速互連
    的頭像 發(fā)表于 04-24 16:42 ?2902次閱讀
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>測(cè)試<b class='flag-5'>基礎(chǔ)知識(shí)</b>

    技術(shù)資訊 | 信號(hào)完整性測(cè)試基礎(chǔ)知識(shí)

    本文重點(diǎn)信號(hào)完整性測(cè)試需要從測(cè)試電路板和原型獲取實(shí)驗(yàn)數(shù)據(jù)并加以分析。在理想的工作流程,還會(huì)仿真信號(hào)完整性指標(biāo),并將其與實(shí)際測(cè)量值進(jìn)行比較。
    的頭像 發(fā)表于 04-11 17:21 ?1721次閱讀
    技術(shù)資訊 | <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>測(cè)試<b class='flag-5'>基礎(chǔ)知識(shí)</b>

    高速 PCB 設(shè)計(jì)如何保證信號(hào)完整性?看這,7個(gè)技巧總結(jié),秒懂

    今天給大家分享的是:高速 PCB 設(shè)計(jì)主要是關(guān)于 4 個(gè)高速 PCB 設(shè)計(jì)常見術(shù)語(yǔ)和保證信號(hào)完整性的3 種常見技術(shù)介紹。、高速
    發(fā)表于 03-28 13:39

    普源示波器在信號(hào)完整性分析的應(yīng)用研究

    信號(hào)完整性(Signal Integrity, SI)是電子工程領(lǐng)域中個(gè)至關(guān)重要的概念,它指的是信號(hào)在傳輸過(guò)程中保持其原始特征的能力。在高速數(shù)字電路和通信系統(tǒng)
    的頭像 發(fā)表于 03-19 14:20 ?546次閱讀
    普源示波器在<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>分析<b class='flag-5'>中</b>的應(yīng)用研究

    惡劣環(huán)境PCB信號(hào)完整性維護(hù)的實(shí)踐建議

    在現(xiàn)代電子設(shè)計(jì),PCB信號(hào)完整性個(gè)日益受到關(guān)注的話題。隨著物聯(lián)網(wǎng)和人工智能技術(shù)的快速發(fā)展,設(shè)備的小型化與高性能需求常常相互矛盾。芯片越
    的頭像 發(fā)表于 01-17 12:31 ?940次閱讀

    PCB信號(hào)完整性探討-PPT

    信號(hào)完整性(Signal lntegrity,SI)包含由于信號(hào)傳輸速率加快而產(chǎn)生的互連、電源、器件等引起的所有信號(hào)質(zhì)量及延時(shí)等問題。 ? ?
    的頭像 發(fā)表于 01-15 11:30 ?834次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>探討-PPT

    深度解析:PCB高速信號(hào)傳輸的阻抗匹配與信號(hào)完整性

    GHz的信號(hào),例如時(shí)鐘信號(hào)。在實(shí)際應(yīng)用,時(shí)鐘信號(hào)并非理想的方波,而是具有上升和下降時(shí)間的梯形波。這些高頻信號(hào)在傳輸過(guò)程
    的頭像 發(fā)表于 12-30 09:41 ?942次閱讀

    如何解決信號(hào)完整性問題

    如何解決信號(hào)完整性問題呢?是德科技在向您介紹信號(hào)完整性分析基礎(chǔ)知識(shí)的同時(shí),我們還向您展示如何使用基本信號(hào)
    的頭像 發(fā)表于 12-25 16:51 ?2149次閱讀
    如何解決<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>問題

    聽懂什么是信號(hào)完整性

    2024年12月20日14:00-16:00星聯(lián)華科技將舉辦“高速信號(hào)完整性分析與測(cè)試”-“碼”上行動(dòng)系列線上講堂線上講堂。本期會(huì)議我們將為大家介紹高速串行總線傳輸基本框架,什么是信號(hào)
    的頭像 發(fā)表于 12-15 23:33 ?893次閱讀
    聽懂什么是<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>

    GND與信號(hào)完整性的關(guān)系

    (EMI)和射頻干擾(RFI)。 、信號(hào)完整性的基本概念 信號(hào)完整性涉及到信號(hào)在電路
    的頭像 發(fā)表于 11-29 15:17 ?1477次閱讀

    PCB 信號(hào)完整性:電子設(shè)計(jì)的基石解讀

    PCB信號(hào)完整性是指在信號(hào)從發(fā)送端傳輸?shù)浇邮斩说倪^(guò)程,信號(hào)能夠保持其原本的特性,如波形、時(shí)序等
    的頭像 發(fā)表于 11-05 13:48 ?912次閱讀