chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計中的高速電路布局布線

科技綠洲 ? 來源:山羊硬件Time ? 作者:山羊硬件Time ? 2023-11-06 14:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速電路無疑是PCB設(shè)計中要求非常嚴苛的一部分,因為高速信號很容易被干擾,導(dǎo)致信號質(zhì)量下降,所以在PCB設(shè)計的過程中就需要避免或降低這種情況的發(fā)生。

在具體的高速電路布局布線中,這些知識技能需要掌握。

阻抗不連續(xù)

阻抗不連續(xù)也是常常會碰到的問題,走線的阻抗值一般取決于線寬與參考平面與走線之間的距離等等有關(guān)。

走線越寬,它的阻抗就越小。阻抗不連續(xù)這個現(xiàn)象在連接接口端子的焊盤與高速信號連接的過程中需要特別注意,因為如果接口端子的焊盤特別大,而高速信號線又特別窄的話,就會出現(xiàn)大焊盤阻抗小,而高速信號的阻抗大,就會產(chǎn)生阻抗不連續(xù),然后就會產(chǎn)生信號的反射。

所以在實際的設(shè)計過程中,為了防止阻抗不連續(xù),就需要在接線端子或者器件的焊盤下面添加一個禁布銅皮,從而加大阻抗,使得阻抗連續(xù)。

另外過孔也會導(dǎo)致阻抗的不連續(xù),所以為了消除或者減少這種影響,在PCB的內(nèi)層和過孔連接的中不需要的銅皮就應(yīng)該去除掉,具體實操時可以通過聯(lián)系溝通PCB加工廠來消除掉不需要的銅皮,從而包裝阻抗的連續(xù)。
差分信號

這是電路設(shè)計中常常會碰到的一種信號類型,在設(shè)計差分信號,尤其是高速差分信號時是必須要保證等寬,等間距來實現(xiàn)特定的差分阻抗值的,不然信號就會有問題。

在布置差分走線包含的區(qū)域內(nèi),是不允許布置過孔或者相關(guān)元器件的,因為如果放置不相干的元器件在里面,會導(dǎo)致信號傳輸時出現(xiàn)EMC問題,并且會導(dǎo)致阻抗不連續(xù)。

另外,一些高速差分信號是需要串聯(lián)耦合電容的,在串聯(lián)這些耦合電容布局布線時,也是需要進行對稱布置的,同時需要特別注意的是選用電容的封裝規(guī)格時,推薦使用0402,0603規(guī)格小一點的類型,0805等大小以上則盡量不要去使用。

布線時也是一樣,能不打過孔就不打過孔,如果碰上必須打過孔的情況,那過孔的分布也是需要對稱放置的。

等長

對于高速信號來說,等長是一個非常重要的概念,因為對于高速信號接口,總線傳輸?shù)刃枰紤]某些信號線之間的到達時間以及時間滯后誤差。

比如說某兩個信號,它們在傳輸時的要求是要一起到達,那就需要讓這兩個信號保證在一定的時滯誤差內(nèi),不然信號傳輸就會出現(xiàn)問題,這個在實際設(shè)計時,必須要考慮好他們的走線等長。

有時候可能因為板子外形的限制而導(dǎo)致走常規(guī)直線不能等長,這個時候就可以采用蛇形走線的方式來實現(xiàn)走線,從而滿足滯后誤差的要求。

同時要布置蛇形走線時,需要布置在信號的源頭處,不要放置在末尾,因為在源頭的位置可以保證差分走線的信號大部分時間都是同步傳輸?shù)摹?/p>

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4916

    瀏覽量

    94638
  • 高速電路
    +關(guān)注

    關(guān)注

    8

    文章

    167

    瀏覽量

    24832
  • 焊盤
    +關(guān)注

    關(guān)注

    6

    文章

    600

    瀏覽量

    39658
  • 耦合電容
    +關(guān)注

    關(guān)注

    2

    文章

    157

    瀏覽量

    20746
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    高速電路PCB電源布線技巧

    高速電路PCB電源布線技巧 PCB設(shè)計來說電源處理好壞直接關(guān)系到整個電路板的性能。下面我們分
    發(fā)表于 03-21 18:29 ?3115次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>電路</b><b class='flag-5'>PCB</b>電源<b class='flag-5'>布線</b>技巧

    PCB設(shè)計干貨】DDR電路PCB布局布線要求

    上期和大家聊的電源PCB設(shè)計的重要性,那本篇內(nèi)容小編則給大家講講存儲器的PCB設(shè)計建議,同樣還是以大家最為熟悉的RK3588為例,詳細介紹一下DDR模塊電路PCB設(shè)計要如何
    的頭像 發(fā)表于 08-24 08:40 ?2878次閱讀
    【<b class='flag-5'>PCB設(shè)計</b>干貨】DDR<b class='flag-5'>電路</b>的<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>要求

    高速PCB設(shè)計經(jīng)驗與體會

    的設(shè)計要求,結(jié)合筆者設(shè)計經(jīng)驗,按照PCB設(shè)計流程,對PCB設(shè)計需要重點關(guān)注的設(shè)計原則進行了歸類。詳細闡述了PCB的疊層設(shè)計、元器件布局、接
    發(fā)表于 03-31 14:29

    高速pcb設(shè)計指南。

    高速PCB設(shè)計指南之(一~八 )目錄2001/11/21CHENZHI/LEGENDSILICON一、1、PCB布線2、PCB
    發(fā)表于 07-13 16:18

    【技術(shù)屌駒敬上】關(guān)于AD敷銅+布局布線+高速PCB設(shè)計技巧

    RT,今天上關(guān)于AD敷銅+布局布線+高速PCB設(shè)計技巧的資料!期望能夠?qū)Ρ妼庞杏茫。≈x謝?。?/div>
    發(fā)表于 08-10 08:51

    高速高密度多層PCB設(shè)計布局布線技術(shù)

    高速高密度多層PCB設(shè)計布局布線技術(shù)
    發(fā)表于 08-12 10:47

    高速PCB設(shè)計布線基本要求

    ` 本帖最后由 飛翔的烏龜005 于 2017-2-10 10:43 編輯 高速PCB設(shè)計中常規(guī)PCB布線,有以下基本要求:(1)QFP、SOP等封裝的矩形焊盤出線,應(yīng)從PIN中心
    發(fā)表于 02-10 10:42

    高速PCB設(shè)計布線基本要求

    高速PCB設(shè)計中常規(guī)PCB布線,有以下基本要求:(1)QFP、SOP等封裝的矩形焊盤出線,應(yīng)從PIN中心引出(一般采用鋪shape)(2)布線
    發(fā)表于 02-16 15:06

    PCB布局、布線高速PCB設(shè)計

    PCB布線PCB設(shè)計,布線是完成產(chǎn)品設(shè)計的重要步驟,可以說前面的準(zhǔn)備工作都是為它而做的, 在整個PC
    發(fā)表于 12-07 09:44

    高速ADC設(shè)計PCB布局布線技巧有哪些?

    影響高速信號鏈設(shè)計性能的機制是什么?高速ADC設(shè)計PCB布局布線技巧有哪些?
    發(fā)表于 04-21 06:29

    高速PCB布局布線優(yōu)化

    本內(nèi)容詳細介紹了高速PCB設(shè)計布局布線優(yōu)化方法,歡迎大家下載學(xué)習(xí)
    發(fā)表于 09-27 16:22 ?0次下載
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>的<b class='flag-5'>布局</b><b class='flag-5'>布線</b>優(yōu)化

    講解高速PCB布線、布局電路設(shè)計

    高速電路設(shè)計是一個非常復(fù)雜的設(shè)計過程,在進行高速電路設(shè)計時有多個因素需要加以考慮,這些因素有時互相對立。如高速器件
    發(fā)表于 07-10 10:28 ?7次下載
    講解<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>、<b class='flag-5'>布局</b>和<b class='flag-5'>電路</b>設(shè)計

    高速信號pcb設(shè)計布局

    對于高速信號,pcb的設(shè)計要求會更多,因為高速信號很容易收到其他外在因素的干擾,導(dǎo)致實際設(shè)計出來的東西和原本預(yù)期的效果相差很多。 所以在高速信號pc
    的頭像 發(fā)表于 11-06 10:04 ?1552次閱讀
    <b class='flag-5'>高速</b>信號<b class='flag-5'>pcb設(shè)計</b><b class='flag-5'>中</b>的<b class='flag-5'>布局</b>

    PCB設(shè)計高速電路布局布線(上)

    高速電路無疑是PCB設(shè)計要求非常嚴苛的一部分,因為高速信號很容易被干擾,導(dǎo)致信號質(zhì)量下降,所以在PCB
    的頭像 發(fā)表于 11-06 15:14 ?1249次閱讀

    pcb設(shè)計布局布線原則及規(guī)則

    一站式PCBA智造廠家今天為大家講講pcb設(shè)計布局布線原則及規(guī)則有哪些?PCB設(shè)計六大布線規(guī)則。在PCB
    的頭像 發(fā)表于 01-22 09:23 ?3359次閱讀