chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Clock時(shí)鐘電路PCB設(shè)計(jì)布局布線要求

揚(yáng)興科技 ? 2023-11-16 17:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

時(shí)鐘電路就是作為計(jì)時(shí)功能準(zhǔn)確運(yùn)動(dòng)的振蕩電路,任何工作都是依照時(shí)間順序,那么產(chǎn)生這個(gè)時(shí)間的電路就是時(shí)鐘電路,時(shí)鐘電路一般是由晶體振蕩器/諧振器、控制芯片/RTC芯片以及匹配電容組成。

如圖1所示

wKgaomVV21mAM2DxAAA70UBcktg010.png如圖1

針對(duì)時(shí)鐘電路PCB設(shè)計(jì)有以下注意事項(xiàng):

1、晶體電路布局需要優(yōu)先考慮,布局整體緊湊,布局時(shí)應(yīng)與芯片在同一層并盡量靠近放置,以避免打過孔,晶體走線盡可能的短,遠(yuǎn)離干擾源,盡量遠(yuǎn)離板邊緣;

2、如果出現(xiàn)晶體電路在布局過程中與芯片放置在不同層的情況,應(yīng)盡可能的讓靠近芯片,讓走線變短,并需要將晶體走線全程進(jìn)行包地處理,以避免被干擾;

3、晶體以及時(shí)鐘信號(hào)走線需要全程包地處理,包地線每隔200-300mil至少添加一個(gè)GND過孔,并且必須保證鄰層的地參考面完整,如圖2所示;

4、晶體的當(dāng)前層可圍繞其進(jìn)行GND走線形成地環(huán),在地環(huán)放置GND過孔,連接到相鄰的GND平面層,用以隔離噪聲;

如圖2所示

wKgZomVV3c6ANWK3AAAwgSZ_Yyg383.png如圖2

5、時(shí)鐘走線Xin與Xout以及晶體下方投影區(qū)域禁止任何走線,避免噪聲耦合進(jìn)入時(shí)鐘電路;

6、晶體下面相鄰層必須保證完整的參考平面,避免出現(xiàn)跨分割現(xiàn)象,有助于隔離噪聲,保持晶體輸出。

如下圖3所示

wKgZomVV3f6Af3e0AAA7pso-0U0428.png如圖3
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 晶體
    +關(guān)注

    關(guān)注

    2

    文章

    1448

    瀏覽量

    37710
  • 晶振
    +關(guān)注

    關(guān)注

    35

    文章

    3643

    瀏覽量

    73840
  • 時(shí)鐘芯片
    +關(guān)注

    關(guān)注

    2

    文章

    307

    瀏覽量

    42219
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何設(shè)置HDI PCB布局?

    積和優(yōu)異的電氣性能,廣泛應(yīng)用于智能手機(jī)、平板電腦、可穿戴設(shè)備及高端服務(wù)器等領(lǐng)域。合理設(shè)置HDI PCB布局,對(duì)于確保電路性能、提升生產(chǎn)效率及降低成本具有至關(guān)重要的作用。以下將從設(shè)計(jì)準(zhǔn)備、層疊結(jié)構(gòu)規(guī)劃、元件
    的頭像 發(fā)表于 03-30 17:01 ?999次閱讀
    如何設(shè)置HDI <b class='flag-5'>PCB</b><b class='flag-5'>布局</b>?

    深入探討PCB布局布線的專業(yè)設(shè)計(jì)要點(diǎn)與常見挑戰(zhàn)

    本文深入探討PCB布局布線的專業(yè)設(shè)計(jì)要點(diǎn)與常見挑戰(zhàn),并介紹上海創(chuàng)馨科技如何憑借資深團(tuán)隊(duì)與豐富經(jīng)驗(yàn),為客戶提供從精密布局、優(yōu)化布線到生產(chǎn)制造的
    的頭像 發(fā)表于 01-04 15:29 ?426次閱讀

    石英晶體器件PCB布局建議

    時(shí)鐘與射頻電路設(shè)計(jì)中,石英晶體及晶體濾波器的PCB布局直接關(guān)系到系統(tǒng)的穩(wěn)定性與性能表現(xiàn)。
    的頭像 發(fā)表于 12-30 14:52 ?739次閱讀
    石英晶體器件<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>建議

    淺談晶振在PCB設(shè)計(jì)中的要點(diǎn)

    電路設(shè)計(jì)中,系統(tǒng)晶振時(shí)鐘頻率很高,干擾諧波出來的能量也強(qiáng),諧波除了會(huì)從輸入與輸出兩條線導(dǎo)出來外,也會(huì)從空間輻射出來,這也導(dǎo)致在PCB設(shè)計(jì)中對(duì)晶振的布局
    的頭像 發(fā)表于 12-18 17:28 ?985次閱讀
    淺談晶振在<b class='flag-5'>PCB設(shè)計(jì)</b>中的要點(diǎn)

    PCB設(shè)計(jì) | AI如何顛覆PCB設(shè)計(jì)?從手動(dòng)布線到智能自動(dòng)化的30年演進(jìn)

    BarryOlney任澳大利亞In-CircuitDesignPtyLtd(iCD)公司執(zhí)行董事。該公司深耕PCB設(shè)計(jì)服務(wù)領(lǐng)域,專門研究電路板級(jí)仿真技術(shù)。其開發(fā)的iCDDesignIntegrity
    的頭像 發(fā)表于 11-27 18:30 ?5248次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b> | AI如何顛覆<b class='flag-5'>PCB設(shè)計(jì)</b>?從手動(dòng)<b class='flag-5'>布線</b>到智能自動(dòng)化的30年演進(jìn)

    PCB設(shè)計(jì)與打樣的6大核心區(qū)別,看完少走3個(gè)月彎路!

    )是電子產(chǎn)品開發(fā)中兩個(gè)緊密相關(guān)但目的和流程不同的環(huán)節(jié),主要區(qū)別體現(xiàn)在目標(biāo)、流程、側(cè)重點(diǎn)、成本與時(shí)間等方面,具體如下: ? PCB設(shè)計(jì)和打樣之間的區(qū)別 1. 目標(biāo)不同 PCB設(shè)計(jì): 核心目標(biāo)是將電路
    的頭像 發(fā)表于 11-26 09:17 ?769次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>與打樣的6大核心區(qū)別,看完少走3個(gè)月彎路!

    高頻PCB布線“避坑指南”:4大核心技巧讓信號(hào)完整性提升90%

    一站式PCBA加工廠家今天為大家講講高頻PCB布線設(shè)計(jì)有什么技巧?高頻PCB設(shè)計(jì)布線技巧。高頻PCB布線
    的頭像 發(fā)表于 11-21 09:23 ?1059次閱讀
    高頻<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>“避坑指南”:4大核心技巧讓信號(hào)完整性提升90%

    PCB布局布線的相關(guān)基本原理和設(shè)計(jì)技巧

    1、PCB布局布線的相關(guān)基本原理和設(shè)計(jì)技巧 1、[問] 高頻信號(hào)布線時(shí)要注意哪些問題? [答 ] 信號(hào)線的阻抗匹配; 與其他信號(hào)線的空間隔離; 對(duì)于數(shù)字高頻信號(hào),差分線效果會(huì)更好
    發(fā)表于 11-14 06:11

    從入門到精通:PCB設(shè)計(jì)必須遵守的5大核心原則

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計(jì)需要遵守的原則有哪些?PCB設(shè)計(jì)必須遵守的原則。在PCB設(shè)計(jì)中,為確保電路性能、可靠性和可制造性,需嚴(yán)格遵守以下核心原則: ?
    的頭像 發(fā)表于 11-13 09:21 ?1246次閱讀

    PCB設(shè)計(jì)師必看!這些‘反常識(shí)’操作正在毀掉你的電路

    原因及解決方法: PCB設(shè)計(jì)組裝失敗的原因及解決方法 一、設(shè)計(jì)階段問題 布局不合理 原因:元件間距過小導(dǎo)致信號(hào)干擾或散熱不良;高功率器件與精密元件混布引發(fā)熱應(yīng)力;電源/地線設(shè)計(jì)薄弱導(dǎo)致電壓波動(dòng)。 解決: 使用DFM(可制造性設(shè)計(jì))工具檢查間距和散熱
    的頭像 發(fā)表于 10-13 09:57 ?728次閱讀

    深度解讀PCB設(shè)計(jì)布局準(zhǔn)則

    無論您是在進(jìn)行高速設(shè)計(jì),還是正在設(shè)計(jì)一塊高速PCB,良好的電路板設(shè)計(jì)實(shí)踐都有助于確保您的設(shè)計(jì)能夠按預(yù)期工作并實(shí)現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計(jì)
    的頭像 發(fā)表于 09-01 14:24 ?7757次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>布局</b>準(zhǔn)則

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識(shí)2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長(zhǎng)規(guī)則7、芯片引腳布線二、信號(hào)走線下方添加公共接地
    的頭像 發(fā)表于 05-28 19:34 ?2700次閱讀
    高速<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>/<b class='flag-5'>布線</b>的原則

    Autodesk EAGLE Premium 9.6.2 PCB

    EAGLE 是一款可編寫腳本的電子設(shè)計(jì)自動(dòng)化 (EDA) 應(yīng)用程序,包括有原理圖設(shè)計(jì)、PCB布局布線、自動(dòng)布線設(shè)計(jì)和計(jì)算機(jī)輔助制造 (CAM) 等完備的
    發(fā)表于 05-22 16:44 ?12次下載

    符合EMC的PCB設(shè)計(jì)準(zhǔn)則

    時(shí)源芯微專業(yè)EMC/EMI/EMS整改 EMC防護(hù)器件 就ESD問題而言,設(shè)計(jì)上需要注意的地方很多,尤其是關(guān)于GND布線的設(shè)計(jì)及線距,PCB設(shè)計(jì)中應(yīng)該注意的要點(diǎn): (1) PCB板邊間距規(guī)范:
    的頭像 發(fā)表于 05-15 16:42 ?1082次閱讀

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號(hào),從低速數(shù)字接口到具有不同信號(hào)完整性要求
    的頭像 發(fā)表于 05-07 14:50 ?1870次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略