chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Clock時鐘電路PCB設計布局布線要求

揚興科技 ? 2023-11-16 17:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

時鐘電路就是作為計時功能準確運動的振蕩電路,任何工作都是依照時間順序,那么產(chǎn)生這個時間的電路就是時鐘電路,時鐘電路一般是由晶體振蕩器/諧振器、控制芯片/RTC芯片以及匹配電容組成。

如圖1所示

wKgaomVV21mAM2DxAAA70UBcktg010.png如圖1

針對時鐘電路PCB設計有以下注意事項:

1、晶體電路布局需要優(yōu)先考慮,布局整體緊湊,布局時應與芯片在同一層并盡量靠近放置,以避免打過孔,晶體走線盡可能的短,遠離干擾源,盡量遠離板邊緣;

2、如果出現(xiàn)晶體電路在布局過程中與芯片放置在不同層的情況,應盡可能的讓靠近芯片,讓走線變短,并需要將晶體走線全程進行包地處理,以避免被干擾;

3、晶體以及時鐘信號走線需要全程包地處理,包地線每隔200-300mil至少添加一個GND過孔,并且必須保證鄰層的地參考面完整,如圖2所示;

4、晶體的當前層可圍繞其進行GND走線形成地環(huán),在地環(huán)放置GND過孔,連接到相鄰的GND平面層,用以隔離噪聲;

如圖2所示

wKgZomVV3c6ANWK3AAAwgSZ_Yyg383.png如圖2

5、時鐘走線Xin與Xout以及晶體下方投影區(qū)域禁止任何走線,避免噪聲耦合進入時鐘電路;

6、晶體下面相鄰層必須保證完整的參考平面,避免出現(xiàn)跨分割現(xiàn)象,有助于隔離噪聲,保持晶體輸出。

如下圖3所示

wKgZomVV3f6Af3e0AAA7pso-0U0428.png如圖3
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 晶體
    +關注

    關注

    2

    文章

    1418

    瀏覽量

    37136
  • 晶振
    +關注

    關注

    35

    文章

    3384

    瀏覽量

    71961
  • 時鐘芯片
    +關注

    關注

    2

    文章

    280

    瀏覽量

    41608
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    深度解讀PCB設計布局準則

    無論您是在進行高速設計,還是正在設計一塊高速PCB,良好的電路板設計實踐都有助于確保您的設計能夠按預期工作并實現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設計
    的頭像 發(fā)表于 09-01 14:24 ?4810次閱讀
    深度解讀<b class='flag-5'>PCB設計</b><b class='flag-5'>布局</b>準則

    符合EMC的PCB設計準則

    時源芯微專業(yè)EMC/EMI/EMS整改 EMC防護器件 就ESD問題而言,設計上需要注意的地方很多,尤其是關于GND布線的設計及線距,PCB設計中應該注意的要點: (1) PCB板邊間距規(guī)范:
    的頭像 發(fā)表于 05-15 16:42 ?478次閱讀

    高速PCB板的電源布線設計

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進入新的時代后,這對于PCB板的設計提出了更高的要求。本文正是基于這種背景下,對高速
    發(fā)表于 04-29 17:31

    技術資料—PCB設計規(guī)范

    布線布局 晶振外殼接地。 4 PCB 布線布局 時鐘
    發(fā)表于 04-25 17:24

    解決噪聲問題試試從PCB布局布線入手

    ,導致產(chǎn)品延期和開發(fā)成本增加。 本文將提供有關印刷電路板(PCB)布局布線的指南,以幫助設計師避免此類噪聲問題。作為例子的開關調(diào)節(jié)器布局采用
    發(fā)表于 04-22 09:46

    必學!PCB設計布線技巧、電機控制、電源管理設計教程等精華資料

    1、建議收藏,這31條PCB設計布線技巧相信大家在做PCB設計時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了
    的頭像 發(fā)表于 04-22 08:05 ?404次閱讀
    必學!<b class='flag-5'>PCB設計</b><b class='flag-5'>布線</b>技巧、電機控制、電源管理設計教程等精華資料

    建議收藏,這31條PCB設計布線技巧

    相信大家在做PCB設計時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時還能體現(xiàn)出電路性能和
    發(fā)表于 04-19 10:46

    PCB】四層電路板的PCB設計

    摘要 詳細介紹有關電路板的PCB設計過程以及應注意的問題。在設計過程中針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動布線
    發(fā)表于 03-12 13:31

    可靠的6個PCB設計指南

    我們開始新設計時,因為將大部分時間都花在了電路設計和元件的選擇上,在 PCB 布局布線階段往往會因為經(jīng)驗不足,考慮不夠周全。 如果沒有為 PCB
    的頭像 發(fā)表于 02-07 11:29 ?1429次閱讀
    可靠的6個<b class='flag-5'>PCB設計</b>指南

    電子工程師的PCB設計經(jīng)驗

    本文分享了電子工程師在PCB設計方面的經(jīng)驗,包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學者掌握PCB設計的關鍵技術。
    的頭像 發(fā)表于 01-21 15:15 ?2010次閱讀

    104條關于PCB布局布線的小技巧

    在電子產(chǎn)品設計中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響
    的頭像 發(fā)表于 01-07 09:21 ?1488次閱讀
    104條關于<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>的小技巧

    pcb設計時注意事項

    前期準備 ? PCB設計前要與原理設計、可靠性設計、電磁兼容設計、工藝結構溝通, 確 定PCB整體的外圍結構和接口布局。 ? 與原理設計確認PCB網(wǎng)表和器件封裝。
    發(fā)表于 12-26 16:51

    不可忽視!PCB設計中線寬的“微”妙之處

    一站式PCBA智造廠家今天為大家講講PCB設計中線寬設計的重要性有哪些?PCB設計中線寬設計的重要性。作為電子元器件之間的橋梁,PCB通過精密布局的導
    的頭像 發(fā)表于 12-25 14:39 ?899次閱讀

    GND布局PCB設計的影響 GND在數(shù)字電路中的作用

    GND(地線或0線)布局PCB(印刷電路板)設計具有重要影響,同時在數(shù)字電路中扮演著至關重要的角色。以下是對這兩個方面的分析: GND布局
    的頭像 發(fā)表于 11-29 15:22 ?3160次閱讀

    PCB布線布局電路設計規(guī)則

    常用的PCB設計規(guī)則
    發(fā)表于 11-09 14:10 ?119次下載