chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

當(dāng)芯片變身 3D系統(tǒng),3D異構(gòu)集成面臨哪些挑戰(zhàn)

jf_pJlTbmA9 ? 來源:Cadence楷登PCB及封裝資源中 ? 作者:Cadence楷登PCB及封裝 ? 2023-11-24 17:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者: Paul McLellan,文章來源: Cadence楷登PCB及封裝資源中心微信公眾號

wKgaomVddYCAT1ycAAEX4xX9eEM723.jpg

在去年的IEEE 電子設(shè)計流程研討會(IEEE Electronic Design Process Symposium,即EDPS)上,Cadence 資深半導(dǎo)體封裝管理總監(jiān) John Park 先生進(jìn)行了一場關(guān)于 3DHI(即 3D 異構(gòu)集成)挑戰(zhàn)的演講。Cadence 大多數(shù)人的從業(yè)背景都是 IC 設(shè)計或 PCB 設(shè)計,而 John 則有著豐厚的封裝背景。在過去的幾年里,這一直是一個相對較小的領(lǐng)域,但卻在幾乎一夜之間成為了半導(dǎo)體業(yè)界最受關(guān)注的話題之一。

此次 IEEE 電子設(shè)計流程研討會持續(xù)了一周時間,期間涵蓋各項會議討論,包括 Samsung Foundry Forum、Samsung SAFE 和 PCB West 等。

上述所有會議討論的最大驅(qū)動因素是經(jīng)濟(jì)考慮,但要展開全面的分析需要大量的價格信息;這些信息并不容易獲得,而且一直在不斷變化。最明顯的是某個特定尺寸的裸片在特定工藝下的成本,還有不同的多裸片封裝技術(shù)的成本。在過去的幾年里,3D 封裝技術(shù)已經(jīng)足夠普及,成本似乎已經(jīng)降到足夠低,可以得到更廣泛地使用。晶圓成本隨著每個工藝節(jié)點(diǎn)的增加而上升,這意味著設(shè)計一個大型系統(tǒng)級芯片與把多個裸片放入一個封裝之間的權(quán)衡因素已經(jīng)改變,并將繼續(xù)改變。

John Park 在演講一開始就總結(jié)了目前的形勢:

無論是技術(shù)上還是成本上,遵循摩爾定律已不再是最佳選擇。

成本的主要驅(qū)動因素之一是良率,而大裸片的良率要低于總面積相同的兩個(或更多)小裸片。這是因為,大裸片更難避免晶圓上的各個缺陷。另一個重要的驅(qū)動因素是通過采用不同的工藝制作不同的裸片(如模擬射頻)來優(yōu)化設(shè)計的能力,只用最先進(jìn)的工藝節(jié)點(diǎn)制作價值最高的數(shù)字邏輯部分。還有一個挑戰(zhàn)則是如何將足夠多的電子元件裝入外形尺寸非常小的設(shè)備,如智能手表。舉例來說,此類設(shè)備可能在垂直方向有空間擺放元件,但在水平方向沒有足夠空間。

wKgaomVddYKAIX5oAAG3DpDZ__s955.jpg

從系統(tǒng)級芯片到異構(gòu)集成的過渡實際上是在兩個方向進(jìn)行的。一個方向是避免在 PCB 上放置大量封裝,而是將這些封裝中的裸片置于一個單一的多芯粒設(shè)計中。這種方法的優(yōu)點(diǎn)是面積尺寸更小,構(gòu)造更簡單,帶寬 I/O 更高,并且功耗更低。

wKgZomVddYSAWZdhAADzc0aDUSg962.jpg

另一個方向是將一個大型系統(tǒng)級芯片分解成獨(dú)立的裸片,分別進(jìn)行制造,然后再將其集成到一個單一的封裝中。這種方法的 NRE 成本較低,能夠加快產(chǎn)品上市,可以突破光刻極限,實現(xiàn)尺寸更大的設(shè)計,并且 IP 使用模式更加靈活。

當(dāng)然,這并不是什么新鮮事。30 多年來,我們一直擁有各種形式的多芯片模塊 (MCM)。但它們非常昂貴,而且通常只用于搭建雷達(dá)等專門用途。現(xiàn)在有了更豐富的技術(shù)組合(見下圖)——

wKgaomVddY6AXdZ7AAFhmLSkTlk271.jpg

上圖左邊是可用于“常規(guī)”裸片的封裝技術(shù),即沒有任何硅通孔 (TSV) 的裸片;右邊是硅堆疊技術(shù),使用沒有任何 bump 的銅-銅直接鍵合;中間是在 2.5D 中介層上的裸片混合結(jié)構(gòu),或稱為扇出型晶圓級封裝 (FOWLP) 的超高密度封裝。對于左邊和右邊的技術(shù),各自需要進(jìn)行的設(shè)計有很大的不同。

3D 封裝(與硅堆疊不同)使用基于焊點(diǎn)的連接 (bump),每個裸片都是獨(dú)立設(shè)計的,信號傳遞通過 I/O 緩沖器完成,與 PCB 上的封裝技術(shù)類似。而硅堆疊的連接則不通過焊點(diǎn),設(shè)計是一個單一的 RTL,在物理互連過程中進(jìn)行切割分劃。

wKgZomVddZCAKrSgAAGAGdjSo4U101.jpg

在演講中,John 一直在強(qiáng)調(diào)的一點(diǎn)是需要使用組裝設(shè)計套件 (Assembly Design Kits,即ADK)。這相當(dāng)于我們所熟悉的用于集成電路設(shè)計的 PDK。一直以來,封測代工廠 (OSAT) 要么沒有,要么不愿意披露封裝設(shè)計師需要的所有數(shù)據(jù)。但是代工廠多年來一直存在這個問題——他們需要提供 PDK,但許多原始數(shù)據(jù)是保密的。

如果有一天出現(xiàn)了芯粒的“零售”市場,我們就需要落實更多的標(biāo)準(zhǔn)化程序(如 UCIe 或 OpenHBI)。如今,除了使用 HBM(高帶寬存儲器)外,多芯粒設(shè)計是由一家公司設(shè)計完成的,所有芯粒在同一個設(shè)計中一起工作,或者,允許芯粒在一些不同的設(shè)計中進(jìn)行配置,這些設(shè)計分別具有不同的特征(如性能、價格等)。

更多ADK信息,請閱讀《封裝組裝設(shè)計套件 ADK 及其優(yōu)勢》。

wKgZomVddZaAe7gCAAE2BbmjmVs845.jpg

在設(shè)計方面,即使用幾個或許多裸片來設(shè)計整個系統(tǒng),最大的要求是為整個 3D-IC 建立一個共同的數(shù)據(jù)庫:芯片、芯粒、tile、封裝、PCB,甚至可能還包括連接器和背板。顯而易見,這些設(shè)計的尺寸可能非常大,有數(shù)十億甚至數(shù)百億個器件(當(dāng)然,更大的設(shè)計一直層出不窮)。下面的圖表介紹了在進(jìn)行這些設(shè)計時可能涉及的大量工具。

wKgaomVddZiAKa5VAAGEztqy4YQ619.jpg

對此,Cadence 有以下產(chǎn)品幫助設(shè)計出色完成:

wKgZomVddZmAUVeVAAHD4NlqF2E158.jpg

在一個封裝中放置多個裸片的最后一個挑戰(zhàn)是“已知良好裸片(Know Good Die,即KGD)”。這意味著在組裝前需要對芯粒進(jìn)行廣泛的測試(可能是在晶圓分類時),以確保它們通過測試。如果對封裝中某個裸片的測試稍有疏忽,就有可能讓某個不良裸片蒙混過關(guān),白白浪費(fèi)了封裝成本。由于芯片是壞的,與之一同付諸東流的還有芯片的生產(chǎn)與組裝成本。一旦把多個裸片放置在一個封裝中,就不是這么一回事了。如果有四個裸片,在最后測試時才發(fā)現(xiàn)了其中一個不良裸片,那么其結(jié)果不僅損失了一個裸片,還浪費(fèi)了三個良好的裸片(此時假設(shè)沒有辦法打開封裝,也無法以較低的成本完好無損地取回良好的裸片;雖然有時也并非如此)。

wKgaomVddZqAXUl1AAD_s454CcM264.jpg

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    53850

    瀏覽量

    463072
  • 3D系統(tǒng)
    +關(guān)注

    關(guān)注

    0

    文章

    6

    瀏覽量

    5760
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    西門子Innovator3D IC異構(gòu)集成平臺解決方案

    Innovator3D IC 使用全新的半導(dǎo)體封裝 2.5D3D 技術(shù)平臺與基底,為 ASIC 和小芯片的規(guī)劃和異構(gòu)
    的頭像 發(fā)表于 01-19 15:02 ?124次閱讀
    西門子Innovator<b class='flag-5'>3D</b> IC<b class='flag-5'>異構(gòu)</b><b class='flag-5'>集成</b>平臺解決方案

    簡單認(rèn)識3D SOI集成電路技術(shù)

    在半導(dǎo)體技術(shù)邁向“后摩爾時代”的進(jìn)程中,3D集成電路(3D IC)憑借垂直堆疊架構(gòu)突破平面縮放限制,成為提升性能與功能密度的核心路徑。
    的頭像 發(fā)表于 12-26 15:22 ?326次閱讀
    簡單認(rèn)識<b class='flag-5'>3D</b> SOI<b class='flag-5'>集成</b>電路技術(shù)

    華大九天Argus 3D重塑3D IC全鏈路PV驗證新格局

    系統(tǒng)性能。一個清晰的趨勢已然顯現(xiàn):未來的高性能芯片,必將朝著更大尺寸、更高密度、更高速率的3D異構(gòu)系統(tǒng)方向發(fā)展。
    的頭像 發(fā)表于 12-24 17:05 ?2242次閱讀
    華大九天Argus <b class='flag-5'>3D</b>重塑<b class='flag-5'>3D</b> IC全鏈路PV驗證新格局

    3D封裝架構(gòu)的分類和定義

    3D封裝架構(gòu)主要分為芯片芯片集成、封裝對封裝集成異構(gòu)集成
    的頭像 發(fā)表于 10-16 16:23 ?1678次閱讀
    <b class='flag-5'>3D</b>封裝架構(gòu)的分類和定義

    玩轉(zhuǎn) KiCad 3D模型的使用

    “ ?本文將帶您學(xué)習(xí)如何將 3D 模型與封裝關(guān)聯(lián)、文件嵌入,講解 3D 查看器中的光線追蹤,以及如何使用 CLI 生成 PCBA 的 3D 模型。? ” ? 在日常的 PCB 設(shè)計中,我們大部分
    的頭像 發(fā)表于 09-16 19:21 ?1.1w次閱讀
    玩轉(zhuǎn) KiCad <b class='flag-5'>3D</b>模型的使用

    AD 3D封裝庫資料

    ?AD ?PCB 3D封裝
    發(fā)表于 08-27 16:24 ?6次下載

    華大九天推出芯粒(Chiplet)與2.5D/3D先進(jìn)封裝版圖設(shè)計解決方案Empyrean Storm

    隨著“后摩爾時代”的到來,芯粒(Chiplet)與 2.5D/3D 先進(jìn)封裝技術(shù)正成為突破晶體管微縮瓶頸的關(guān)鍵路徑。通過異構(gòu)集成將不同的芯片
    的頭像 發(fā)表于 08-07 15:42 ?4341次閱讀
    華大九天推出芯粒(Chiplet)與2.5<b class='flag-5'>D</b>/<b class='flag-5'>3D</b>先進(jìn)封裝版圖設(shè)計解決方案Empyrean Storm

    多芯粒2.5D/3D集成技術(shù)研究現(xiàn)狀

    面向高性能計算機(jī)、人工智能、無人系統(tǒng)對電子芯片高性能、高集成度的需求,以 2.5D3D 集成
    的頭像 發(fā)表于 06-16 15:58 ?1621次閱讀
    多芯粒2.5<b class='flag-5'>D</b>/<b class='flag-5'>3D</b><b class='flag-5'>集成</b>技術(shù)研究現(xiàn)狀

    3D AD庫文件

    3D庫文件
    發(fā)表于 05-28 13:57 ?6次下載

    3D閃存的制造工藝與挑戰(zhàn)

    3D閃存有著更大容量、更低成本和更高性能的優(yōu)勢,本文介紹了3D閃存的制造工藝與挑戰(zhàn)。
    的頭像 發(fā)表于 04-08 14:38 ?2177次閱讀
    <b class='flag-5'>3D</b>閃存的制造工藝與<b class='flag-5'>挑戰(zhàn)</b>

    如何看待2025年金屬3D打印行業(yè)的趨勢與挑戰(zhàn)

    南極熊導(dǎo)讀:中國金屬3D打印廠商已經(jīng)在全球占據(jù)重要的組成部分。國外行業(yè)大咖如何看待2025年金屬3D打印行業(yè)的趨勢與挑戰(zhàn)?
    的頭像 發(fā)表于 03-14 09:59 ?1356次閱讀
    如何看待2025年金屬<b class='flag-5'>3D</b>打印行業(yè)的趨勢與<b class='flag-5'>挑戰(zhàn)</b>?

    DAD1000驅(qū)動芯片3D功能嗎?

    DAD1000驅(qū)動芯片3D功能嗎
    發(fā)表于 02-21 13:59

    SciChart 3D for WPF圖表庫

    SciChart 3D for WPF 是一個實時、高性能的 WPF 3D 圖表庫,專為金融、醫(yī)療和科學(xué)應(yīng)用程序而設(shè)計。非常適合需要極致性能和豐富的交互式 3D 圖表的項目。 使用我們
    的頭像 發(fā)表于 01-23 13:49 ?1377次閱讀
    SciChart <b class='flag-5'>3D</b> for WPF圖表庫

    騰訊混元3D AI創(chuàng)作引擎正式發(fā)布

    近日,騰訊公司宣布其自主研發(fā)的混元3D AI創(chuàng)作引擎已正式上線。這一創(chuàng)新性的創(chuàng)作工具將為用戶帶來前所未有的3D內(nèi)容創(chuàng)作體驗,標(biāo)志著騰訊在AI技術(shù)領(lǐng)域的又一重大突破。 混元3D AI創(chuàng)作引擎憑借其強(qiáng)大
    的頭像 發(fā)表于 01-23 10:33 ?1078次閱讀

    騰訊混元3D AI創(chuàng)作引擎正式上線

    近日,騰訊公司宣布其自主研發(fā)的混元3D AI創(chuàng)作引擎已正式上線。這一創(chuàng)新性的創(chuàng)作工具,標(biāo)志著騰訊在3D內(nèi)容生成領(lǐng)域邁出了重要一步。 混元3D AI創(chuàng)作引擎的核心功能極為強(qiáng)大,用戶只需通過簡單的提示詞
    的頭像 發(fā)表于 01-22 10:26 ?1093次閱讀