chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)中的高速模擬版圖設(shè)計(jì)技巧

jf_pJlTbmA9 ? 來源:Cadence楷登PCB及封裝資源中 ? 作者:Cadence楷登PCB及封裝 ? 2023-12-06 15:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文要點(diǎn):

  • 使 PCB 達(dá)到最佳模擬信號(hào)性能。
  • 模擬版圖的 PCB 放置和布線技巧。
  • 有助于 PCB 設(shè)計(jì)的 CAD 工具。

如今,有大批員工的辦公地點(diǎn)從傳統(tǒng)辦公室轉(zhuǎn)為遠(yuǎn)程居家,數(shù)字時(shí)代的發(fā)展變化不言而喻。從在線文檔共享到視頻會(huì)議,遠(yuǎn)程員工正在盡可能地利用計(jì)算機(jī)和網(wǎng)絡(luò)所帶來的便利。不過,我們是數(shù)字時(shí)代的一部分也并不意味著我們生活在數(shù)字世界中。

我們的世界充滿了聲色光影,必須通過模擬電子設(shè)備進(jìn)行檢測和捕捉。之后,這些模擬信號(hào)必須轉(zhuǎn)換為數(shù)字格式,以供計(jì)算機(jī)和其他數(shù)字設(shè)備處理,然后才能以電子形式通過不同的網(wǎng)絡(luò)分享。在 PCB 中,這種格式轉(zhuǎn)換由混合信號(hào)電路完成,而為了滿足當(dāng)今的電子需求,還有大量的前期工作需要完成。本文將介紹一些高速模擬版圖技巧,幫助我們順利完成混合信號(hào) PCB 設(shè)計(jì)。

所有來源的模擬信號(hào)都必須轉(zhuǎn)換為相應(yīng)的數(shù)字信號(hào)

混合信號(hào) PCB 設(shè)計(jì)

從我們所見所聞,到溫度和運(yùn)動(dòng),不同電子設(shè)備會(huì)捕捉到無數(shù)的感官事件。這些動(dòng)作和事件都以模擬信號(hào)的形式被捕捉,然后經(jīng)過轉(zhuǎn)換,在計(jì)算機(jī)等數(shù)字系統(tǒng)中進(jìn)行處理。轉(zhuǎn)換由系統(tǒng)內(nèi)的混合信號(hào)電路板中的模數(shù)轉(zhuǎn)換器完成。

根據(jù)信號(hào)來源的大小,模擬信號(hào)也會(huì)有所不同。例如,攝像頭或麥克風(fēng)檢測到的光或聲的大小將改變所捕獲信號(hào)的振幅。然而,模擬電路的信號(hào)依賴于連續(xù)的電壓或電流,并在傳輸和接收過程中依靠精確的控制來得到正確解讀。相比之下,數(shù)字信號(hào)只有兩個(gè)值:開和關(guān)。這種結(jié)構(gòu)上的特點(diǎn)使數(shù)字信號(hào)在傳輸時(shí)的誤差容許幅度更大,因此設(shè)計(jì)數(shù)字信號(hào)比設(shè)計(jì)模擬信號(hào)要更加容易。

PCB 設(shè)計(jì)師必須在版圖設(shè)計(jì)過程中對模擬和數(shù)字電路進(jìn)行適當(dāng)分離,以防止這兩種信號(hào)產(chǎn)生相互影響。下文將探討如何通過不同的方法實(shí)現(xiàn)這一點(diǎn)。

模擬電路版圖中需要將器件緊密放置

高速模擬版圖設(shè)計(jì)技巧:器件放置和走線布線

模擬和數(shù)字電路最終能否成功運(yùn)行,在很大程度上取決于 PCB 設(shè)計(jì)中層堆疊的配置效果。高速信號(hào)需要相鄰層上具有參考平面,用作信號(hào)回流路徑,以減少噪聲并提高信號(hào)完整性。因此,在配置電路板層堆疊時(shí),需要考慮到一般的放置方法,以確保在適當(dāng)?shù)膶由嫌凶銐虻目臻g進(jìn)行布線。設(shè)計(jì)師可以遵循高速模擬版圖設(shè)計(jì)技巧,來實(shí)現(xiàn)這一目標(biāo),如按器件的功能和電路塊對器件進(jìn)行分組,并創(chuàng)建作為實(shí)際器件放置模板的布局規(guī)劃。布局規(guī)劃需要將數(shù)字和模擬電路在功能分區(qū)中相互隔離,而組與組之間的互連則用于直接布線。

布局規(guī)劃完成后,設(shè)計(jì)師可以直接放置器件。請記住,我們的目標(biāo)是使布線盡可能短而直接,所以必須相應(yīng)地調(diào)整元件的位置。這里總結(jié)了一些高速模擬版圖的設(shè)計(jì)技巧和放置注意事項(xiàng),在設(shè)計(jì)模擬電路時(shí)需要格外注意:

放置元件

1. 元件的放置要便于彼此之間直接布線。

2. 不要將元件放置在不得不穿過模擬電路對數(shù)字信號(hào)進(jìn)行布線的地方,反之亦然。

3. 盡可能地讓元件緊湊放置,以減少模擬走線的長度。

4. 切記,要根據(jù)裝配商推薦的可制造性設(shè)計(jì) (Design for Manufacturability, DFM) 標(biāo)準(zhǔn)來放置元件。

5. 使噪聲大的元件(如 ADC)遠(yuǎn)離電路板的邊緣,更多地將其放置在中心位置。

許多 PCB 設(shè)計(jì)師使用的工作流程是先放置元件然后再布線;然而,對于模擬版圖設(shè)計(jì)來說,同時(shí)放置元件和布線有時(shí)會(huì)有所幫助:

走線布線

1. 走線布線要盡可能短而直接。布線時(shí),元件要盡量緊密放置,這將有助于減少可能的阻抗不匹配和信號(hào)反射。

2. 在對模擬電路進(jìn)行布線時(shí),要使用更寬的走線。

3. 盡可能將模擬走線限制在一個(gè)板層中。過孔會(huì)產(chǎn)生電感,在各層之間用過孔過渡的次數(shù)越少越好。

4. 布線時(shí)不要讓模擬走線穿過數(shù)字電路區(qū)域,也不要讓數(shù)字走線穿過模擬區(qū)域。

5. 盡可能將模擬和數(shù)字布線限制在各自的電路區(qū)域內(nèi),這將進(jìn)一步減少可能的混合信號(hào)串?dāng)_。

模擬和數(shù)字信號(hào)布線的最后一條規(guī)則是,不要讓走線穿過參考平面的隔斷區(qū)域。如果布線穿過參考平面上的這些區(qū)域,則會(huì)由于信號(hào)返回路徑不佳而容易產(chǎn)生噪聲。

穿過這一區(qū)域在相鄰的層上布線可能會(huì)導(dǎo)致信號(hào)返回路徑受阻

模擬版圖設(shè)計(jì)中電源分配網(wǎng)絡(luò)建議

設(shè)計(jì)中的模擬和數(shù)字元件都需要獲得“干凈的”電源,但高速 PCB 經(jīng)常被電源分配網(wǎng)絡(luò)中的諸多問題所困擾,如瞬態(tài)振鈴。要解決這種問題,通常要在設(shè)計(jì)中添加大量的去耦電容器,并在堆疊中將接地層和電壓層相鄰放置,以便提供較高的平面間電容。此處再次提醒,如何配置板層堆疊對混合信號(hào)設(shè)計(jì)的成功至關(guān)重要。

如何在設(shè)計(jì)上布置接地平面,對電路板的運(yùn)行來說也是至關(guān)重要的。正如前文所述,信號(hào)不應(yīng)該在接地平面被破壞的地方布線。如上圖所示,無論是接地平面上的空隙還是密集的過孔區(qū)域,接地平面遭到破壞都可能會(huì)阻斷信號(hào)的清晰返回路徑,迫使它在返回源頭的途中四處游蕩。這種游蕩是造成設(shè)計(jì)中出現(xiàn)電磁干擾和信號(hào)完整性不佳的主要原因之一。為了避免這些問題,需要確保信號(hào)在參考平面上有一個(gè)清晰的返回路徑,以獲得最佳的電路板性能。

Cadence? Allegro? PCB Editor 設(shè)計(jì)工具提供了先進(jìn)的功能,可以幫助我們設(shè)計(jì)信號(hào)返回路徑,點(diǎn)擊下方視頻進(jìn)行觀看:

在電路板上,信號(hào)回流路徑出現(xiàn)重大問題的罪魁禍?zhǔn)字皇欠指罱拥仄矫妗H绻O(shè)計(jì)包括一個(gè)分割的平面,就不要讓走線布線穿過這個(gè)分割的平面。否則,信號(hào)的返回路徑將被完全切斷,造成更嚴(yán)重的信號(hào)完整性問題。然而,更好的做法是完全不分割接地平面。盡管許多人認(rèn)為分割接地平面能更好地隔離電路的模擬和數(shù)字區(qū)域,但它產(chǎn)生的問題之多也會(huì)超出預(yù)期。前文已經(jīng)提到了這不利于產(chǎn)生清晰的信號(hào)返回路徑,如果使用底盤接地,這還有可能在各部分之間引入共模電流。相反,如果有一個(gè)完整的接地平面,并將電路的模擬和數(shù)字區(qū)域分開放置和布線,就可以為必須在各部分之間移動(dòng)的少數(shù)信號(hào)提供清晰的返回路徑。避免分割接地平面可以解決許多電磁干擾問題,實(shí)現(xiàn)“更干凈”的設(shè)計(jì),因?yàn)槟M和數(shù)字信號(hào)會(huì)自然而然地在其走線周圍形成緊密的回流路徑。

顯然,在這樣的設(shè)計(jì)中,許多細(xì)節(jié)需要在 PCB 版圖中加以管理。此時(shí),采用先進(jìn)的設(shè)計(jì)系統(tǒng)可以為設(shè)計(jì)師提供更高層次的幫助。

Cadence Allegro PCB Editor的 Constraint Manager 可用于設(shè)置布線和過孔設(shè)計(jì)規(guī)則

有助于 PCB 設(shè)計(jì)的CAD 工具

要想按照嚴(yán)格的空間寬度放置元件,并為模擬電路進(jìn)行不同走線寬度和間隔的布線,需要進(jìn)行詳細(xì)的數(shù)據(jù)庫管理。確保充分設(shè)置并使用 CAD 系統(tǒng)的設(shè)計(jì)規(guī)則來控制這些約束條件。上圖是 Allegro Allegro PCB Editor中Constraint Manager(規(guī)則管理器)系統(tǒng)中的一個(gè)示例,展示了如何為單個(gè)元件或器件類和網(wǎng)絡(luò)類的器件間隙、走線寬度和間距輸入不同的值。

文章來源: Cadence楷登PCB及封裝資源中心

  • 審核編輯 黃宇
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4391

    文章

    23743

    瀏覽量

    420773
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4907

    瀏覽量

    94078
  • CAD
    CAD
    +關(guān)注

    關(guān)注

    18

    文章

    1134

    瀏覽量

    76178
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    從入門到精通:PCB設(shè)計(jì)必須遵守的5大核心原則

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計(jì)需要遵守的原則有哪些?PCB設(shè)計(jì)必須遵守的原則。在PCB設(shè)計(jì),為確保電路性能、可靠性和可制造性,需嚴(yán)格遵守以下核心原則: ?
    的頭像 發(fā)表于 11-13 09:21 ?382次閱讀

    高速PCB設(shè)計(jì)EMI避坑指南:5個(gè)實(shí)戰(zhàn)技巧

    一站式PCBA加工廠家今天為大家講講高速PCB設(shè)計(jì)EMI有什么規(guī)則?高速電路PCB設(shè)計(jì)EMI方法與技巧。在高速
    的頭像 發(fā)表于 11-10 09:25 ?284次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>EMI避坑指南:5個(gè)實(shí)戰(zhàn)技巧

    PCB設(shè)計(jì)單點(diǎn)接地與多點(diǎn)接地的區(qū)別與設(shè)計(jì)要點(diǎn)

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計(jì)的單點(diǎn)接地與多點(diǎn)接地有什么區(qū)別?單點(diǎn)接地與多點(diǎn)接地區(qū)別與設(shè)計(jì)要點(diǎn)。在PCB設(shè)計(jì),接地系統(tǒng)的設(shè)計(jì)是影響電路性能的關(guān)鍵因素之一。單點(diǎn)接地和
    的頭像 發(fā)表于 10-10 09:10 ?888次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>單點(diǎn)接地與多點(diǎn)接地的區(qū)別與設(shè)計(jì)要點(diǎn)

    深度解讀PCB設(shè)計(jì)布局準(zhǔn)則

    無論您是在進(jìn)行高速設(shè)計(jì),還是正在設(shè)計(jì)一塊高速PCB,良好的電路板設(shè)計(jì)實(shí)踐都有助于確保您的設(shè)計(jì)能夠按預(yù)期工作并實(shí)現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計(jì)
    的頭像 發(fā)表于 09-01 14:24 ?7120次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計(jì)</b>布局準(zhǔn)則

    從EDA到3D電磁場,CST PCB Studio信號(hào)完整性分析工作流詳解

    CST PCB Studio提供從版圖到三維全波分析的無縫集成環(huán)境,解決高速PCB設(shè)計(jì)挑戰(zhàn)
    的頭像 發(fā)表于 08-06 11:25 ?753次閱讀

    PCB設(shè)計(jì)如何用電源去耦電容改善高速信號(hào)質(zhì)量

    PCB設(shè)計(jì)電源去耦電容改善高速信號(hào)質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?506次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>如何用電源去耦電容改善<b class='flag-5'>高速</b>信號(hào)質(zhì)量

    原理圖和PCB設(shè)計(jì)的常見錯(cuò)誤

    在電子設(shè)計(jì)領(lǐng)域,原理圖和PCB設(shè)計(jì)是產(chǎn)品開發(fā)的基石,但設(shè)計(jì)過程難免遇到各種問題,若不及時(shí)排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計(jì)的常見錯(cuò)誤,整理成一份實(shí)用的速
    的頭像 發(fā)表于 05-15 14:34 ?900次閱讀

    DDR模塊的PCB設(shè)計(jì)要點(diǎn)

    高速PCB設(shè)計(jì),DDR模塊是絕對繞不過去的一關(guān)。無論你用的是DDR、DDR2還是DDR3,只要設(shè)計(jì)不規(guī)范,后果就是——信號(hào)反射、時(shí)序混亂、系統(tǒng)頻繁死機(jī)。
    的頭像 發(fā)表于 04-29 13:51 ?2256次閱讀
    DDR模塊的<b class='flag-5'>PCB設(shè)計(jì)</b>要點(diǎn)

    PCB設(shè)計(jì)容易遇到的問題

    印制電路板(PCB)設(shè)計(jì)是電子產(chǎn)品開發(fā)的關(guān)鍵環(huán)節(jié),其質(zhì)量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個(gè)PCB設(shè)計(jì)容易遇到的問題,提供其解決方案,希望對小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?809次閱讀

    開關(guān)電源的PCB版圖設(shè)計(jì)及其電磁兼容分析

    的關(guān)鍵因素,當(dāng)然這也將決定生產(chǎn)出的芯片的好壞以及由芯片構(gòu)成的電子系統(tǒng)的質(zhì)量等等。本文通過選擇一張較為典型的高速單片開關(guān)電源圖,對其進(jìn)行SCH圖以及PCB版圖的繪制,并就其會(huì)產(chǎn)生的電磁兼容問題進(jìn)行分析和討論
    發(fā)表于 03-17 13:53

    開關(guān)電源的PCB版圖設(shè)計(jì)及其電磁兼容分析(建議下載?。?/a>

    的關(guān)鍵因素,當(dāng)然這也將決定生產(chǎn)出的芯片的好壞以及由芯片構(gòu)成的電子系統(tǒng)的質(zhì)量等等。本文通過選擇一張較為典型的高速單片開關(guān)電源圖,對其進(jìn)行SCH圖以及PCB版圖的繪制,并就其會(huì)產(chǎn)生的電磁兼容問題進(jìn)行分析和討論
    發(fā)表于 03-08 10:13

    揭秘PCB阻抗在高速信號(hào)傳輸的重要性

    ,對更高速度、更大功能和更緊湊設(shè)計(jì)的需求使得PCB阻抗的精確控制成為PCB設(shè)計(jì)和制造過程至關(guān)重要的一環(huán)。理解和管理PCB阻抗對于確保信號(hào)完
    的頭像 發(fā)表于 02-27 09:24 ?727次閱讀

    深度解析:PCB高速信號(hào)傳輸的阻抗匹配與信號(hào)完整性

    一站式PCBA智造廠家今天為大家PCB設(shè)計(jì)什么是高速信號(hào)?PCB設(shè)計(jì)為什么高頻會(huì)出現(xiàn)信號(hào)失真。在電子設(shè)備制造
    的頭像 發(fā)表于 12-30 09:41 ?1185次閱讀

    高速PCB設(shè)計(jì)EMI防控手冊:九大關(guān)鍵步驟詳解

    的關(guān)注。據(jù)統(tǒng)計(jì),幾乎60%的EMI問題都可以通過優(yōu)化高速PCB設(shè)計(jì)來解決。本文將詳細(xì)介紹高速PCB設(shè)計(jì)解決EMI問題的九大規(guī)則,幫助工程師們在設(shè)計(jì)中有效減少EMI的產(chǎn)生。
    的頭像 發(fā)表于 12-24 10:08 ?876次閱讀

    PCB設(shè)計(jì)的Stub對信號(hào)傳輸?shù)挠绊?/a>

    PCB設(shè)計(jì)應(yīng)盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號(hào)的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的Stub對信號(hào)傳輸?shù)挠绊? />    </a>
</div>                    </div>
                    <div   id=