chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

PCIE的阻抗控制,到底是選擇85還是100歐姆好?

海馬硬件 ? 來源:海馬硬件 ? 作者:海馬硬件 ? 2023-12-22 15:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速先生成員--周偉

我們經(jīng)常遇到很多系統(tǒng)通過高速連接器相連,信號按照Pcie3或者Pcie4的協(xié)議來走線,往往很多連接器的阻抗通常是100ohm的標準,而Pcie3或者Pcie4按照協(xié)議或者芯片要求卻是85ohm的標準,那么這個時候我們的線路阻抗到底是按照85還是100歐姆會比較好呢?

如下是關(guān)于線路阻抗的一些芯片要求或者協(xié)議要求。

wKgZomWFNq6AOpP-AAEFNrVqS_8261.jpg

wKgaomWFNq-AMCLHAADtEru9Chs245.jpg

wKgaomWFNrCAPbSQAAEmCHLlSjo853.jpg

總結(jié)起來就是Pcie3.0以下是100ohm,Pcie3或者以上就是85ohm的標準,速率越高,阻抗的公差要求就越嚴格。

現(xiàn)在我們的一個客戶就遇到了一個上面的實際問題。客戶的系統(tǒng)是由CPU板和FPGA板組成,其中CPU板上面有4個高速連接器分別與FPGA板上的一個連接器對接,中間的信號使用Pcie3.0協(xié)議,后面可能會升級支持到Pcie4.0協(xié)議,而中間的連接器是常規(guī)背板連接器,如下圖所示:

wKgaomWFNrGAH2EnAAEam4-9jQU808.jpg

然后客戶反饋的問題如下:

wKgZomWFNrKAOByqAACwhtOUX24588.jpg

同時測試的眼圖也比較差,眼睛幾乎快睜不開了,一副沒睡醒的樣子。

wKgaomWFNrOAQSEJAAHKLOEYdmQ434.jpg

對應CPU板的位置如下圖所示:

wKgaomWFNrSAJD3-AAEcsFijcFE145.jpg

同一個板子,其中有兩個連接器對接的容易出問題,另外兩個沒發(fā)現(xiàn)什么問題,出現(xiàn)這種情況,我們的處理措施是先看看PCB設計,然后根據(jù)設計情況再看下一步的安排。

打開PCB設計文件,查看Card3連接器上TX0和Card4連接器上RX1的走線,分別如下所示:

wKgZomWFNrWAWCkaAAIM9LBy6zY069.jpg

Card3連接器上TX0在底層,連接器處也做了反盤挖空處理,BGA處沒有優(yōu)化,和其他的信號一起走過去的,優(yōu)化方式也是差不多,沒有理由單獨這根信號比較差;

wKgaomWFNrWAebpRAAFPA8YJOy8417.jpg

Card4連接器上RX1在Art12層,除BGA處沒有優(yōu)化外其它也都有相應的優(yōu)化,只是這根信號是在一組走線的邊沿。從設計來看也沒有太多問題,比較常規(guī)。

從設計來看確實看不出明顯的問題,事出反常必有妖,了解我們高速先生套路的童鞋們肯定知道我們下一步的操作,那就是是騾子是馬,拉出來溜溜—實物板測試一下阻抗,看看阻抗到底有什么區(qū)別。

wKgZomWFNreAPoGEAAGXDalFEJI511.jpg

Card3接底板的系統(tǒng)阻抗

從Card3的系統(tǒng)阻抗來看,首先問題最大的連接器阻抗偏高,最高到了107ohm,其次出問題的TX0信號在Card3上的阻抗最低,在83ohm左右,而底板的阻抗在90~91ohm左右,此時從反射角度來看,TX0線路上的阻抗和連接器的阻抗偏差最大;

wKgaomWFNreAL0e5AAGCneOQ7kk393.jpg

Card4接底板的系統(tǒng)阻抗

從Card4的系統(tǒng)阻抗來看,問題最大的仍然是連接器阻抗比較高,最高到了107ohm左右,最高阻抗正好是出問題的RX1信號,Card4整體的阻抗都在88ohm左右,而底板的阻抗在94ohm左右,此時從反射角度來看,RX1線路上的阻抗和連接器的阻抗偏差最大;

從兩塊板子系統(tǒng)阻抗的測試結(jié)果來看,都有幾個共性的特點:首先連接器阻抗偏高,其次底板阻抗控制在92~94ohm左右,而子卡不管是Card3還是Card4,阻抗應該是按照85ohm的阻抗要求來管控的,整體阻抗都在90ohm以下,另外出問題較多的兩根信號在系統(tǒng)上最低和最高阻抗的偏差最大,也就是反射最大。

看到這里,我們的問題來了:

從解決問題的角度出發(fā),Card3和Card4連接器所在的子板怎么設計可能可以解決目前的問題?歡迎大家暢所欲言。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54426

    瀏覽量

    469330
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    993

    瀏覽量

    49505
  • 歐姆
    +關(guān)注

    關(guān)注

    0

    文章

    82

    瀏覽量

    22742
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1479

    瀏覽量

    88921
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCIe校時卡 B碼-PCIe授時卡 雙模pcie時統(tǒng)卡發(fā)貨視頻

    PCIe
    jf_47371611
    發(fā)布于 :2026年04月23日 17:54:15

    SMB接頭阻抗匹配原理:75Ω與50Ω混用時的信號反射控制

    在射頻系統(tǒng)集成中,阻抗不匹配是導致信號畸變與設備發(fā)熱的元兇。本文深度解析SMB接頭在50歐姆與75歐姆兩種標準下的物理結(jié)構(gòu)差異,并揭示了混用時產(chǎn)生信號反射的電磁波邏輯。通過引入反射系數(shù)(Gamma
    的頭像 發(fā)表于 04-03 09:51 ?159次閱讀
    SMB接頭<b class='flag-5'>阻抗</b>匹配原理:75Ω與50Ω混用時的信號反射<b class='flag-5'>控制</b>

    如何通過太誘電感的阻抗曲線選擇最佳型號?

    要通過太誘電感的阻抗曲線選擇最佳型號,需重點關(guān)注自諧振頻率(SRF)、阻抗峰值及頻率特性,并結(jié)合具體應用場景的電流、頻率和封裝需求進行綜合評估。以下是具體步驟和分析: ? 1.理解阻抗
    的頭像 發(fā)表于 03-11 17:03 ?536次閱讀
    如何通過太誘電感的<b class='flag-5'>阻抗</b>曲線<b class='flag-5'>選擇</b>最佳型號?

    探索CDCDB803:PCIe時鐘緩沖的理想之選

    輸出,并且每個輸出的差分輸出端接電阻可通過編程設置為85Ω(默認)或100Ω。這為不同的應用場景提供了靈活性,可適配不同阻抗要求的電路板。同時,它具備
    的頭像 發(fā)表于 02-06 17:20 ?1629次閱讀

    JH7110 中的 PCIE 器件有什么用途?

    JH7110 中的 PCIE 器件有什么用途?以及如何? 我知道 USB 3.0 設備使用它們。這可能是通過 USB 設備的驅(qū)動程序完成的。但是還有哪些設備使用 PCIE 總線呢?它是通過驅(qū)動程序代碼完成的,還是以某種方式是用戶
    發(fā)表于 02-05 06:51

    MOS管到底是什么?和三極管、繼電器有什么本質(zhì)區(qū)別?

    MOS管到底是什么?和三極管、繼電器有什么本質(zhì)區(qū)別?在電子設備的“心臟”部位,藏著許多默默工作的“開關(guān)選手”。它們操控著電流的通斷,決定著設備的效率與穩(wěn)定性。其中,MOS管作為近年來高頻
    的頭像 發(fā)表于 01-07 13:46 ?1000次閱讀
    MOS管<b class='flag-5'>到底是</b>什么?和三極管、繼電器有什么本質(zhì)區(qū)別?

    PCB加工中的“流膠”到底是怎么影響阻抗的?

    是好事,高速先生支持每一個有夢想的人。但是光有夢想肯定控不好阻抗,高速先生一定會把你們搖醒,讓你們好好思考下到底有什么因素會影響加工的阻抗誤差哈! 影響阻抗的因素有很多,高速先生之前
    發(fā)表于 12-23 10:14

    請問Keil中的map文件到底是什么意思?

    Keil中的map文件到底是什么意思?里面是如何進行相關(guān)執(zhí)行操作的
    發(fā)表于 11-25 06:59

    單片機的差分信號到底是什么?

    差分信號到底是什么?通俗來講,就是驅(qū)動端發(fā)送兩個等值、反相的信號,接收端通過比較這兩個電壓的差值來判斷邏輯狀態(tài)“0”還是“1”。 差分信號的產(chǎn)生是由輸入源發(fā)出信號后經(jīng)過緩沖器和倒相器后,所產(chǎn)生
    發(fā)表于 11-12 06:44

    電線是多股還是單股

    電線選擇多股還是單股,需根據(jù)具體應用場景、電流需求、安裝環(huán)境及成本預算綜合判斷。以下是兩者的詳細對比及適用場景分析: 一、核心差異對比 二、適用場景分析 1. 單股電線更優(yōu)的場景 固定布線:如家
    的頭像 發(fā)表于 10-13 10:45 ?6642次閱讀
    電線是多股<b class='flag-5'>好</b><b class='flag-5'>還是</b>單股<b class='flag-5'>好</b>

    IEC 到底是什么?為什么它能影響全球?

    IEC 到底是什么?為什么它能影響全球?
    的頭像 發(fā)表于 09-04 17:07 ?3905次閱讀

    晶振的 “負載電容” 到底是什么

    負載電容,到底是什么? 負載電容,簡單來說,是指晶振的兩條引線連接IC塊內(nèi)部及外部所有有效電容之和,我們可以將其看作晶振片在電路中串接的電容。從更專業(yè)的角度講,它是為了使晶振能夠在其標稱頻率下穩(wěn)定
    的頭像 發(fā)表于 07-25 16:26 ?1207次閱讀

    請問編譯純rtos到底是選擇Linux+rtos的sdk編譯only rtos還是直接使用rtos sdk?

    編譯純rtos到底是選擇Linux+rtos的sdk編譯only rtos還是直接使用rtos sdk?
    發(fā)表于 07-11 07:22

    什么是阻抗分析儀?

    什么是阻抗?阻抗是一個表示交流電流動難度的量。阻抗常用Z表示,單位為Ω(歐姆)。所以,當導體兩端的電壓一定時,電阻越大,通過的電流就越?。环粗?,電阻越小,通過的電流就越大。
    的頭像 發(fā)表于 07-07 14:00 ?874次閱讀
    什么是<b class='flag-5'>阻抗</b>分析儀?