chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIE的阻抗控制,到底是選擇85還是100歐姆好?

海馬硬件 ? 來源:海馬硬件 ? 作者:海馬硬件 ? 2023-12-22 15:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速先生成員--周偉

我們經(jīng)常遇到很多系統(tǒng)通過高速連接器相連,信號按照Pcie3或者Pcie4的協(xié)議來走線,往往很多連接器的阻抗通常是100ohm的標(biāo)準(zhǔn),而Pcie3或者Pcie4按照協(xié)議或者芯片要求卻是85ohm的標(biāo)準(zhǔn),那么這個時候我們的線路阻抗到底是按照85還是100歐姆會比較好呢?

如下是關(guān)于線路阻抗的一些芯片要求或者協(xié)議要求。

wKgZomWFNq6AOpP-AAEFNrVqS_8261.jpg

wKgaomWFNq-AMCLHAADtEru9Chs245.jpg

wKgaomWFNrCAPbSQAAEmCHLlSjo853.jpg

總結(jié)起來就是Pcie3.0以下是100ohm,Pcie3或者以上就是85ohm的標(biāo)準(zhǔn),速率越高,阻抗的公差要求就越嚴(yán)格。

現(xiàn)在我們的一個客戶就遇到了一個上面的實際問題??蛻舻南到y(tǒng)是由CPU板和FPGA板組成,其中CPU板上面有4個高速連接器分別與FPGA板上的一個連接器對接,中間的信號使用Pcie3.0協(xié)議,后面可能會升級支持到Pcie4.0協(xié)議,而中間的連接器是常規(guī)背板連接器,如下圖所示:

wKgaomWFNrGAH2EnAAEam4-9jQU808.jpg

然后客戶反饋的問題如下:

wKgZomWFNrKAOByqAACwhtOUX24588.jpg

同時測試的眼圖也比較差,眼睛幾乎快睜不開了,一副沒睡醒的樣子。

wKgaomWFNrOAQSEJAAHKLOEYdmQ434.jpg

對應(yīng)CPU板的位置如下圖所示:

wKgaomWFNrSAJD3-AAEcsFijcFE145.jpg

同一個板子,其中有兩個連接器對接的容易出問題,另外兩個沒發(fā)現(xiàn)什么問題,出現(xiàn)這種情況,我們的處理措施是先看看PCB設(shè)計,然后根據(jù)設(shè)計情況再看下一步的安排。

打開PCB設(shè)計文件,查看Card3連接器上TX0和Card4連接器上RX1的走線,分別如下所示:

wKgZomWFNrWAWCkaAAIM9LBy6zY069.jpg

Card3連接器上TX0在底層,連接器處也做了反盤挖空處理,BGA處沒有優(yōu)化,和其他的信號一起走過去的,優(yōu)化方式也是差不多,沒有理由單獨這根信號比較差;

wKgaomWFNrWAebpRAAFPA8YJOy8417.jpg

Card4連接器上RX1在Art12層,除BGA處沒有優(yōu)化外其它也都有相應(yīng)的優(yōu)化,只是這根信號是在一組走線的邊沿。從設(shè)計來看也沒有太多問題,比較常規(guī)。

從設(shè)計來看確實看不出明顯的問題,事出反常必有妖,了解我們高速先生套路的童鞋們肯定知道我們下一步的操作,那就是是騾子是馬,拉出來溜溜—實物板測試一下阻抗,看看阻抗到底有什么區(qū)別。

wKgZomWFNreAPoGEAAGXDalFEJI511.jpg

Card3接底板的系統(tǒng)阻抗

從Card3的系統(tǒng)阻抗來看,首先問題最大的連接器阻抗偏高,最高到了107ohm,其次出問題的TX0信號在Card3上的阻抗最低,在83ohm左右,而底板的阻抗在90~91ohm左右,此時從反射角度來看,TX0線路上的阻抗和連接器的阻抗偏差最大;

wKgaomWFNreAL0e5AAGCneOQ7kk393.jpg

Card4接底板的系統(tǒng)阻抗

從Card4的系統(tǒng)阻抗來看,問題最大的仍然是連接器阻抗比較高,最高到了107ohm左右,最高阻抗正好是出問題的RX1信號,Card4整體的阻抗都在88ohm左右,而底板的阻抗在94ohm左右,此時從反射角度來看,RX1線路上的阻抗和連接器的阻抗偏差最大;

從兩塊板子系統(tǒng)阻抗的測試結(jié)果來看,都有幾個共性的特點:首先連接器阻抗偏高,其次底板阻抗控制在92~94ohm左右,而子卡不管是Card3還是Card4,阻抗應(yīng)該是按照85ohm的阻抗要求來管控的,整體阻抗都在90ohm以下,另外出問題較多的兩根信號在系統(tǒng)上最低和最高阻抗的偏差最大,也就是反射最大。

看到這里,我們的問題來了:

從解決問題的角度出發(fā),Card3和Card4連接器所在的子板怎么設(shè)計可能可以解決目前的問題?歡迎大家暢所欲言。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    462

    文章

    53502

    瀏覽量

    458622
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    983

    瀏覽量

    48714
  • 歐姆
    +關(guān)注

    關(guān)注

    0

    文章

    82

    瀏覽量

    22204
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1420

    瀏覽量

    87508
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    請問Keil中的map文件到底是什么意思?

    Keil中的map文件到底是什么意思?里面是如何進(jìn)行相關(guān)執(zhí)行操作的
    發(fā)表于 11-25 06:59

    IEC 到底是什么?為什么它能影響全球?

    IEC 到底是什么?為什么它能影響全球?
    的頭像 發(fā)表于 09-04 17:07 ?2355次閱讀

    請問編譯純rtos到底是選擇Linux+rtos的sdk編譯only rtos還是直接使用rtos sdk?

    編譯純rtos到底是選擇Linux+rtos的sdk編譯only rtos還是直接使用rtos sdk?
    發(fā)表于 07-11 07:22

    一文給你講透!DA板卡到底是什么?它和主板又有哪些不同?

    大家,我是老王,在電子行業(yè)干了十幾年,今天我就用“大白話”給大家講講DA板卡到底是啥,它和咱們常說的“主板”有啥區(qū)別。文章里會穿插一些表格和實際案例,保證你讀完不僅能懂,還能跟朋友吹牛!
    的頭像 發(fā)表于 04-24 16:48 ?1636次閱讀
    一文給你講透!DA板卡<b class='flag-5'>到底是</b>什么?它和主板又有哪些不同?

    Diodes公司PCIe 6.0時鐘緩沖器介紹

    PI6CB3320xxA 系列為 PCIe 6.0 時鐘緩沖器,具有 20、16、13、12、8 和 4 通道低功耗 HCSL 輸出,具有 85Ω或 100Ω輸出阻抗的片上終端 (On
    的頭像 發(fā)表于 04-10 15:49 ?882次閱讀
    Diodes公司<b class='flag-5'>PCIe</b> 6.0時鐘緩沖器介紹

    PCB制板廠加工問題很大啊,高速PCB傳輸線阻抗一直往上跑

    我在上面的仿真中傳輸線是按照100歐姆來設(shè)計的啊,是個理想仿真值啊,只是仿真,都沒涉及到加工誤差,為什么也還要上漂呢! 所以怎么說感覺也不會是阻抗加工沒做好導(dǎo)致的阻抗上漂,那
    發(fā)表于 04-07 17:27

    阻抗匹配中所說的50R,90R之類的阻抗是什么意思?

    阻抗匹配中所說的50R,90R之類的阻抗是什么意思? 為啥我用萬用表量十幾是0R?這里50歐姆到底是什么情況下50歐姆?
    發(fā)表于 03-06 06:49

    ADS1298 RDATAC Opcode時,START到底是還是高?

    您好,1298的datasheet看到這有點糊涂了。 1、RDATAC Opcode時,START到底是還是高? 從時序圖上看實線是高、虛線是低,請問實線虛線有什么區(qū)別? 2、同時在DOUT
    發(fā)表于 02-14 07:48

    AFE5801到底怎么讀TGC registers寄存器組的值?

    大家,請教你們AFE5801的一個問題。AFE5801在配置了SPI讀使能之后,我讀出的地址到底是general-purpose registers的值還是TGC registers的值?因為這兩組寄存器的地址是重合的。
    發(fā)表于 02-11 07:54

    ADS1298的操作溫度范圍到底是多少?

    ADS1298是 0°Cto +70°C;工業(yè)級ADS1298I 是 –40°Cto +85°C。 現(xiàn)在不知道ADS1298的操作溫度范圍到底是多少?
    發(fā)表于 02-10 07:19

    如何選擇是用銀河麒麟還是星光麒麟?

    ,RK3568等AIOT芯片之后,使用者在選擇國產(chǎn)麒麟操作系統(tǒng)的時,經(jīng)常會被問及是需要銀河麒麟操作系統(tǒng)還是星光麒麟操作系統(tǒng)?那到底是該選用銀河麒麟
    的頭像 發(fā)表于 01-24 11:08 ?2307次閱讀
    如何<b class='flag-5'>選擇</b>是用銀河麒麟<b class='flag-5'>好</b><b class='flag-5'>還是</b>星光麒麟<b class='flag-5'>好</b>?

    ADS1278的參考電壓的要求到底是怎樣的?

    <27MHz為例,Vrefp輸入范圍為0.5到3.1V 而后文又提到,參考輸入電壓的范圍為AGND-0.4v to AVDD+0.4v 問題1. 這個參考電壓的要求到底是怎樣的? 問題2.
    發(fā)表于 01-23 08:02

    ADS7864采樣頻率到底是由外部時鐘決定還是HOLDX信號頻率決定?

    ADS7864數(shù)據(jù)手冊上說當(dāng)采用8M外部時鐘的時候,采樣頻率為500kHz,但是有人說可以通過HOLDX頻率來控制采樣頻率,一個HOLDX下降沿采樣一次,HOLDX頻率就是采樣頻率。請問采樣頻率到底是由外部時鐘決定還是HOLD
    發(fā)表于 01-14 06:47

    DAC3283到底是8位的LVDS輸入數(shù)據(jù)還是16位的LVDS輸入數(shù)據(jù)?

    請問這個DAC到底是8位的LVDS輸入數(shù)據(jù)還是16位的LVDS輸入數(shù)據(jù)啊。。也就是說,這個I路的15:8和7:0,是一個16位數(shù)據(jù)拆成了兩部分,高八位和第八位(其中又包含P和N),還是一個8位
    發(fā)表于 12-31 08:27

    SN74AVC2T244的使能引腳OE到底是OE=低電平時輸出三態(tài),還是OE=高電平時輸出三態(tài)?

    SN74AVC2T244的使能引腳OE到底是OE=低電平時輸出三態(tài),還是OE=高電平時輸出三態(tài)? TI的手冊也能漏洞百出?
    發(fā)表于 12-04 07:48