chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence設(shè)計(jì)原理圖常用導(dǎo)出方案

星星科技指導(dǎo)員 ? 來(lái)源:EETOP ? 作者:EETOP ? 2024-01-09 14:38 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電路工作到了后期需要匯報(bào)或者寫(xiě)文章需要設(shè)計(jì)原圖 ,這里整理一下Cadence設(shè)計(jì)原理圖常用導(dǎo)出方案。

前期工具用的好,后期處理沒(méi)煩惱,Cadence自帶工具其實(shí)很強(qiáng)大,只是你沒(méi)嘗試用。

仿真環(huán)境:虛擬機(jī)Linux下Cadence617 原理圖繪制工具:virtuoso

1. 去除原理圖背景的網(wǎng)格:

OPtions → Display //快捷鍵O

(早期版本在菜單View → Grid )

1596375047669032.png

選擇 Grid Controls框中的Type并設(shè)置為none,即不設(shè)置網(wǎng)格風(fēng)格

1596375190679357.png

2. 將原理圖導(dǎo)出圖片

File → Export Image

(這里不選擇Print,打印功能需要安裝Linux環(huán)境的PDF虛擬打印機(jī),愛(ài)折騰同學(xué)的可試試)

1596374489524419.png

a)Export Region選擇 “設(shè)計(jì)全景”Entire design

b)Size選擇Scale exported region by:缺省值為1.00x

此數(shù)值越大 = 輸出圖像文件越大 = 越清楚

頂層框圖建議2.00x

字模塊圖管子較多建議6.00x(輸出BMP格式文件大約50M)

c)論文用圖:Appearance選擇 “黑白雙色”Bi-color

Background:白色

Foreground:黑色

d)Output中Type選擇 BMP圖片格式(原圖信息保留最好)

1596375414767290.png

e)文件保存路徑設(shè)置在虛擬級(jí)的共享文件夾(方便Win查看使用)

路徑一般為:/mnt/hgfs/自定義文件夾

1596376301980919.png

f)Save to File保存完成窗口會(huì)自動(dòng)關(guān)閉

審核編輯:黃飛

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 原理圖
    +關(guān)注

    關(guān)注

    1349

    文章

    6427

    瀏覽量

    245822
  • Linux
    +關(guān)注

    關(guān)注

    88

    文章

    11701

    瀏覽量

    218681
  • Cadence
    +關(guān)注

    關(guān)注

    68

    文章

    1010

    瀏覽量

    146618
  • 虛擬機(jī)
    +關(guān)注

    關(guān)注

    1

    文章

    971

    瀏覽量

    30317
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    cadence原理圖手冊(cè)-原理圖分冊(cè)

    cadence原理圖手冊(cè)-《EDA 工具手冊(cè)》原理圖分冊(cè)在中興使用的是 Cadence 板級(jí)設(shè)計(jì)中的原理圖輸入工具為Design Entry
    發(fā)表于 10-26 16:09

    Cadence原理圖中導(dǎo)出元件庫(kù),發(fā)生器件信息丟失問(wèn)題

    大神們,求幫助阿,小弟剛剛學(xué)習(xí)cadence{:soso_e178:}我新建一個(gè)庫(kù),然后將design cache里的元器件拉到庫(kù)里,就把原理圖中的元件庫(kù)導(dǎo)出來(lái)了,但是不知道怎么的,本來(lái)百試不爽
    發(fā)表于 07-21 14:19

    cadence原理圖無(wú)法打開(kāi)

    我裝了cadence16.2版的在win7上,剛裝的第一天原理圖,畫(huà)板都可以打的開(kāi),第二天原理圖就不能打開(kāi)了,pcb部分可以打開(kāi)。重新在“License Server Configu
    發(fā)表于 06-21 23:09

    cadence 原理圖檢查工具

    在使用cadence設(shè)計(jì)原理圖時(shí),有時(shí)會(huì)出現(xiàn)一些連線(xiàn)錯(cuò)誤,如單網(wǎng)絡(luò),信號(hào)互連錯(cuò)誤等等,業(yè)界有沒(méi)有專(zhuān)業(yè)的針對(duì)cadence的檢查工具,能夠設(shè)置一些條件,將錯(cuò)誤檢查出來(lái),如有這方面的信息,請(qǐng)?zhí)峁┮韵?,謝謝!!
    發(fā)表于 02-09 15:58

    Cadence HDL原理圖設(shè)計(jì)教程 Version16.6

    Cadence HDL原理圖設(shè)計(jì)教程 Version16.6
    發(fā)表于 11-15 14:22

    Cadence設(shè)計(jì)原理圖常用導(dǎo)出方案分享

      電路工作到了后期需要匯報(bào)或者寫(xiě)文章需要設(shè)計(jì)原圖 ,這里整理一下Cadence設(shè)計(jì)原理圖常用導(dǎo)出方案?! ∏捌诠ぞ哂玫暮茫笃谔幚頉](méi)煩惱,
    發(fā)表于 01-15 07:48

    如何利用Cadence17.4實(shí)現(xiàn)原理圖設(shè)計(jì)?

    如何利用Cadence17.4實(shí)現(xiàn)原理圖設(shè)計(jì)?
    發(fā)表于 09-28 06:03

    Cadence PCB導(dǎo)出stp用SolidWorks打開(kāi)異常

    正常的;然后用Cadence導(dǎo)出stp格式,用Solidworks打開(kāi)板級(jí)的3D,發(fā)現(xiàn)經(jīng)常出現(xiàn)一堆亂碼;最后排查就是某個(gè)元器件的3D封裝導(dǎo)致;單個(gè)器件用Solidworks打開(kāi)正常,通過(guò)Ca
    發(fā)表于 05-26 16:58

    Altium Designer導(dǎo)出Cadence網(wǎng)表的步驟

    本文,主要描述了,如何使用Altium Desginer 導(dǎo)出Cadence可以使用的網(wǎng)表
    發(fā)表于 10-13 09:15 ?1.3w次閱讀
    Altium Designer<b class='flag-5'>導(dǎo)出</b><b class='flag-5'>Cadence</b>網(wǎng)表的步驟

    EDA工具CADENCE原理圖與PCB設(shè)計(jì)說(shuō)明

    EDA工具CADENCE原理圖與PCB設(shè)計(jì)說(shuō)明
    發(fā)表于 07-15 09:38 ?62次下載

    Cadence怎么導(dǎo)出BOM表

    首先打開(kāi)需要的Cadence 原理圖文件,在原理圖中任意選擇一個(gè)器件雙擊,在彈出的對(duì)話(huà)框中,將BOM表中想要導(dǎo)出的項(xiàng)點(diǎn)提前記錄下來(lái)(一般導(dǎo)出
    的頭像 發(fā)表于 03-24 15:47 ?8623次閱讀
    <b class='flag-5'>Cadence</b>怎么<b class='flag-5'>導(dǎo)出</b>BOM表

    cadence如何添加和導(dǎo)出原理圖封裝庫(kù)

    在使用cadence進(jìn)行電子電路原理圖設(shè)計(jì)時(shí),突然發(fā)現(xiàn)一個(gè)問(wèn)題,那就是cadence添加和導(dǎo)出原理圖封裝庫(kù)的方式與altium design
    的頭像 發(fā)表于 03-26 17:44 ?2.1w次閱讀
    <b class='flag-5'>cadence</b>如何添加和<b class='flag-5'>導(dǎo)出</b><b class='flag-5'>原理圖</b>封裝庫(kù)

    Cadence ORCAD原理圖導(dǎo)出PDF的方法

    打開(kāi)Cadence .DSN原理圖文件,注意選中整個(gè)DSN文件。
    的頭像 發(fā)表于 10-18 16:07 ?1.2w次閱讀
    <b class='flag-5'>Cadence</b> ORCAD<b class='flag-5'>原理圖</b><b class='flag-5'>導(dǎo)出</b>PDF的方法

    CADENCE原理圖到PCB步驟(精).zip

    CADENCE原理圖到PCB步驟(精)
    發(fā)表于 12-30 09:19 ?35次下載

    Cadence生成PDF原理圖,這一篇就足夠!

    原理圖設(shè)計(jì)導(dǎo)出為PDF格式。 PDF格式原理圖不依賴(lài)于PCB設(shè)計(jì)工具就可以直接打開(kāi),方便技術(shù)交流,例如原理圖檢查、電路板設(shè)置、功能擴(kuò)展、硬件調(diào)試等等。 那么,在
    的頭像 發(fā)表于 11-02 08:55 ?3.1w次閱讀
    <b class='flag-5'>Cadence</b>生成PDF<b class='flag-5'>原理圖</b>,這一篇就足夠!