chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AMD停產(chǎn)CPLD和FPGA芯片,未來或棄用舊款FPGA

微云疏影 ? 來源:綜合整理 ? 作者:綜合整理 ? 2024-01-18 10:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

據(jù)1月18日消息,AMD已決定暫停生產(chǎn)和銷售所有Coolrunner及CoolRunner II CPLD以及Spartan II和Spartan 3 FPGA芯片。此行為源于產(chǎn)品效率降低與供應(yīng)商可持續(xù)性問題。

公告中提及了部分特定產(chǎn)品:XC9500XL、CoolRunner XPLA 3、CoolRunner II、Spartan II和Spartan 3、3A、3AN、3E、3ADSP等商業(yè)/工業(yè)“XC”品類,以及針對汽車領(lǐng)域的“XA”系列產(chǎn)品。在停產(chǎn)這些芯片后,AMD并無直接對替換方案做出承諾。若未來不再有所更新,意味著AMD將完全放棄這兩款FPGA芯片,同時終止其CPLD產(chǎn)品線。

值得注意的是,F(xiàn)PGA(現(xiàn)場可編程門陣列)是一種專為某些特殊場景而設(shè)計的集成電路,能有效解決全定制電路的不足之處;CPLD(復(fù)雜可編程邏輯器件)則適合完成各類數(shù)學(xué)計算與組合邏輯任務(wù)。二者皆為賽靈思旗下產(chǎn)品。

盡管AMD曾生產(chǎn)過CPLD產(chǎn)品,然而在2022年收購賽靈思后,大部分供應(yīng)環(huán)節(jié)已轉(zhuǎn)移至后者手中。AMD在收購初期似乎對CPLD持有較高熱情,然而隨著時間推移,其態(tài)度逐漸轉(zhuǎn)冷,現(xiàn)已停售所有CoolRunner系列產(chǎn)品。至于停產(chǎn)理由及是否會重新涉足CPLD市場,目前尚未有確切消息。

自2002年推出CoolRunner II起, CoolRunner品牌的面向市場的新一代產(chǎn)品至今未能問世。由于賽靈思在此期間未涉及CPLD新產(chǎn)品研發(fā)工作,故AMD復(fù)生產(chǎn)銷CPLD的可能性微乎其微。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1650

    文章

    22207

    瀏覽量

    626879
  • 集成電路
    +關(guān)注

    關(guān)注

    5441

    文章

    12323

    瀏覽量

    371213
  • 邏輯器件
    +關(guān)注

    關(guān)注

    0

    文章

    106

    瀏覽量

    20567
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    AMD Spartan UltraScale+ FPGA的優(yōu)勢和亮點(diǎn)

    AMD Spartan UltraScale+ FPGA 集小型封裝、先進(jìn)的 I/O 功能與低功耗等優(yōu)勢于一體。該系列 FPGA 配備高速 16.3 Gb/s 收發(fā)器、內(nèi)置的外部內(nèi)存控制器以及
    的頭像 發(fā)表于 10-17 10:16 ?76次閱讀
    <b class='flag-5'>AMD</b> Spartan UltraScale+ <b class='flag-5'>FPGA</b>的優(yōu)勢和亮點(diǎn)

    美樂威利用AMD FPGA打造最新USB視頻采集棒

    美樂威正采用 AMD Artix UltraScale+ FPGA 同時實(shí)施 USB 物理及數(shù)字層,消除了對外部控制器的需求。
    的頭像 發(fā)表于 09-10 15:31 ?241次閱讀

    AMD FPGA異步模式與同步模式的對比

    本文講述了AMD UltraScale /UltraScale+ FPGA 原生模式下,異步模式與同步模式的對比及其對時鐘設(shè)置的影響。
    的頭像 發(fā)表于 07-07 13:47 ?1269次閱讀

    FPGA 40周年!面向未來FPGA,AMD聚焦邊緣智能與異構(gòu)計算

    電子發(fā)燒友網(wǎng)報道(文/黃晶晶)賽靈思(Xilinx)推出的第一FPGA芯片XC2064于1985年6月問世,它有600個門,64個可配置邏輯塊,運(yùn)行頻率為70MHz。這款現(xiàn)場可編程門陣列FP
    的頭像 發(fā)表于 06-24 18:17 ?5343次閱讀

    智多晶FPGA/CPLD芯片通過工信部自主可控等級評定

    西安智多晶微電子有限公司自主研發(fā)的 Seal 5000、Sealion 2000 系列 FPGA/CPLD 芯片經(jīng)過工業(yè)和信息化部電子第五研究所評估認(rèn)證,通過了自主可控等級評定。此次認(rèn)證的器件包括
    的頭像 發(fā)表于 06-06 09:30 ?1034次閱讀

    FPGA的定義和基本結(jié)構(gòu)

    FPGA 的全稱為 Field-Programmable Gate Array,即現(xiàn)場可編程門陣列。 FPGA 是在 PAL、 GAL、 CPLD 等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物, 是作為
    的頭像 發(fā)表于 05-15 16:39 ?1835次閱讀
    <b class='flag-5'>FPGA</b>的定義和基本結(jié)構(gòu)

    FPGA+AI王炸組合如何重塑未來世界:看看DeepSeek東方神秘力量如何預(yù)測......

    、關(guān)于FPGA未來——“無限可能的未來世界” AI時代的FPGA未來前景如何?FPGA+AI如
    發(fā)表于 03-03 11:21

    AMD技術(shù)賦能西門子FPGA原型設(shè)計解決方案

    西門子的 Veloce proFPGA CS 是一針對軟件驗(yàn)證和軟硬件系統(tǒng)集成優(yōu)化的原型系統(tǒng)。它是一基于 FPGA 的邏輯功能驗(yàn)證級工具。
    的頭像 發(fā)表于 02-27 11:48 ?899次閱讀

    fpga和cpu的區(qū)別 芯片是gpu還是CPU

    型的芯片,它們在結(jié)構(gòu)、功能、應(yīng)用場景等方面存在顯著差異。 結(jié)構(gòu)與靈活性 FPGAFPGA是一種可編程邏輯器件,其內(nèi)部由大量的可編程邏輯單元(CLB)、輸入/輸出模塊(IOB)、可編程互連資源
    的頭像 發(fā)表于 02-01 14:57 ?2450次閱讀

    CPLDFPGA 的區(qū)別

    在數(shù)字電路設(shè)計領(lǐng)域,CPLDFPGA是兩種常用的可編程邏輯器件。它們都允許工程師根據(jù)需要設(shè)計和重新配置數(shù)字電路,但它們在結(jié)構(gòu)、性能和應(yīng)用上存在顯著差異。 CPLDFPGA的定義
    的頭像 發(fā)表于 01-23 09:46 ?2224次閱讀

    大多數(shù)FPGA的程序存儲器(FLASH)為什么都放在外面呢?FPGA的主要應(yīng)用

    電子產(chǎn)品市場幾乎難以看到FPGA的使用,幾乎全是專用集成電路(ASIC)芯片,就是我們常說的定制芯片,為什么FPGA的應(yīng)用會這么的少,因?yàn)閷S眉呻娐罚ˋSIC)
    的頭像 發(fā)表于 12-24 11:04 ?1616次閱讀
    大多數(shù)<b class='flag-5'>FPGA</b>的程序存儲器(FLASH)為什么都放在外面呢?<b class='flag-5'>FPGA</b>的主要應(yīng)用

    FPGA驅(qū)動AD芯片之實(shí)現(xiàn)與芯片通信

    概述:?利用FPGA實(shí)現(xiàn)AD芯片的時序,進(jìn)一步實(shí)現(xiàn)與AD芯片數(shù)據(jù)的交互,主要熟悉FPGA對時序圖的實(shí)現(xiàn),掌握時序圖轉(zhuǎn)換Verilog硬件描述語言技巧后與其它
    的頭像 發(fā)表于 12-17 15:27 ?1350次閱讀
    <b class='flag-5'>FPGA</b>驅(qū)動AD<b class='flag-5'>芯片</b>之實(shí)現(xiàn)與<b class='flag-5'>芯片</b>通信

    多平臺FPGA工程快速移植與構(gòu)建

    作為一名FPGA工程師,經(jīng)常需要在多個FPGA設(shè)備之間移植項(xiàng)目,核心的問題是IP的管理和移植,今天通過安裝和使用 FuseSoC 在多個 AMD FPGA 之間移植一個簡單的項(xiàng)目。從
    的頭像 發(fā)表于 11-20 16:12 ?2328次閱讀
    多平臺<b class='flag-5'>FPGA</b>工程快速移植與構(gòu)建

    固化FPGA配置芯片的方式

    每次在系統(tǒng)掉電之后,之前載入的程序?qū)G失,系統(tǒng)上電后需要重新配置。設(shè)計者為了彌補(bǔ)這項(xiàng)缺陷,在FPGA芯片的旁邊都會設(shè)置一個flash(掉電不丟失)。
    的頭像 發(fā)表于 10-24 18:13 ?1629次閱讀
    固化<b class='flag-5'>FPGA</b>配置<b class='flag-5'>芯片</b>的方式

    DS1302芯片FPGA之間SPI通信原理

    本文通過以DS1302芯片為基礎(chǔ),介紹該芯片FPGA之間SPI通信原理,詳細(xì)描述硬件設(shè)計原理及FPGA SPI接口驅(qū)動設(shè)計。
    的頭像 發(fā)表于 10-24 14:16 ?2007次閱讀
    DS1302<b class='flag-5'>芯片</b>與<b class='flag-5'>FPGA</b>之間SPI通信原理