減法電路是基本集成運放電路的一種,算術(shù)運算電路主要包括數(shù)字加法器電路、數(shù)字減法器電路、數(shù)字乘法器電路和數(shù)字除法器電路。
由于基本的算術(shù)運算加法、減法、乘法、除法最終都可歸結(jié)為加法或減法運算,因此,在算術(shù)運算電路中數(shù)字加法器電路與數(shù)字減法器電路是最基礎的電路。一般是由集成運放外加反饋網(wǎng)絡所構(gòu)成的運算電路來實現(xiàn)。
Verilog設計
設計一個16比特的減法器
(1)基于全減器設計“行波借位減法器”,基礎的全減器模塊

行波借位減法器
(2)根據(jù)行波進位加法器,通過控制信號,使其同時具有加法和減法的功能,注意進位。

加減法器

測試波形
-
Verilog
+關(guān)注
關(guān)注
30文章
1370瀏覽量
114076 -
加法器
+關(guān)注
關(guān)注
6文章
183瀏覽量
31229 -
減法電路
+關(guān)注
關(guān)注
0文章
15瀏覽量
8267 -
減法器
+關(guān)注
關(guān)注
1文章
26瀏覽量
17317
發(fā)布評論請先 登錄
數(shù)字電路中加法器和減法器邏輯圖分析

如何設計一個16比特的減法器呢?
評論