chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

深入分析:常說的3H原則在PCB設計中的應用

海馬硬件 ? 來源:海馬硬件 ? 作者:海馬硬件 ? 2024-07-15 16:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速先生成員--黃剛

每一位剛進入PCB行業(yè)的同學,基本上頭幾個接觸到的設計經(jīng)驗就肯定少不了“3H”原則。當然大家也都知道,這個原則是為了傳輸線之間的串擾改善而建立的規(guī)定,那就是要求傳輸線中心到中心的距離滿足至少3H的值(也就是空氣間距gap大于2H),其中H是傳輸線到參考平面的距離,其實也就相當于是上下層PP或者CORE的厚度了,就好像下面的樣子。

wKgaomaU4o6ABmv1AADIDPlLINk633.png

當然PCB設計工程師本身只會對物理規(guī)則負責,不對電氣規(guī)則負責。也就是說,SI工程師定下來“3H”原則后,PCB工程師通過疊層文件知道了H的數(shù)值后,然后在組內的高速差分線應用上去就好了??臻g緊張的滿足“3H”,空間不緊張的拉開到“5H”,甚至是驚人的“7H”!總之,PCB工程師只管在PCB版圖上實現(xiàn)就完事了。

wKgZomaU4o6AYXbaAACzjzlRkfI925.png

這不有一天,公司內一群好學的PCB工程師同事找到了Chris,想知道到底“3H”原則是不是就一定能讓高速信號之間的串擾變得很小了,有沒有必要做成“5H”甚至“7H”,總之就是,他們想讓Chris把物理規(guī)則量化成電氣規(guī)則。面對同事的“軟磨硬泡”,行唄,那就以他們手頭上的這個25Gbps的高速項目為例給他們說道說道。

Chris先打開他們設計文件的疊層,高速線走了很多個內層,結構線寬都相同。以L5層高速線為例,上面的core厚度是4mil,下面的PP也差不多4mil。然后按照100歐姆阻抗控制的話,線寬為4.5mil,線間距為7.5mil,如下所示:

wKgaomaU4o6AXUulAAG8zKMNM34438.png

那我們把L5層的走線提取到3D模型中去,通過仿真來驗證所謂的“3H”原則。模型就是下面這樣了。

wKgZomaU4o-AdL6eAAF63giPrcg547.png

那首先我們看看只有一對走線的情況下,去仿真它的電磁場特性,結果如下:

wKgaomaU4o-AKWwLAAJ8jVBV-Ow291.png

可以看到,電磁場的范圍基本上就在差分線中心往左邊或者右邊3H的距離,H是4mil。再遠的地方其實就沒太多電磁場分布了。從參考地平面的角度去看也是類似的結論,如下所示,也還是基本集中在3H的范圍。

wKgZomaU4pCAD68fAAG_-pKv1uA204.png

當然如果把另外一對做到3H原則的差分線一起放進來看,也能有同樣的結論,左邊這對攻擊線的電磁場其實還沒波及到右邊這對受害線上面去。既然電磁場沒波及過去,也就說明其實串擾能量也不會很多的傳遞過去。

wKgaomaU4pCAaDwYAAJJl33RTSc243.png

Chris從電磁場的角度給設計的同事去分析,他們的確是有一種get到新知識的新鮮感,而且這個場的仿真結果也比較形象,能直觀的看到“3H”設計原則的效果,他們看到都紛紛表示。。。贊!

當然,場的仿真結果其實也還是個定性的結果了,可能給PCB設計的同事看比較直觀,但是并沒有起到一個量化的效果。如果要量化具體指標的話,還得回到傳統(tǒng)的S參數(shù)仿真方法,也就是直接進行串擾的頻域仿真。

Chris對模型賦上一定的掃描變量,看看這兩對差分線從最小的“2H”到“3H”再到“5H”(其實Chris還順帶偷偷仿真了“7H”哈)的情況下串擾具體數(shù)量的差異!以下就是“2H”、“3H”和“5H”三種case的仿真模型。

wKgZomaU4pCATSucAAEllJE5Jdc536.png

唰一下,不同差分線間距的串擾仿真結果都完成了,我們把結果放到一起來直觀的對比,如下所示:可以看到,2H的情況下串擾就比較大了,只有不到35db,3H的話已經(jīng)能做到50db,4H和3H其實差異就不大了,如果要往60db去做的話,就要達到5H的距離,如果繼續(xù)追求高指標的話,7H可能是你們喜歡的設計哈!

wKgaomaU4pGAD5tJAAJGQlG9h1o551.png

當然對于25Gbps信號來說,編碼方式是NRZ編碼,其實3H是夠用的了。如果在同樣基頻下要跑到56Gbps-PAM4的話,可能需要往5H做,因為PAM4的串擾的要求還是比較高的。反正需要做到多少間距,一個是看你們的產(chǎn)品的速率來定,另外就是看設計工程師能不能做到了哈。

當Chris把這個量化的S參數(shù)結果做出來準備再給設計部的同事展示的時候,發(fā)現(xiàn)他們早就跑光了,全部回去繼續(xù)做他們的設計去了,對于設計工程師來說,知道原理和定性的看到電磁場的結果,他們其實已經(jīng)滿足了……

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 阻抗
    +關注

    關注

    17

    文章

    979

    瀏覽量

    48333
  • 仿真
    +關注

    關注

    52

    文章

    4359

    瀏覽量

    137260
  • PCB設計
    +關注

    關注

    396

    文章

    4880

    瀏覽量

    93078
  • 串擾
    +關注

    關注

    4

    文章

    191

    瀏覽量

    27698
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PCB設計單點接地與多點接地的區(qū)別與設計要點

    一站式PCBA加工廠家今天為大家講講PCB設計的單點接地與多點接地有什么區(qū)別?單點接地與多點接地區(qū)別與設計要點。在PCB設計,接地系統(tǒng)的設計是影響電路性能的關鍵因素之一。單點接地和
    的頭像 發(fā)表于 10-10 09:10 ?281次閱讀
    <b class='flag-5'>PCB設計</b><b class='flag-5'>中</b>單點接地與多點接地的區(qū)別與設計要點

    深入分析小智AI現(xiàn)象級項目背后的成功密碼

    創(chuàng)新技術,實現(xiàn)了從"冰冷機器"到"情感伙伴"的跨越。更重要的是,其開源戰(zhàn)略不僅降低了AI硬件的開發(fā)門檻,還構建了一個活躍的全球開發(fā)者生態(tài),催生出超過30萬臺硬件設備接入,日對話量突破90萬條的驚人成績。本文將深入分析小智AI的技術
    的頭像 發(fā)表于 07-02 10:54 ?5667次閱讀

    Simcenter FLOEFD EDA Bridge模塊:使用導入的詳細PCB設計和IC熱特性來簡化熱分析

    優(yōu)勢使用導入的詳細PCB設計和集成電路熱特性進行分析,省時省力將詳細的PCB數(shù)據(jù)快速導入SimcenterFLOEFD通過更詳細的電子設備熱建模提高分析精度摘要SimcenterFLO
    的頭像 發(fā)表于 06-10 17:36 ?1079次閱讀
    Simcenter FLOEFD EDA Bridge模塊:使用導入的詳細<b class='flag-5'>PCB設計</b>和IC熱特性來簡化熱<b class='flag-5'>分析</b>

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、
    的頭像 發(fā)表于 05-28 19:34 ?1642次閱讀
    高速<b class='flag-5'>PCB</b>布局/布線的<b class='flag-5'>原則</b>

    原理圖和PCB設計的常見錯誤

    在電子設計領域,原理圖和PCB設計是產(chǎn)品開發(fā)的基石,但設計過程難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設計的常見錯誤,整理成一份實用的速
    的頭像 發(fā)表于 05-15 14:34 ?708次閱讀

    高頻PCB設計中出現(xiàn)的干擾分析及對策

    隨著頻率的提高,將出現(xiàn)與低頻PCB設計所不同的諸多干擾,歸納起來,主要有電源噪聲、傳輸線干擾、耦合、電磁干擾(EM)四個方面。通過分析高頻PCB的各種干擾問題,結合工作實踐,提出了有
    發(fā)表于 04-29 17:39

    DDR模塊的PCB設計要點

    在高速PCB設計,DDR模塊是絕對繞不過去的一關。無論你用的是DDR、DDR2還是DDR3,只要設計不規(guī)范,后果就是——信號反射、時序混亂、系統(tǒng)頻繁死機。
    的頭像 發(fā)表于 04-29 13:51 ?1905次閱讀
    DDR模塊的<b class='flag-5'>PCB設計</b>要點

    知識點積累——什么是3W原則和20H原則?

    在繪制高速板卡時,經(jīng)常會聽到工程師們提到3W原則和20H原則,今天來和大伙簡單的聊一下這兩個原則3
    發(fā)表于 04-16 11:18

    PCB設計容易遇到的問題

    印制電路板(PCB)設計是電子產(chǎn)品開發(fā)的關鍵環(huán)節(jié),其質量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個PCB設計容易遇到的問題,提供其解決方案,希望對小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?623次閱讀

    SMT貼片前必知!PCB設計審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對PCB設計進行審查和確認需關注哪些問題?SMT貼片加工前的PCB設計審查流程。在SMT貼片加工,
    的頭像 發(fā)表于 04-07 10:02 ?540次閱讀

    【功能上線】華秋PCB下單新增“3D仿真預覽”,讓PCB設計缺陷無處遁形

    華秋PCB下單新增“3D仿真預覽”,讓PCB設計缺陷無處遁形
    的頭像 發(fā)表于 03-28 14:54 ?1701次閱讀
    【功能上線】華秋<b class='flag-5'>PCB</b>下單新增“<b class='flag-5'>3</b>D仿真預覽”,讓<b class='flag-5'>PCB設計</b>缺陷無處遁形

    PCB】四層電路板的PCB設計

    摘要 詳細介紹有關電路板的PCB設計過程以及應注意的問題。在設計過程針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動布線及交互式 布線的優(yōu)點及不足之處;介紹PCB
    發(fā)表于 03-12 13:31

    PCB設計的Stub對信號傳輸?shù)挠绊?/a>

    PCB設計應盡量減少Stub的存在,或者在無法完全避免Stub的情況下,通過優(yōu)化Stub的長度和幾何形狀來降低它們對信號的影響。
    的頭像 發(fā)表于 12-20 18:28 ?215次閱讀
    <b class='flag-5'>PCB設計</b><b class='flag-5'>中</b>的Stub對信號傳輸?shù)挠绊? />    </a>
</div>                              <div   id=

    GND布局對PCB設計的影響 GND在數(shù)字電路的作用

    GND(地線或0線)布局對PCB(印刷電路板)設計具有重要影響,同時在數(shù)字電路扮演著至關重要的角色。以下是對這兩個方面的分析: GND布局對PCB設計的影響 減少干擾和噪聲 : 在
    的頭像 發(fā)表于 11-29 15:22 ?3159次閱讀

    HDMI模塊的PCB設計

    在前面各類設計的理論講解、設計實操講解、以及軟件操作的講解的過后,粉絲后臺反饋想結合前面三種類型進行整體學習—模塊設計,本期推出第一章HDMI模塊的PCB設計,后續(xù)會繼續(xù)更新各類模塊的PCB設計教學,以及PCB設計理論、設計技巧
    的頭像 發(fā)表于 10-22 14:16 ?1946次閱讀