當(dāng)今的數(shù)字格局瞬息萬變,走在行業(yè)前沿是企業(yè)取得成功的關(guān)鍵。對于 MaxLinear 來說,彌補固件和硬件開發(fā)之間的差距至關(guān)重要。該公司的所有產(chǎn)品都旨在解決關(guān)鍵的通信和高頻分析難題。為了在連接解決方案領(lǐng)域保持領(lǐng)先地位,MaxLinear 持續(xù)使用 Cadence 工具。
MaxLinear 掌握獨特的優(yōu)勢,能夠在同一顆芯片上集成模擬和數(shù)字設(shè)計。在光學(xué)基礎(chǔ)設(shè)施領(lǐng)域,MaxLinear 團隊開發(fā)了全球第一個完全集成的 5nm CMOS PAM4 DSP。他們面臨的最大挑戰(zhàn)之一是如何將面向消費者的接入和連接產(chǎn)品同時推向市場。
一直以來,MaxLinear 的開發(fā)框架受到硬件框架的限制,經(jīng)常導(dǎo)致工期延長,并且可能會出現(xiàn)不一致的問題。他們認(rèn)識到,用戶固件開發(fā)需要提前進入驗證周期,以便讓固件和硬件的發(fā)展更加一致。這種轉(zhuǎn)變不僅使他們能夠優(yōu)化工期,還能確保最終產(chǎn)品的性能更加協(xié)調(diào)。
隨著采用 FinFET 技術(shù)的硅片成本不斷攀升,預(yù)測芯片功能變得比以往任何時候都更為重要。Cadence Clarity 3D Solver 和 EMX Planar 3D Solver為 MaxLinear 的設(shè)計人員提供了所需的數(shù)據(jù)洞察,使他們能夠在設(shè)計流程的早期階段發(fā)現(xiàn)問題,并指明改進產(chǎn)品的方向。
Cadence Clarity 3D Solver 電磁(EM)仿真器用于設(shè)計關(guān)鍵的互連、IC 模塊、PCB、封裝的聲學(xué)濾波器和系統(tǒng)整合單晶片(SoIC),通過利用 Cadence 分布式多處理技術(shù),克服了傳統(tǒng) EM 分析軟件的限制,提供幾乎無限的容量和 10 倍的仿真速度提升。
這款強大的 3D EM 仿真器基于高精度有限元方法(FEM),現(xiàn)已集成在 Cadence AWR Design Environment 平臺中,為射頻集成電路(RFIC)/單片微波集成電路(MMIC)、模塊和射頻 PCB 設(shè)計者提供了隨時進行大容量電磁分析的機會,實現(xiàn)大型復(fù)雜射頻/混合信號系統(tǒng)的設(shè)計驗證和簽核。
-
芯片
+關(guān)注
關(guān)注
459文章
51991瀏覽量
434327 -
Cadence
+關(guān)注
關(guān)注
65文章
954瀏覽量
143646 -
數(shù)字設(shè)計
+關(guān)注
關(guān)注
0文章
47瀏覽量
22473
發(fā)布評論請先 登錄
Cadence推出DDR5 12.8Gbps MRDIMM Gen2內(nèi)存IP系統(tǒng)解決方案
MaxLinear與羅徹斯特電子深化業(yè)務(wù)合作
模擬地和數(shù)字地混合PCB布局探討
如何用一顆SOP8芯片實現(xiàn)色溫+亮度精準(zhǔn)控制?

全球AI競賽格局:美國能否持續(xù)保持創(chuàng)新領(lǐng)先地位
加特蘭集成Cadence DSP,升級汽車成像雷達(dá)解決方案
加特蘭與Cadence合作開發(fā)下一代汽車成像雷達(dá)解決方案
一顆射頻開關(guān)的獨白

評論