chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

學(xué)得好不如做的巧,這些高頻電路設(shè)計(jì)技巧助你事半功倍

電子設(shè)計(jì) ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2017-11-14 15:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如果數(shù)字邏輯電路的頻率達(dá)到或者超過45MHZ~50MHZ,而且工作在這個頻率之上的電路已經(jīng)占到了整個電子系統(tǒng)一定的份量(比如說1/3),通常就稱為高頻電路。高頻電路設(shè)計(jì)是一個非常復(fù)雜的設(shè)計(jì)過程,其布線對整個設(shè)計(jì)至關(guān)重要!

6.png

【第一招】多層板布線

高頻電路往往集成度較高,布線密度大,采用多層板既是布線所必須,也是降低干擾的有效手段。在PCBLayout階段,合理的選擇一定層數(shù)的印制板尺寸,能充分利用中間層來設(shè)置屏蔽,更好地實(shí)現(xiàn)就近接地,并有效地降低寄生電感和縮短信號的傳輸長度,同時還能大幅度地降低信號的交叉干擾等,所有這些方法都對高頻電路的可靠性有利。有資料顯示,同種材料時,四層板要比雙面板的噪聲低20dB。但是,同時也存在一個問題,PCB半層數(shù)越高,制造工藝越復(fù)雜,單位成本也就越高,這就要求我們在進(jìn)行PCB Layout時,除了選擇合適的層數(shù)的PCB板,還需要進(jìn)行合理的元器件布局規(guī)劃,并采用正確的布線規(guī)則來完成設(shè)計(jì)。

【第二招】高速電子器件管腳間的引線彎折越少越好

高頻電路布線的引線最好采用全直線,需要轉(zhuǎn)折,可用45度折線或者圓弧轉(zhuǎn)折,這種要求在低頻電路中僅

僅用于提高銅箔的固著強(qiáng)度,而在高頻電路中,滿足這一要求卻可以減少高頻信號對外的發(fā)射和相互間的耦合

【第三招】高頻電路器件管腳間的引線越短越好

信號的輻射強(qiáng)度是和信號線的走線長度成正比的,高頻的信號引線越長,它就越容易耦合到靠近它的元器件上去,所以對于諸如信號的時鐘、晶振、DDR的數(shù)據(jù)、LVDS線、USB線、HDMI線等高頻信號線都是要求盡可能的走線越短越好。

【第四招】高頻電路器件管腳間的引線層間交替越少越好

所謂“引線的層間交替越少越好”是指元件連接過程中所用的過孔(Via)越少越好。據(jù)側(cè),一個過孔可帶來約0.5pF的分布電容,減少過孔數(shù)能顯著提高速度和減少數(shù)據(jù)出錯的可能性。

【第五招】注意信號線近距離平行走線引入的“串?dāng)_”

高頻電路布線要注意信號線近距離平行走線所引入的“串?dāng)_”,串?dāng)_是指沒有直接連接的信號線之間的耦合現(xiàn)象。由于高頻信號沿著傳輸線是以電磁波的形式傳輸?shù)?,信號線會起到天線的作用,電磁場的能量會在傳輸線的周圍發(fā)射,信號之間由于電磁場的相互耦合而產(chǎn)生的不期望的噪聲信號稱為串?dāng)_(Crosstalk)。PCB板層的參數(shù)、信號線的間距、驅(qū)動端和接收端的電氣特性以及信號線端接方式對串?dāng)_都有一定的影響。所以為了減少高頻信號的串?dāng)_,在布線的時候要求盡可能的做到以下幾點(diǎn):

在布線空間允許的條件下,在串?dāng)_較嚴(yán)重的兩條線之間插入一條地線或地平面,可以起到隔離的作用而減少串?dāng)_。當(dāng)信號線周圍的空間本身就存在時變的電磁場時,若無法避免平行分布,可在平行信號線的反面布置大面積“地”來大幅減少干擾。

在布線空間許可的前提下,加大相鄰信號線間的間距,減小信號線的平行長度,時鐘線盡量與關(guān)鍵信號線垂直而不要平行。如果同一層內(nèi)的平行走線幾乎無法避免,在相鄰兩個層,走線的方向務(wù)必卻為相互垂直。

數(shù)字電路中,通常的時鐘信號都是邊沿變化快的信號,對外串?dāng)_大。所以在設(shè)計(jì)中,時鐘線宜用地線包圍起來并多打地線孔來減少分布電容,從而減少串?dāng)_。對高頻信號時鐘盡量使用低電壓差分時鐘信號并包地方式,需要注意包地打孔的完整性。

閑置不用的輸入端不要懸空,而是將其接地或接電源(電源在高頻信號回路中也是地),因?yàn)閼铱盏木€有可能等效于發(fā)射天線,接地就能抑制發(fā)射。實(shí)踐證明,用這種辦法消除串?dāng)_有時能立即見效。

【第六招】集成電路塊的電源引腳增加高頻退藕電容

每個集成電路塊的電源引腳就近增一個高頻退藕電容。增加電源引腳的高頻退藕電容,可以有效地抑制電源引腳上的高頻諧波形成干擾。

【第七招】高頻數(shù)字信號的地線和模擬信號地線做隔離

模擬地線、數(shù)字地線等接往公共地線時要用高頻扼流磁珠連接或者直接隔離并選擇合適的地方單點(diǎn)互聯(lián)。高頻數(shù)字信號的地線的地電位一般是不一致的,兩者直接常常存在一定的電壓差,而且,高頻數(shù)字信號的地線還常常帶有非常豐富的高頻信號的諧波分量,當(dāng)直接連接數(shù)字信號地線和模擬信號地線時,高頻信號的諧波就會通過地線耦合的方式對模擬信號進(jìn)行干擾。所以通常情況下,對高頻數(shù)字信號的地線和模擬信號的地線是要做隔離的,可以采用在合適位置單點(diǎn)互聯(lián)的方式,或者采用高頻扼流磁珠互聯(lián)的方式。

【第八招】避免走線形成的環(huán)路

各類高頻信號走線盡量不要形成環(huán)路,若無法避免則應(yīng)使環(huán)路面積盡量小。

【第九招】必須保證良好的信號阻抗匹配

信號在傳輸?shù)倪^程中,當(dāng)阻抗不匹配的時候,信號就會在傳輸通道中發(fā)生信號的反射,反射會使合成信號形成過沖,導(dǎo)致信號在邏輯門限附近波動。

消除反射的根本辦法是使傳輸信號的阻抗良好匹配,由于負(fù)載阻抗與傳輸線的特性阻抗相差越大反射也越大,所以應(yīng)盡可能使信號傳輸線的特性阻抗與負(fù)載阻抗相等。同時還要注意PCB上的傳輸線不能出現(xiàn)突變或拐角,盡量保持傳輸線各點(diǎn)阻抗連續(xù),否則在傳輸線各段之間也將會出現(xiàn)反射。這就要求在進(jìn)行高速PCB布線時,必須要遵守以下布線規(guī)則:

USB布線規(guī)則。要求USB信號差分走線,線寬10mil,線距6mil,地線和信號線距6mil。

HDMI布線規(guī)則。要求HDMI信號差分走線,線寬10mil,線距6mil,每兩組HDMI差分信號對的間距超過20mil。

LVDS布線規(guī)則。要求LVDS信號差分走線,線寬7mil,線距6mil,目的是控制HDMI的差分信號對阻抗為100+-15%歐姆

DDR布線規(guī)則。DDR1走線要求信號盡量不走過孔,信號線等寬,線與線等距,走線必須滿足2W原則,以減少信號間的串?dāng)_,對DDR2及以上的高速器件,還要求高頻數(shù)據(jù)走線等長,以保證信號的阻抗匹配。

【第十招】保持信號傳輸?shù)耐暾?/p>

保持信號傳輸?shù)耐暾?,防止由于地線分割引起的“地彈現(xiàn)象”。

PCB即印制電路板,是電子電路的承載體,同時,也是電路設(shè)計(jì)的最后一個環(huán)節(jié)?,F(xiàn)在的電子產(chǎn)品中,內(nèi)部構(gòu)造都要使用到PCB。PCB如此重要,我們應(yīng)該如何系統(tǒng)、完善地學(xué)習(xí)PCB印制板設(shè)計(jì)?

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    高頻電路對合金電阻的三大性能要求

    ,對適合高頻電路的合金電阻有著深入研究與豐富資源。華年商城作為專業(yè)線上平臺,也為獲取這些優(yōu)質(zhì)合金電阻提供了便捷途徑。
    的頭像 發(fā)表于 11-28 15:39 ?79次閱讀
    <b class='flag-5'>高頻</b><b class='flag-5'>電路</b>對合金電阻的三大性能要求

    PMOS電路設(shè)計(jì)分析

    今天分享一個PMOS的電路設(shè)計(jì),詳細(xì)了解下各個元器件在電路中起到的作用。
    的頭像 發(fā)表于 07-21 16:15 ?2863次閱讀
    PMOS<b class='flag-5'>電路設(shè)計(jì)</b>分析

    如何學(xué)好電路設(shè)計(jì)?(文末分享電路設(shè)計(jì)資料合集)

    學(xué)好電路設(shè)計(jì)是硬件工程師的核心能力之一,需要系統(tǒng)的理論學(xué)習(xí)、實(shí)踐積累和持續(xù)迭代。通過以下路徑,結(jié)合至少3-5個完整項(xiàng)目經(jīng)驗(yàn),高效掌握電路設(shè)計(jì)技能;一、夯實(shí)基礎(chǔ)理論電路分析基礎(chǔ)掌握基爾霍夫定律、戴維南
    的頭像 發(fā)表于 05-22 11:40 ?944次閱讀
    如何學(xué)好<b class='flag-5'>電路設(shè)計(jì)</b>?(文末分享<b class='flag-5'>電路設(shè)計(jì)</b>資料合集)

    高頻頭本振電路

    、高頻頭本振電路
    發(fā)表于 05-06 15:41 ?0次下載

    模擬示波器在電路設(shè)計(jì)與調(diào)試中的應(yīng)用

    模擬示波器在電路設(shè)計(jì)與調(diào)試中的應(yīng)用主要體現(xiàn)在以下幾個方面:一、電路設(shè)計(jì)階段 信號驗(yàn)證: 在電路設(shè)計(jì)階段,設(shè)計(jì)師可以通過模擬示波器觀測電路中的信號波形,驗(yàn)證
    發(fā)表于 03-31 14:07

    跟著華為學(xué)硬件電路設(shè)計(jì),華為全套硬件電路設(shè)計(jì)學(xué)習(xí)資料都在這里了!

    硬件設(shè)計(jì),三分經(jīng)驗(yàn),七分勤奮,要想要搞硬件設(shè)計(jì),不能閉門造車,需要站在巨人的肩膀上才行,要想做好一名硬件工程師,就需學(xué)習(xí)大牛工程師的電路設(shè)計(jì)經(jīng)驗(yàn),因?yàn)?b class='flag-5'>這些經(jīng)驗(yàn)都是從無數(shù)的失敗開發(fā)經(jīng)歷中獲得的,成功
    發(fā)表于 03-25 13:59

    三星貼片電容的ESR值是否適合高頻電路設(shè)計(jì)?

    高頻電路設(shè)計(jì)中,電容的選擇至關(guān)重要,而ESR(等效串聯(lián)電阻)是衡量電容性能的一個重要參數(shù)。三星貼片電容作為電子元件領(lǐng)域的佼佼者,其ESR值是否適合高頻電路設(shè)計(jì),一直是工程師們關(guān)注的焦
    的頭像 發(fā)表于 03-18 14:10 ?705次閱讀

    如何選擇適合高頻電路的貼片電容?

    高頻電路設(shè)計(jì)中,選擇合適的貼片電容是至關(guān)重要的。電容作為電路中的關(guān)鍵元件,不僅影響著電路的性能,還關(guān)系到整個系統(tǒng)的穩(wěn)定性和可靠性。以下是一些關(guān)于如何選擇適合
    的頭像 發(fā)表于 03-17 14:34 ?1023次閱讀

    高頻介電常數(shù)及介質(zhì)損耗測試儀的硬件電路中,如何降低電磁干擾對測量結(jié)果的影響

    在硬件電路設(shè)計(jì)領(lǐng)域,每一個細(xì)微的環(huán)節(jié)都對產(chǎn)品的性能起著至關(guān)重要的作用,尤其是在高頻介電常數(shù)及介質(zhì)損耗測試儀這樣的高精度設(shè)備中。為了確保測試儀能夠穩(wěn)定、精準(zhǔn)地運(yùn)行,在硬件電路設(shè)計(jì)上采用了一系列先進(jìn)且
    的頭像 發(fā)表于 02-25 09:08 ?581次閱讀
    <b class='flag-5'>高頻</b>介電常數(shù)及介質(zhì)損耗測試儀的硬件<b class='flag-5'>電路</b>中,如何降低電磁干擾對測量結(jié)果的影響

    雙MOS組成防反灌電路-防倒灌電路設(shè)計(jì)

    反向接于電路,這樣是防止MOS的體=極管對電路產(chǎn)生的影響(如果Q3按常規(guī)方式接在電路中,C點(diǎn)接電源則會在B點(diǎn)出現(xiàn)電壓用電壓)電源自動切換防倒灌電路
    的頭像 發(fā)表于 02-21 10:01 ?3408次閱讀
    雙MOS組成防反灌<b class='flag-5'>電路</b>-防倒灌<b class='flag-5'>電路設(shè)計(jì)</b>

    《典型電子電路設(shè)計(jì)與測試》閱讀體驗(yàn)

    ,實(shí)用價值極高 《典型電子電路設(shè)計(jì)與測試》有著許多獨(dú)特的亮點(diǎn)。它的圖表豐富且清晰,每一個電路都配有詳細(xì)的原理圖、波形圖和PCB布局圖。這些圖表不僅能夠幫助讀者更好地理解電路的結(jié)構(gòu)和
    發(fā)表于 02-18 15:28

    數(shù)字電路設(shè)計(jì)中:前端與后端的差異解析

    。 ? 第一步:數(shù)字電路設(shè)計(jì)流程概覽 在數(shù)字電路設(shè)計(jì)中,通常會從功能需求入手,先用較高層次的“抽象模型”來描述設(shè)計(jì)目標(biāo),驗(yàn)證其邏輯和功能的正確性,接著將這些抽象的描述轉(zhuǎn)化為真實(shí)可制造的電路
    的頭像 發(fā)表于 02-12 10:09 ?1308次閱讀

    電子工程師的電路設(shè)計(jì)經(jīng)驗(yàn)分享

    本文分享了電子工程師在電路設(shè)計(jì)方面的豐富經(jīng)驗(yàn),包括項(xiàng)目開發(fā)步驟、電路設(shè)計(jì)核心思想、元器件選擇與優(yōu)化等內(nèi)容,旨在幫助初學(xué)者快速提升電路設(shè)計(jì)能力。
    的頭像 發(fā)表于 01-21 15:13 ?1192次閱讀

    如何判斷電路是否為高頻電路

    在數(shù)字電路中,工程師需要判斷該電路是否高頻電路,以此確保電路性能穩(wěn)定、減少信號失真和避免傳輸線效應(yīng),本文將分享如何判斷
    的頭像 發(fā)表于 01-20 10:49 ?1212次閱讀

    如何使用 Verilog 進(jìn)行數(shù)字電路設(shè)計(jì)

    使用Verilog進(jìn)行數(shù)字電路設(shè)計(jì)是一個復(fù)雜但有序的過程,它涉及從概念設(shè)計(jì)到實(shí)現(xiàn)、驗(yàn)證和優(yōu)化的多個階段。以下是一個基本的步驟指南,幫助你理解如何使用Verilog來設(shè)計(jì)數(shù)字電路: 1. 明確設(shè)計(jì)需求
    的頭像 發(fā)表于 12-17 09:47 ?1737次閱讀