Plane為負(fù)面,在Plane上的Track 為無銅區(qū)。
Layer為正面,在Layer上的Track 為有銅區(qū)。
都可以做為Ground,Plane可以自動(dòng)通過VIA 或PAD 直接連到Plane.而Layer還要覆銅。
所以Ground一般用Plane.
每一個(gè)布線層都是正片,凡是有走線的地方,就表示有銅。而負(fù)片則相反,凡是有走線(antietch)的地方就表示沒有銅。在Allegro里面,就是靠走線(antietch)來分割平面的。那為什么Allegro的平面層不使用正片來設(shè)計(jì)呢?
事實(shí)上,使用正片來設(shè)計(jì)平面層完全沒有問題,鋪銅就行了。但是大家注意到?jīng)]有,如果我們把每個(gè)電源和地平面都改用正片鋪銅皮的方式設(shè)計(jì),整個(gè)操作速度會(huì)很慢,特別是用一些老式電腦來做大型板子的時(shí)候,情況會(huì)更明顯。所以說,Allegro使用負(fù)片來設(shè)計(jì)平面,主要目的就是為了減少軟件的運(yùn)算量和數(shù)據(jù)量。
-
開發(fā)板
+關(guān)注
關(guān)注
25文章
6027瀏覽量
110647 -
時(shí)鐘芯片
+關(guān)注
關(guān)注
2文章
280瀏覽量
41712
原文標(biāo)題:PCB中plane和layer有什么區(qū)別?
文章出處:【微信號(hào):wujianying_danpianji,微信公眾號(hào):?jiǎn)纹瑱C(jī)精講吳鑒鷹】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
?STM32 Nucleo-64開發(fā)板技術(shù)解析與應(yīng)用指南
基于米爾全志T536開發(fā)板的多協(xié)議物聯(lián)網(wǎng)關(guān)的方案測(cè)試
Analog Devices / Maxim Integrated MAX98363 (A/B/C/D) 開發(fā)板數(shù)據(jù)手冊(cè)
【新品】遠(yuǎn)距離圖傳數(shù)傳模塊開發(fā)板、藍(lán)牙模塊開發(fā)板、無線模塊開發(fā)板
cypress3014怎么查看USB走線每幀傳輸?shù)膱D像數(shù)據(jù)量?
【道生物聯(lián)TKB-620開發(fā)板試用】開箱
HAL庫(kù)SPI DMA批量傳輸數(shù)據(jù)量最大為2^16,有沒有辦法改成上限為2^32?
發(fā)布|CAE1200+FPGA開發(fā)板
基于FPGA的CIC濾波器設(shè)計(jì)
系統(tǒng)要求20微秒采集一次數(shù)據(jù),每次數(shù)據(jù)量4.8Kb,總的速率為240Mbps,ADC0XD1520RB評(píng)估板能否滿足需求?
ADS1147EVM開發(fā)板的部分原理圖,圈出來的地方可以直接接模擬量嗎?
戈帥《OpenHarmony輕量系統(tǒng)從入門到精通50例》開發(fā)板與傳感器配置說明
基于哪吒開發(fā)板部署YOLOv8模型

減少軟件運(yùn)算量和數(shù)據(jù)量,開發(fā)板該怎樣設(shè)計(jì)
評(píng)論