chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Altera徹底改變基于FPGA的浮點(diǎn)DSP

電子工程師 ? 來(lái)源:網(wǎng)絡(luò)整理 ? 作者:佚名 ? 2018-02-11 13:34 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

2014年4月23號(hào),北京——Altera公司 (Nasdaq: ALTR) 今天宣布在FPGA浮點(diǎn)DSP性能方面實(shí)現(xiàn)了變革。Altera是第一家在FPGA中集成硬核IEEE 754兼容浮點(diǎn)運(yùn)算功能的可編程邏輯公司,前所未有的提高了DSP性能、設(shè)計(jì)人員的效能和邏輯效率。硬核浮點(diǎn)DSP模塊集成在正在發(fā)售的Altera 20 nm Arria 10 FPGA和SoC中,也集成在14 nm Stratix 10 FPGA和SoC中。集成硬核浮點(diǎn)DSP模塊結(jié)合先進(jìn)的高級(jí)工具流程,客戶可以使用Altera的FPGA和SoC來(lái)滿足越來(lái)越高的大計(jì)算量應(yīng)用需求,例如高性能計(jì)算 (HPC)、雷達(dá)、科學(xué)和醫(yī)療成像等。
含在Arria 10和Stratix 10器件中的硬核單精度浮點(diǎn)DSP模塊基于Altera創(chuàng)新的精度可調(diào)DSP體系結(jié)構(gòu)。傳統(tǒng)的方法使用定點(diǎn)乘法器和FPGA邏輯來(lái)實(shí)現(xiàn)浮點(diǎn)功能,而Altera的硬核浮點(diǎn)DSP與此不同,幾乎不使用現(xiàn)有FPGA浮點(diǎn)計(jì)算所需要的邏輯資源,從而提高了資源效率。這一革命性的技術(shù)支持Altera在Arria 10器件中實(shí)現(xiàn)1.5 TeraFLOP (每秒浮點(diǎn)運(yùn)算次數(shù))的DSP性能,而在Stratix 10器件中DSP性能則高達(dá)10 TeraFLOP。DSP設(shè)計(jì)人員可以選擇定點(diǎn)或者浮點(diǎn)模式,浮點(diǎn)模塊與現(xiàn)有設(shè)計(jì)后向兼容。
Altera 公司軟件、IP及DSP市場(chǎng)總監(jiān)Alex Grbic評(píng)論說(shuō):“在我們的器件中實(shí)現(xiàn)IEEE 754兼容浮點(diǎn)DSP模塊的確在FPGA上實(shí)現(xiàn)了變革。采用硬核浮點(diǎn)功能,Altera FPGA和SoC的性能和功耗效率比在更多的應(yīng)用上優(yōu)于微處理器GPU?!?br /> FPGA的每瓦性能最高
FPGA具有精細(xì)粒度的密集流水線體系結(jié)構(gòu),因此非常適合用作高性能計(jì)算加速器。器件包含了硬核浮點(diǎn)DSP模塊,因此客戶可以使用Altera FPGA來(lái)解決大數(shù)據(jù)分析、石油和天然氣行業(yè)的地震建模,以及金融仿真等世界上最復(fù)雜的HPC問(wèn)題。在這些以及很多其他大計(jì)算量應(yīng)用中,與DSP、CPU和GPU相比,F(xiàn)PGA的每瓦性能是最高的。
節(jié)省了數(shù)月的開(kāi)發(fā)時(shí)間
在Altera FPGA和SoC中集成硬核浮點(diǎn)DSP模塊能夠縮短近12個(gè)月的開(kāi)發(fā)時(shí)間。設(shè)計(jì)人員可以將其DSP設(shè)計(jì)直接轉(zhuǎn)譯成浮點(diǎn)硬件,而不是轉(zhuǎn)換為定點(diǎn)。結(jié)果,大幅度縮短了時(shí)序收斂和驗(yàn)證時(shí)間。Altera還提供多種工具流程,幫助硬件設(shè)計(jì)人員、基于模型的設(shè)計(jì)人員以及軟件編程人員在器件中輕松實(shí)現(xiàn)高性能浮點(diǎn)DSP模塊。
?DSP Builder高級(jí)模塊庫(kù)提供了基于模型的設(shè)計(jì)流程,設(shè)計(jì)人員使用業(yè)界標(biāo)準(zhǔn)MathWorks Simulink工具在幾分鐘內(nèi)就可以完成系統(tǒng)定義和仿真,直至系統(tǒng)實(shí)現(xiàn)。
?對(duì)于軟件編程人員,Altera在FPGA編程中率先使用了OpenCL,并面向FPGA提供基于C語(yǔ)言的通用高級(jí)設(shè)計(jì)流程。Arria 10 FPGA浮點(diǎn)DSP模塊結(jié)合使用方便的開(kāi)發(fā)流程,為軟件編程人員提供了硬件直接轉(zhuǎn)譯方法,幫助他們縮短了開(kāi)發(fā)和驗(yàn)證時(shí)間。
Arria 10 FPGA和SoC詳細(xì)信息
基于TSMC 20SoC工藝技術(shù),Arria 10 FPGA和SoC在單個(gè)管芯中實(shí)現(xiàn)了業(yè)界容量最大、性能最好的DSP資源。應(yīng)用專利冗余技術(shù),Altera開(kāi)發(fā)了含有1百15萬(wàn)邏輯單元(LE)的業(yè)界密度最大的20 nm FPGA管芯。Arria 10器件性能比最快的28 nm高端FPGA高出15%,功耗比以前的28 nm Arria系列低40%。
20 nm Arria 10器件是業(yè)界唯一具有硬核浮點(diǎn)DSP模塊的FPGA,也是在FPGA架構(gòu)中嵌入了硬核ARM? Cortex?-A9處理器系統(tǒng)的唯一20 nm SoC。器件帶寬比前一代高4倍,還具有很多其他針對(duì)高性能應(yīng)用進(jìn)行了優(yōu)化的特性。Arria 10器件特性包括:
?芯片至芯片/芯片至模塊接口速率高達(dá)28.3 Gbps的串行收發(fā)器
?支持17.4 Gbps的背板
?單個(gè)器件中含有96個(gè)收發(fā)器通道
?雙核ARM Cortex-A9處理器系統(tǒng)
?硬核浮點(diǎn)DSP模塊
?支持下一代存儲(chǔ)器,包括業(yè)界速率最高的2666 Mbps DDR4,支持高速串行存儲(chǔ)器的混合立方存儲(chǔ)器互操作功能。

供貨信息
現(xiàn)在可以提供具有硬核浮點(diǎn)DSP模塊的Altera 20 nm Arria 10 FPGA。將于2014年下半年提供面向Arria 10器件中硬核浮點(diǎn)DSP模塊的浮點(diǎn)設(shè)計(jì)流程,包括了演示和基準(zhǔn)測(cè)試??蛻衄F(xiàn)在可以采用Arria 10 FPGA開(kāi)始設(shè)計(jì),軟件實(shí)現(xiàn)浮點(diǎn),提供設(shè)計(jì)流程支持后,無(wú)縫移植到硬核浮點(diǎn)實(shí)現(xiàn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    559

    文章

    8214

    瀏覽量

    363976
  • Altera
    +關(guān)注

    關(guān)注

    37

    文章

    818

    瀏覽量

    158159
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Altera Agilex 5系列FPGA與SoC產(chǎn)品榮膺2025全球電子成就獎(jiǎng)

    近日,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 的 Agilex 5 FPGA 與 SoC 產(chǎn)品系列,榮獲 2025 年 AspenCore 全球電子成就獎(jiǎng)(WEAA)的處理器/DSP
    的頭像 發(fā)表于 12-03 11:13 ?427次閱讀

    DSPFPGA之間SRIO通信的問(wèn)題?

    目前在使用DSPFPGA之間通過(guò)SRIO的SWRITE事務(wù)完成雙向數(shù)據(jù)通信,大多數(shù)情況下都正常,但是在我不停的給DSP進(jìn)行燒寫程序時(shí),會(huì)偶爾出錯(cuò),FPGA無(wú)法收到
    發(fā)表于 11-15 16:22

    Altera全新推出MAX 10 FPGA封裝新選擇

    Altera 全新推出 MAX 10 FPGA 封裝新選擇,采用可變間距球柵陣列 (VPBGA) 技術(shù)并已開(kāi)始批量出貨,可為空間受限及 I/O 密集型應(yīng)用的設(shè)計(jì)人員帶來(lái)關(guān)鍵技術(shù)優(yōu)勢(shì)。
    的頭像 發(fā)表于 11-10 16:38 ?1250次閱讀
    <b class='flag-5'>Altera</b>全新推出MAX 10 <b class='flag-5'>FPGA</b>封裝新選擇

    FPGA+DSP/ARM架構(gòu)開(kāi)發(fā)與應(yīng)用

    自中高端FPGA技術(shù)成熟以來(lái),FPGA+DSP/ARM架構(gòu)的硬件設(shè)計(jì)在眾多工業(yè)領(lǐng)域得到廣泛應(yīng)用。例如無(wú)線通信、圖像處理、工業(yè)控制、儀器測(cè)量等。
    的頭像 發(fā)表于 10-15 10:39 ?3663次閱讀
    <b class='flag-5'>FPGA+DSP</b>/ARM架構(gòu)開(kāi)發(fā)與應(yīng)用

    Altera進(jìn)一步擴(kuò)展 Agilex? FPGA 產(chǎn)品組合,全面提升開(kāi)發(fā)體驗(yàn)

    Altera 首席執(zhí)行官 Raghib Hussain 表示:“現(xiàn)階段,Altera 專注于 FPGA 解決方案的運(yùn)營(yíng)與發(fā)展,使我們能夠以更快的速度、更高的敏捷性推動(dòng)創(chuàng)新,更緊密地與客戶互動(dòng),并快速
    發(fā)表于 10-13 11:08 ?1202次閱讀
    <b class='flag-5'>Altera</b>進(jìn)一步擴(kuò)展 Agilex? <b class='flag-5'>FPGA</b> 產(chǎn)品組合,全面提升開(kāi)發(fā)體驗(yàn)

    【 VPX638】青翼凌云科技基于KU115 FPGA+C6678 DSP的6U VPX雙FMC接口通用信號(hào)處理平臺(tái)

    VPX638是一款基于KU115 FPGA + C6678 DSP的6U VPX雙FMC接口通用信號(hào)處理平臺(tái),該平臺(tái)采用一片Xilinx的Kintex UltraScale系列FPGA
    的頭像 發(fā)表于 09-01 13:42 ?445次閱讀
    【 VPX638】青翼凌云科技基于KU115 <b class='flag-5'>FPGA</b>+C6678 <b class='flag-5'>DSP</b>的6U VPX雙FMC接口通用信號(hào)處理平臺(tái)

    使用Altera SoC FPGA提升AI信道估計(jì)效率

    開(kāi)銷急劇擴(kuò)大,導(dǎo)致上行帶寬的利用率出現(xiàn)瓶頸。 ? 為應(yīng)對(duì)這一挑戰(zhàn),Altera 正依托?Agilex SoC FPGA,提供由 AI 驅(qū)動(dòng)的 CSI 壓縮解決方案。結(jié)合 Altera 的?FP
    的頭像 發(fā)表于 08-26 16:27 ?3344次閱讀

    Altera Agilex? 3 FPGA和SoC FPGA

    Altera Agilex? 3 FPGA和SoC FPGA Altera/Intel Agilex? 3 FPGA和SoC
    的頭像 發(fā)表于 08-06 11:41 ?3669次閱讀
    <b class='flag-5'>Altera</b> Agilex? 3 <b class='flag-5'>FPGA</b>和SoC <b class='flag-5'>FPGA</b>

    DGT 互聯(lián)路錐:這項(xiàng)技術(shù)將徹底改變您的公路旅行安全

    交通總局(DGT)隨著聯(lián)網(wǎng)錐標(biāo)的實(shí)施,道路安全進(jìn)入了新紀(jì)元。這項(xiàng)革命性的舉措旨在徹底改變駕駛體驗(yàn),并確保道路施工人員的安全。該技術(shù)于2025年1月正式啟用,將傳統(tǒng)標(biāo)識(shí)與最新的互聯(lián)互通創(chuàng)新技術(shù)相結(jié)合
    的頭像 發(fā)表于 06-29 23:54 ?700次閱讀
    DGT 互聯(lián)路錐:這項(xiàng)技術(shù)將<b class='flag-5'>徹底改變</b>您的公路旅行安全

    Altera Agilex 3 FPGA和SoC產(chǎn)品介紹

    Altera 的 Agilex 3 FPGA 和 SoC 可在不影響性能的前提下顯著提高成本效益。其通過(guò)出色的 Hyperflex FPGA 架構(gòu)、先進(jìn)的收發(fā)器技術(shù)、更高的集成度和更強(qiáng)大的安全
    的頭像 發(fā)表于 06-03 16:40 ?1317次閱讀
    <b class='flag-5'>Altera</b> Agilex 3 <b class='flag-5'>FPGA</b>和SoC產(chǎn)品介紹

    Intel-Altera FPGA:通信行業(yè)的加速引擎,開(kāi)啟高速互聯(lián)新時(shí)代

    Intel-Altera FPGA 是英特爾通過(guò)收購(gòu)Altera公司后獲得的可編程邏輯器件(FPGA)業(yè)務(wù),現(xiàn)以獨(dú)立子公司形式運(yùn)營(yíng),并由私募股權(quán)公司Silver Lake控股51%股權(quán)
    發(fā)表于 04-25 10:19

    Altera大學(xué)成立,助力FPGA教學(xué)發(fā)展與人才培養(yǎng)

    近日,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 宣布成立 Altera 大學(xué),旨在以高效、便捷的方式助力 FPGA 教學(xué)發(fā)展與人才培養(yǎng)。Alte
    的頭像 發(fā)表于 04-19 11:26 ?948次閱讀

    Altera Agilex 7 M系列FPGA正式量產(chǎn)出貨

    近日,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 宣布, Agilex 7 M 系列 FPGA 正式量產(chǎn)出貨,這是現(xiàn)階段業(yè)界領(lǐng)先的集成高帶寬存儲(chǔ)器,并支持 DDR5 和 LPDDR5 存儲(chǔ)器技術(shù)
    的頭像 發(fā)表于 04-10 11:00 ?1187次閱讀

    Altera發(fā)布最新FPGA產(chǎn)品和開(kāi)發(fā)工具套件

    在 2025 國(guó)際嵌入式展(Embedded World 2025)上,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 發(fā)布了專為嵌入式開(kāi)發(fā)者打造的最新可編程解決方案,以進(jìn)一步突破智能邊緣領(lǐng)域的創(chuàng)新
    的頭像 發(fā)表于 03-12 09:47 ?2289次閱讀

    Altera正式獨(dú)立運(yùn)營(yíng):FPGA行業(yè)格局將迎來(lái)新變局

    2025年初,英特爾旗下的Altera宣布了一個(gè)重大決定——正式獨(dú)立運(yùn)營(yíng),成為一家全新的專注于FPGA(現(xiàn)場(chǎng)可編程門陣列)技術(shù)的企業(yè)。在社交媒體平臺(tái)上,Altera公司滿懷自豪地宣布:“今天,我們
    的頭像 發(fā)表于 01-23 15:15 ?1300次閱讀