chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

WAT晶圓接受測試簡介

Semi Connect ? 來源:Semi Connect ? 2024-11-25 15:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

WAT是英文 Wafer Acceptance Test 的縮寫,意思是晶圓接受測試,業(yè)界也稱WAT 為工藝控制監(jiān)測(Process Control Monitor,PCM)。WAT 是在晶圓產(chǎn)品流片結(jié)束之后和品質(zhì)檢驗(yàn)之前,測量特定測試結(jié)構(gòu)的電性參數(shù)。WAT的目的是通過測試晶圓上特定測試結(jié)構(gòu)的電性參數(shù),檢測每片晶圓產(chǎn)品的工藝情況,評估半導(dǎo)體制造過程的質(zhì)量和穩(wěn)定性,判斷晶圓產(chǎn)品是否符合該工藝技術(shù)平臺的電性規(guī)格要求。WAT數(shù)據(jù)可以作為晶圓產(chǎn)品交貨的質(zhì)量憑證,另外 WAT數(shù)據(jù)還可以反映生產(chǎn)線的實(shí)際生產(chǎn)情況,通過收集和分析 WAT 數(shù)據(jù)可以監(jiān)測生產(chǎn)線的情況,也可以判斷生產(chǎn)線變化的趨勢,對可能發(fā)生的情況進(jìn)行預(yù)警。

晶圓上用于收集 WAT數(shù)據(jù)的測試結(jié)構(gòu)稱 WAT 測試結(jié)構(gòu)(WAT testkey)。WAT測試結(jié)構(gòu)并不是設(shè)計(jì)在實(shí)際產(chǎn)品芯片內(nèi)部的,因?yàn)樵O(shè)計(jì)在芯片內(nèi)部要占用額外的芯片面積,而額外的芯片面積會增加芯片的成本,芯片代工廠僅僅把WAT測試結(jié)構(gòu)設(shè)計(jì)在晶圓上芯片(die)之間的劃片槽(Seribe Line)。劃片槽的寬度可以從最小的60μm做到150μm,芯片代工廠依據(jù)芯片切割機(jī)器(Die Saw)的精度要求制定劃片槽的寬度設(shè)計(jì)要求,力求做到最小寬度及最小面積。圖5-1所示劃片槽中的WAT測試結(jié)構(gòu),圖5-1a 是整塊晶圓產(chǎn)品上的芯片,每一個小格子代表一顆芯片;圖5-1b是放大后的圖形,可以看到芯片間的劃片槽;圖5-1c是顯微鏡下的芯片劃片槽,白色的方塊區(qū)域是頂層金屬窗口,通常稱為封裝金屬窗口(Bonding PAD),WAT測試結(jié)構(gòu)在PAD與PAD之間,很多不同的測試結(jié)構(gòu)組成一組測試模組,芯片代工廠會給每組測試模組定義一個名稱,每一片晶圓會包含很多這樣的不同的 WAT測試模組。

WAT 測試結(jié)構(gòu)通常包含該工藝技術(shù)平臺所有的有源器件、無源器件和特定的隔離結(jié)構(gòu)。例如,有源器件包括MOS 晶體管、寄生MOS 晶體管、二極管和雙極型晶體管等,但是在標(biāo)準(zhǔn)的CMOS 工藝技術(shù)中,僅僅把 MOS 晶體管和寄生 MOS 晶體管作為必要的WAT測試結(jié)構(gòu),而二極管和雙極型晶體管是非必要的WAT測試結(jié)構(gòu)。無源器件包括方塊電阻、通孔接觸電阻、金屬導(dǎo)線電阻和電容等。隔離結(jié)構(gòu)包括有源區(qū)(AA)之間的隔離,多晶硅之間的隔離和金屬之間的隔離。WAT 參數(shù)是指有源器件、無源器件和隔離結(jié)構(gòu)的電學(xué)特性參數(shù)。

WAT測試是非常重要的,因?yàn)檫@是晶圓產(chǎn)品出貨前第一次經(jīng)過一套完整的電學(xué)特性測試流程,通過 WAT數(shù)據(jù)來檢驗(yàn)晶圓產(chǎn)品是否符合該工藝技術(shù)平臺的電性規(guī)格要求,以及工藝制造過程是否存在異常。

WAT數(shù)據(jù)有很多方面的用途,把它歸納為以下七大類:

第一,WAT 數(shù)據(jù)可以作為晶圓產(chǎn)品出貨的判斷依據(jù),對晶圓產(chǎn)品進(jìn)行質(zhì)量檢驗(yàn)。所有的WAT數(shù)據(jù)必須符合電性規(guī)格要求,否則不允許出貨給客戶。

第二,對WAT數(shù)據(jù)進(jìn)行數(shù)理統(tǒng)計(jì)分析。通過收集 WAT數(shù)據(jù),獲取工藝技術(shù)平臺生產(chǎn)線的工藝信息,檢測各個 WAT參數(shù)的波動問題,評估工藝的變化的趨勢(如最近一段時間某一技術(shù)平臺 MOS 晶體管 Vt的數(shù)值按生產(chǎn)時間排列是否有逐漸變大或者變小趨勢),從而可以對工藝生產(chǎn)線進(jìn)行預(yù)警,還可以通過分析特定的 WAT參數(shù)的數(shù)據(jù)得知相關(guān)工藝步驟的工藝穩(wěn)定性。

第三,通過特定的 WAT 測試結(jié)構(gòu)監(jiān)測客戶特別要求的器件結(jié)構(gòu),檢測它們是否符合電性規(guī)格要求。

第四,通過 WAT 數(shù)據(jù)對客戶反饋回來的異常晶圓產(chǎn)品進(jìn)行分析。對 WAT數(shù)據(jù)與良率(CP)做相關(guān)性,可以得到每個 WAT參數(shù)與CP 的相關(guān)性,再檢查相關(guān)性最強(qiáng)的WAT參數(shù)的相關(guān)工藝情況,這樣可以快速找出有問題的相關(guān)工藝步驟。

第五,代工廠內(nèi)部隨機(jī)審查晶圓的可靠性測試(金屬互連線電遷移和柵氧化層的壽命等)。

第六,為器件工藝建模提供數(shù)據(jù),通過測試不同尺寸器件的 WAT 參數(shù)數(shù)據(jù),進(jìn)行器件建模。

第七,測試和分析特定的WAT測試結(jié)構(gòu),改善工藝,或者開發(fā)下一代工藝技術(shù)平臺。

e0d88dbe-aac7-11ef-93f3-92fbcf53809c.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    462

    文章

    53179

    瀏覽量

    453656
  • 測試
    +關(guān)注

    關(guān)注

    8

    文章

    5898

    瀏覽量

    130252
  • 晶圓
    +關(guān)注

    關(guān)注

    53

    文章

    5294

    瀏覽量

    131134

原文標(biāo)題:WAT 簡介-----《集成電路制造工藝與工程應(yīng)用》 溫德通 編著

文章出處:【微信號:Semi Connect,微信公眾號:Semi Connect】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    什么是測試?怎樣進(jìn)行測試?

    `測試是對晶片上的每個晶粒進(jìn)行針測,在檢測頭裝上以金線制成細(xì)如毛發(fā)之探針(probe),與晶粒上的接點(diǎn)(pad)接觸,測試其電氣特性,不合格的晶粒會被標(biāo)上記號,而后當(dāng)晶片依晶粒為單
    發(fā)表于 12-01 13:54

    CIS測試

    請問有人用過Jova Solutions的ISL-4800圖像測試儀嗎,還有它可否作為CIS測試的tester,謝謝!
    發(fā)表于 03-29 15:49

    針測制程介紹

    針測制程介紹  針測(Chip Probing;CP)之目的在于針對芯片作電性功能上的 測試(Test),使 IC 在進(jìn)入構(gòu)裝前先行
    發(fā)表于 05-11 14:35

    測試探針臺的組成以及測試的重要性和要求

    就像其他較大的電子元件一樣,半導(dǎo)體在制造過程中也經(jīng)過大量測試。 這些檢查之一是#測試#,也稱為電路探測(CP)或電子管芯分類(EDS)。這是一種將特殊
    發(fā)表于 10-14 10:25 ?1w次閱讀

    及芯片測試

    測試:接觸測試、功耗測試、輸入漏電測試、輸出電平測試
    發(fā)表于 04-09 15:55 ?108次下載

    什么是WAT接受測試)?為什么要用WAT?

    集成電路的設(shè)計(jì)十分復(fù)雜,動輒使用數(shù)百萬到數(shù)十億個邏輯門數(shù)量(gate count),每一個邏輯門和其他器件的電性參數(shù)必須同時達(dá)到標(biāo)準(zhǔn),否則芯片可能無法正常運(yùn)作。一片圓通常有數(shù)十到數(shù)萬個芯片,保持制程的均一性相當(dāng)重要。
    發(fā)表于 11-30 12:32 ?1.6w次閱讀

    測試設(shè)備的指尖—探針卡

    測試的方式主要是通過測試機(jī)和探針臺的聯(lián)動,在測試過程中,測試機(jī)臺并不能直接對待測
    的頭像 發(fā)表于 05-11 14:35 ?5233次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>測試</b>設(shè)備的指尖—探針卡

    封裝測試什么意思?

    封裝測試什么意思? 封裝測試是指對半導(dǎo)體芯片(
    的頭像 發(fā)表于 08-24 10:42 ?3064次閱讀

    芯片的幾個重要測試環(huán)節(jié)-CP、FT、WAT

    半導(dǎo)體生產(chǎn)流程由制造,測試,芯片封裝和封裝后測試組成。而
    的頭像 發(fā)表于 12-01 09:39 ?1.1w次閱讀
    芯片的幾個重要<b class='flag-5'>測試</b>環(huán)節(jié)-CP、FT、<b class='flag-5'>WAT</b>

    一文解析半導(dǎo)體測試系統(tǒng)

    測試的對象是,而由許多芯片組成,
    發(fā)表于 04-23 16:56 ?3236次閱讀
    一文解析半導(dǎo)體<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>測試</b>系統(tǒng)

    CP測試WAT測試有什么區(qū)別

    測試過程中,CP測試(Chip Probing)和WAT測試(Wafer Acceptance Test)是兩個非常重要的測試環(huán)節(jié)。盡管它
    的頭像 發(fā)表于 11-22 10:52 ?1967次閱讀
    CP<b class='flag-5'>測試</b>和<b class='flag-5'>WAT</b><b class='flag-5'>測試</b>有什么區(qū)別

    一文看懂測試(WAT)

    隨著半導(dǎo)體技術(shù)的快速發(fā)展,接受測試(Wafer Acceptance Test,WAT)在半導(dǎo)體制造過程中的地位日益凸顯。
    的頭像 發(fā)表于 01-23 14:11 ?7756次閱讀
    一文看懂<b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>測試</b>(<b class='flag-5'>WAT</b>)

    接受測試中的閾值電壓測試原理

    在芯片制造的納米世界里,閾值電壓(Threshold Voltage, Vth)如同人體的“血壓值”——微小偏差即可導(dǎo)致系統(tǒng)性崩潰。作為接受測試(
    的頭像 發(fā)表于 05-21 14:10 ?1602次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>圓</b><b class='flag-5'>接受</b><b class='flag-5'>測試</b>中的閾值電壓<b class='flag-5'>測試</b>原理

    盛華推出測試WAT PCM用Probe Card探針卡

    探針卡, WAT,PCM測試
    的頭像 發(fā)表于 06-26 19:23 ?475次閱讀

    制造中的WAT測試介紹

    Wafer Acceptance Test (WAT) 是制造中確保產(chǎn)品質(zhì)量和可靠性的關(guān)鍵步驟。它通過對上關(guān)鍵參數(shù)的測量和分析,幫助
    的頭像 發(fā)表于 07-17 11:43 ?2205次閱讀