chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

利用P4與Vivado工具簡(jiǎn)化數(shù)據(jù)包處理設(shè)計(jì)

Xilinx賽靈思官微 ? 來(lái)源:Xilinx賽靈思官微 ? 2024-12-04 09:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

AMD Vitis Networking P4 工具 ( VNP4 ) 是一種高級(jí)設(shè)計(jì)環(huán)境,針對(duì) FPGA 和自適應(yīng) SoC 的包處理數(shù)據(jù)平面,可實(shí)現(xiàn)簡(jiǎn)化設(shè)計(jì)的效果。它能夠?qū)⒂?P4 編寫(xiě)的設(shè)計(jì)轉(zhuǎn)換為設(shè)備就緒的 RTL 代碼,以實(shí)現(xiàn)最佳的硬件實(shí)現(xiàn)。使用 VNP4,您可以顯著減少開(kāi)發(fā)基于設(shè)備的數(shù)據(jù)包處理系統(tǒng)所需的工程工作量,同時(shí)仍能實(shí)現(xiàn)每 LUT 或每 RAM 的高性能。本白皮書(shū)概述了使用 VNP4 進(jìn)行設(shè)計(jì)的優(yōu)點(diǎn)。

VNP4 的優(yōu)勢(shì)大致可分為兩類(lèi):減少工程工作量和取得高質(zhì)量、高性能結(jié)果。

6d8b76fe-ac53-11ef-93f3-92fbcf53809c.png

1

生產(chǎn)力:解決方案可以減少開(kāi)發(fā)工作量。

2

加快原型開(kāi)發(fā)與上市周期:加快設(shè)計(jì)周期有助于您的產(chǎn)品更早上市。實(shí)現(xiàn)多個(gè)設(shè)計(jì)選項(xiàng)的迭代更為簡(jiǎn)便、快速。

3

特性:廣泛的特性有助于您實(shí)現(xiàn)產(chǎn)品差異化,包括 User Metadata 和 User Externs 中的選項(xiàng)。

4

遷移:設(shè)計(jì)意圖可以從一個(gè) FPGA 或 SoC 遷移到另一個(gè)。

5

擴(kuò)展:由 VNP4 生成的數(shù)據(jù)包處理塊可以并行或串行部署,以支持諸如多級(jí)解析和多數(shù)據(jù)流水線(xiàn)系統(tǒng)等功能。

6

領(lǐng)域特異性:這種高級(jí)抽象解決方案具有領(lǐng)域特異性,使您能夠在不犧牲性能情況下充分發(fā)揮抽象的優(yōu)勢(shì)。

7

面向數(shù)據(jù)包處理的 FPGA 專(zhuān)業(yè)知識(shí):此解決方案以及硬件實(shí)現(xiàn)的質(zhì)量印證了著我們?cè)诟咄掏铝繑?shù)據(jù)包處理領(lǐng)域深耕高速 FPGA 設(shè)計(jì)與存儲(chǔ)器子系統(tǒng)多年的經(jīng)驗(yàn)。

8

性能:此系統(tǒng)已經(jīng)進(jìn)行全新設(shè)計(jì),以確保高吞吐量、低時(shí)延和最低資源占用。

編程協(xié)議不受數(shù)據(jù)包處理影響

P4 是一種行業(yè)標(biāo)準(zhǔn)的、領(lǐng)域特定的編程語(yǔ)言,用于需求捕獲且不依賴(lài)變成協(xié)議。VNP4 可以將 P4

設(shè)計(jì)意圖轉(zhuǎn)換為 AMD FPGA 或自適應(yīng) SoC 的設(shè)計(jì)解決方案,并支持程序員通過(guò)明確指定報(bào)頭與數(shù)據(jù)包處理要求創(chuàng)建新的數(shù)據(jù)平面。為了實(shí)現(xiàn) P4 的設(shè)計(jì),編譯器將預(yù)期功能映射到 VNP4 RTL 引擎與軟件驅(qū)動(dòng)程序的定制數(shù)據(jù)平面架構(gòu)上。該映射選擇適當(dāng)?shù)囊骖?lèi)型,并根據(jù) P4 指定的處理對(duì)其進(jìn)行定制。用于實(shí)現(xiàn)此目標(biāo)的專(zhuān)用引擎包括解析引擎、匹配操作引擎和反向解析引擎,均根據(jù)應(yīng)用特定的需求生成。

生成的 RTL 集成到 AMD Vivado 設(shè)計(jì)套件的封裝 IP 中,可以立即與其它標(biāo)準(zhǔn) IP(如媒體訪(fǎng)問(wèn)控制器)結(jié)合使用,以創(chuàng)建完整的設(shè)備設(shè)計(jì)。然后對(duì)設(shè)計(jì)進(jìn)行綜合,并為目標(biāo)設(shè)備生成 bit 文件。即使在生成綜合設(shè)計(jì)數(shù)據(jù)之前,也可以獲得關(guān)鍵的設(shè)計(jì)指標(biāo),如所需的時(shí)延和存儲(chǔ)器資源。

現(xiàn)有 AMD 解決方案基于數(shù)百個(gè)客戶(hù)反饋意見(jiàn)以及從早期迭代收集的信息優(yōu)化而成。最新一代工具的三大特點(diǎn)包括:

原生支持 P416 語(yǔ)言

算法內(nèi)容可尋址存儲(chǔ)器技術(shù)

致力于實(shí)現(xiàn)高效資源利用和可靠時(shí)序收斂

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618570
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4392

    瀏覽量

    222796
  • 數(shù)據(jù)包
    +關(guān)注

    關(guān)注

    0

    文章

    269

    瀏覽量

    24995
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    835

    瀏覽量

    68787

原文標(biāo)題:白皮書(shū) | 利用 P4 與 Vivado 工具簡(jiǎn)化數(shù)據(jù)包處理設(shè)計(jì)

文章出處:【微信號(hào):賽靈思,微信公眾號(hào):Xilinx賽靈思官微】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    【版本控制教程】如何使用Unreal Engine 5 + UE源代碼控制(Perforce P4

    項(xiàng)目越大,越需要靠譜的版本控制系統(tǒng)。Perforce P4不僅是Epic官方推薦的源代碼控制工具,更是大廠(chǎng)團(tuán)隊(duì)協(xié)作的核心支持之一。如何配置P4+UE?手把手教你怎么用↓↓↓
    的頭像 發(fā)表于 06-25 11:22 ?223次閱讀
    【版本控制教程】如何使用Unreal Engine 5 + UE源代碼控制(Perforce <b class='flag-5'>P4</b>)

    直觀(guān)易用的版本控制客戶(hù)端:Perforce P4 One簡(jiǎn)介及常見(jiàn)問(wèn)題解答

    P4 One界面簡(jiǎn)潔、操作直觀(guān),特別適合處理圖像、3D模型、視頻等二進(jìn)制資產(chǎn)的創(chuàng)意團(tuán)隊(duì)。無(wú)論是P4老用戶(hù)還是新手,都能快速上手,關(guān)鍵是——完全免費(fèi)!
    的頭像 發(fā)表于 06-05 10:12 ?346次閱讀
    直觀(guān)易用的版本控制客戶(hù)端:Perforce <b class='flag-5'>P4</b> One簡(jiǎn)介及常見(jiàn)問(wèn)題解答

    藍(lán)牙數(shù)據(jù)通道空口數(shù)據(jù)包

    -> M #1 #1 #2 #2 #3 M -> S #0 #1 #1 #0 #4 S -> M #0 #0 #1 #1 我們來(lái)分析#3數(shù)據(jù)包,#3是master
    發(fā)表于 06-03 10:51

    Perforce P4產(chǎn)品簡(jiǎn)介:無(wú)限擴(kuò)展+全球協(xié)作+安全管控+工具集成

    P4中文版產(chǎn)品簡(jiǎn)介,由龍智整理,歡迎下載&交流探討。來(lái)看看為什么3A游戲、虛擬制片、半導(dǎo)體團(tuán)隊(duì)都在用P4進(jìn)行版本控制。還未用過(guò)的小伙伴,也歡迎聯(lián)系免費(fèi)體驗(yàn)!
    的頭像 發(fā)表于 05-30 13:32 ?174次閱讀
    Perforce <b class='flag-5'>P4</b>產(chǎn)品簡(jiǎn)介:無(wú)限擴(kuò)展+全球協(xié)作+安全管控+<b class='flag-5'>工具</b>集成

    為UART、MCXA142實(shí)現(xiàn)ISP通信的主機(jī)端,發(fā)送Ping數(shù)據(jù)包并收到預(yù)期的響應(yīng),發(fā)送和接收數(shù)據(jù)包的典型順序是什么?

    我想為 UART、MCXA142 實(shí)現(xiàn) ISP 通信的主機(jī)端。我發(fā)送 Ping 數(shù)據(jù)包并收到預(yù)期的響應(yīng)。發(fā)送和接收數(shù)據(jù)包的典型順序是什么? 此刻,我的照片是這樣的: 1. 發(fā)送 Ping 2. 接收 Ping 響應(yīng) 3. 在成幀
    發(fā)表于 04-03 08:05

    Perforce品牌及產(chǎn)品名更新:涵蓋版本控制Perforce P4(原Helix Core)、靜態(tài)代碼分析Perforce QAC(原Helix QAC)等

    Perforce推出全新P4平臺(tái)及P4 One客戶(hù)端!從廣為人知的“P4”到Helix Core到Perforce P4,此次品牌重塑是一次初心回歸,也是對(duì)開(kāi)發(fā)者和數(shù)字創(chuàng)作團(tuán)隊(duì)需求的深
    的頭像 發(fā)表于 03-28 15:04 ?598次閱讀
    Perforce品牌及產(chǎn)品名更新:涵蓋版本控制Perforce <b class='flag-5'>P4</b>(原Helix Core)、靜態(tài)代碼分析Perforce QAC(原Helix QAC)等

    為什么無(wú)法通過(guò)demo_feature_L2_bridge_vlan上的PFE轉(zhuǎn)發(fā)VLAN標(biāo)記的以太網(wǎng)數(shù)據(jù)包?

    :LinuxBSP 43.0.0 PFE 固件 1.10.0 - PC0 連接到 emac0 (P4) - PC1 連接到 emac1 (P5) 問(wèn)題: 我正在嘗試運(yùn)行 libfci 隨附
    發(fā)表于 03-25 08:05

    I2C總線(xiàn)數(shù)據(jù)包結(jié)構(gòu)詳解

    。以下是I2C總線(xiàn)數(shù)據(jù)包結(jié)構(gòu)的詳解: 一、I2C總線(xiàn)數(shù)據(jù)包的基本組成 I2C總線(xiàn)上的數(shù)據(jù)傳輸以數(shù)據(jù)包為單位進(jìn)行,每個(gè)數(shù)據(jù)包包含起始信號(hào)、設(shè)備
    的頭像 發(fā)表于 01-17 15:46 ?811次閱讀

    mtu配置步驟詳解 mtu與數(shù)據(jù)包丟失的關(guān)系

    MTU(Maximum Transmission Unit)即最大傳輸單元,是指一種通信協(xié)議的某一層上面所能通過(guò)的最大數(shù)據(jù)報(bào)大小,單位是字節(jié)。MTU配置步驟及其與數(shù)據(jù)包丟失的關(guān)系如下: MTU配置
    的頭像 發(fā)表于 12-16 14:33 ?2589次閱讀

    P4在SDN中的重要性

    ,數(shù)據(jù)平面依賴(lài)于固定功能,僅能使用有限數(shù)量的協(xié)議來(lái)轉(zhuǎn)發(fā)數(shù)據(jù)包P4(獨(dú)立于編程協(xié)議的數(shù)據(jù)包處理器)語(yǔ)言的出現(xiàn)使得對(duì)SDN
    的頭像 發(fā)表于 11-06 10:10 ?1355次閱讀
    <b class='flag-5'>P4</b>在SDN中的重要性

    華納云:服務(wù)器平均響應(yīng)時(shí)間和數(shù)據(jù)包大小之間的影響

    服務(wù)器的平均響應(yīng)時(shí)間與數(shù)據(jù)包大小有一定的關(guān)系,但這只是影響響應(yīng)時(shí)間的眾多因素之一。具體來(lái)說(shuō),數(shù)據(jù)包大小對(duì)服務(wù)器響應(yīng)時(shí)間的影響可以從以下幾個(gè)方面來(lái)理解: 1.數(shù)據(jù)傳輸時(shí)間 影響: 較大的數(shù)據(jù)包
    的頭像 發(fā)表于 10-10 14:01 ?609次閱讀

    鞍山163.18平米戶(hù)外P4條柵屏安裝完工

    近期,我公司在鞍山成功完成了一項(xiàng)特殊項(xiàng)目——163.18㎡戶(hù)外P4條柵屏的安裝,這一項(xiàng)目的圓滿(mǎn)完成,不僅展示了我們的技術(shù)實(shí)力,更體現(xiàn)了我們對(duì)品質(zhì)及細(xì)節(jié)的追求。鞍山P4戶(hù)外LED條柵屏安裝完工單條立式
    的頭像 發(fā)表于 09-04 15:14 ?490次閱讀
    鞍山163.18平米戶(hù)外<b class='flag-5'>P4</b>條柵屏安裝完工

    P4 Suite for FPGA面市 P4 Suite for FPGA主要功能解析

    發(fā)展為虛擬蜂窩基站路由器 (vCSR) 等各類(lèi)網(wǎng)絡(luò)應(yīng)用打開(kāi)了新大門(mén)。 P4 Suite for FPGA是一項(xiàng) 高級(jí)設(shè)計(jì)工具, 有望變革整個(gè)網(wǎng)絡(luò)行業(yè)。它能夠基于P4描述自動(dòng)生成數(shù)據(jù)包
    的頭像 發(fā)表于 07-25 14:55 ?1381次閱讀

    請(qǐng)問(wèn)DCTCP與DCUDP 的登錄數(shù)據(jù)包和心跳數(shù)據(jù)包與服務(wù)器端是如何交互的?

    DCTCP與DCUDP的登錄數(shù)據(jù)包和心跳數(shù)據(jù)包與服務(wù)器端是如何交互的?
    發(fā)表于 07-25 06:37

    esp8266怎么做才能每秒發(fā)送更多的數(shù)據(jù)包呢?

    數(shù)據(jù)包的速度,即每秒大約 50 個(gè) UDP 數(shù)據(jù)包。高波特率唯一改變的是,在數(shù)據(jù)包較大的情況下,我可以以與輕量級(jí)數(shù)據(jù)包相同的速度發(fā)送數(shù)據(jù)包。
    發(fā)表于 07-22 08:00