chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DCDC 芯片無輸出的問題的調(diào)試經(jīng)驗(yàn)

eeDesigner ? 2025-01-24 16:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

該文檔聚焦于 DCDC 芯片無輸出的問題,分享調(diào)試經(jīng)驗(yàn),幫助工程師解決實(shí)際電路調(diào)試中的難題,主要內(nèi)容包括:
*附件:【調(diào)試經(jīng)驗(yàn)分享】DCDC芯片沒有輸出怎么辦?.pdf

  1. 檢查輸入引腳電壓 :芯片輸入電壓需在正常范圍,過低無法工作,過高會損壞芯片。使用示波器測量輸入電容端或芯片輸入引腳電壓波形,確保電壓平穩(wěn)且在推薦工作區(qū)間。
  2. 檢查 EN 腳(或類似引腳) :EN 腳電壓要高于啟動閾值芯片才能正常工作,且不能超管腳耐壓??赏獠抗╇娀蛏侠礁唠娖绞鼓?,內(nèi)部集成穩(wěn)壓管,通過合適阻值電阻上拉防止過壓損壞。不同輸入電壓情況,上拉方式有差異,高輸入電壓時常用分壓電阻分壓。
  3. 部分?jǐn)?shù)字芯片需軟件使能 :某些數(shù)字芯片默認(rèn)無輸出,如特定應(yīng)用場景下,需通過軟件修改芯片寄存器來使能。
  4. 檢查 VCC 腳 :VCC 腳用于給芯片內(nèi)部供電,不同芯片 VCC 電壓范圍不同,可查規(guī)格書。若輸入和 EN 腳電壓正常但 VCC 電壓異常,先檢查芯片焊接,若焊接無問題則檢查貨源。
  5. 檢查輸出是否短路 :若輸出短路,先檢查空板,再拆掉芯片判斷。芯片摘掉不短路,可能芯片損壞;芯片摘掉仍短路,需檢查輸出電容或后級負(fù)載等其他器件。
  6. 測量 BOOT 腳波形分析工作狀態(tài) :若芯片開關(guān)循環(huán)動作,大概率觸發(fā)某種保護(hù),查看規(guī)格書核對保護(hù)觸發(fā)情況。若芯片長時間不動作,抓取啟動波形,無開關(guān)動作則建議換芯片重試。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DCDC
    +關(guān)注

    關(guān)注

    29

    文章

    897

    瀏覽量

    74723
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    IP6546?? 3A?輸出電流,集成 DCP?輸出協(xié)議的降壓 DCDC

    IP6546 3A輸出電流,集成 DCP輸出協(xié)議的降壓 DCDC3簡介IP6546是一款集成同步開關(guān)的降壓轉(zhuǎn)換器、支持 DCP(BC1.2、Apple和三星)輸出協(xié)議,為車載充電器、適
    發(fā)表于 09-26 18:22 ?0次下載

    低軌衛(wèi)星應(yīng)用:MCU、CANFD與DCDC芯片的集成解決方案

    隨著低軌衛(wèi)星技術(shù)的迅速發(fā)展,其在地球觀測、通信和導(dǎo)航等領(lǐng)域的應(yīng)用日益廣泛。本文綜述了MCU、CANFD收發(fā)器和DCDC芯片在低軌衛(wèi)星中的技術(shù)特點(diǎn)、試驗(yàn)驗(yàn)證及集成應(yīng)用。
    的頭像 發(fā)表于 09-19 17:39 ?548次閱讀
    低軌衛(wèi)星應(yīng)用:MCU、CANFD與<b class='flag-5'>DCDC</b><b class='flag-5'>芯片</b>的集成解決方案

    AD5611芯片電壓輸出是怎么回事?

    同一批次芯片,500片,有12片測試電壓輸出,12片異常的芯片輸出電壓為0,測試SPI波形正常,輸入電壓為3.5V滿足其要求,SPI
    發(fā)表于 08-13 07:23

    LTC3862-1芯片驅(qū)動輸出是怎么回事?

    在場內(nèi)測試升壓以及帶負(fù)載3A都能穩(wěn)定運(yùn)行。但是部分產(chǎn)品出產(chǎn)后到了用戶那邊,運(yùn)行一段時間后就出現(xiàn)了ltc3862驅(qū)動信號輸出,升壓的情況。檢查電路周圍元器件均正常,僅僅是更換ltc3862
    發(fā)表于 07-30 07:51

    【實(shí)驗(yàn)】DCDC芯片離奇“暴斃”!熱插拔背后的致命陷阱

    在日常工作中,電子工程師們是不是常被一些莫名奇妙的故障搞得焦頭爛額?今天,就給大家分享一段筆者親身經(jīng)歷的“電子破案記”,關(guān)乎一個在正常供電下,卻因熱插拔瞬間“暴斃”的DCDC芯片,一起來看看背后
    的頭像 發(fā)表于 05-08 19:33 ?566次閱讀
    【實(shí)驗(yàn)】<b class='flag-5'>DCDC</b><b class='flag-5'>芯片</b>離奇“暴斃”!熱插拔背后的致命陷阱

    HPM6E80芯片異常

    Hi,大家好,我這邊參考官網(wǎng)的評估板做了一款產(chǎn)品,發(fā)現(xiàn)芯片不能正常工作,更新不了程序,DCDC_LP輸出電壓異常(DCDC_LP輸出電壓為0
    發(fā)表于 03-13 17:52

    FPGA設(shè)計調(diào)試流程

    調(diào)試,即Debug,有一定開發(fā)經(jīng)驗(yàn)的人一定會明確這是設(shè)計中最復(fù)雜最磨人的部分。對于一個龐大復(fù)雜的FPGA工程而言,出現(xiàn)問題的概率極大,這時如果沒有一個清晰的Debug思路,調(diào)試過程只能是像
    的頭像 發(fā)表于 03-04 11:02 ?1471次閱讀
    FPGA設(shè)計<b class='flag-5'>調(diào)試</b>流程

    DCDC降壓芯片和線性穩(wěn)壓器的區(qū)別

    期性地打開和關(guān)閉,以控制電流的流動。當(dāng)開關(guān)閉合時,輸入電壓直接施加在電感上,電感開始儲存能量;當(dāng)開關(guān)斷開時,電感釋放儲存的電能,繼續(xù)為負(fù)載供電,并通過輸出電容平滑輸出電壓。DCDC芯片
    發(fā)表于 02-14 11:40

    調(diào)試ADS1258過程中,當(dāng)START輸入高電平的時候, /DRDY信號一直為高,低電平輸出,為什么?

    調(diào)試ADS1258過程中,配置都是正確的了,但是當(dāng)START輸入高電平的時候, /DRDY信號一直為高,低電平輸出,這問題怎么分析,沒什么頭緒,芯片配置正常后,應(yīng)該啟動START
    發(fā)表于 12-27 06:42

    使用afe7070芯片配置后只有本振信號輸出,DAC數(shù)據(jù)輸出,為什么?

    使用afe7070芯片配置后只有本振信號輸出DAC數(shù)據(jù)輸出。 (使用afe7070的評估軟件生成的寄存器值,并通過spi讀回了內(nèi)部的寄存器值,設(shè)置afe7070工作模式為sign
    發(fā)表于 12-23 06:45

    DAC128S085為什么輸出?

    設(shè)置ch1碼值為500。 邏輯分析儀抓包時序圖如下: 但是測試發(fā)現(xiàn)dac通道輸出。即使改發(fā)送廣播模式,也各個通道輸出。 請問能否根據(jù)以上信息給點(diǎn)解決問題的建議。
    發(fā)表于 12-02 06:23

    電源管理芯片DCDC、LDO、IGBT、MOSFET、功率接口、PMIC、電壓模塊)選型手冊介紹

    電源管理芯片主要有:降壓DCDC轉(zhuǎn)換器、升壓DCDC轉(zhuǎn)換器升降壓DCDC轉(zhuǎn)換器高壓 LDO、低壓LDO、高性能LDOIGBT/MOSFET柵級驅(qū)動器、PWM
    發(fā)表于 11-30 12:49 ?1次下載

    電源環(huán)路快速調(diào)試理論與經(jīng)驗(yàn)

    電源環(huán)路快速調(diào)試理論與經(jīng)驗(yàn) 在工程實(shí)際應(yīng)用中,下圖所示有源補(bǔ)償網(wǎng)絡(luò)最常見: 有源補(bǔ)償網(wǎng)絡(luò)(一)的簡圖如下所示: 以上均屬于有源超前-滯后補(bǔ)償網(wǎng)絡(luò),其傳遞函數(shù)、零點(diǎn)和極點(diǎn)的推導(dǎo)公式詳見徐德鴻教授所著
    的頭像 發(fā)表于 11-28 10:59 ?942次閱讀
    電源環(huán)路快速<b class='flag-5'>調(diào)試</b>理論與<b class='flag-5'>經(jīng)驗(yàn)</b>

    使用TAS5630B做PBTL輸出調(diào)試輸出怎么解決?

    一個功放板,使用TAS5630B做PBTL輸出,目前調(diào)試輸出。SD,OTW引腳均輸出高電平,沒有報錯。但是空載情況下測試outA,B,
    發(fā)表于 10-25 07:36

    FPGA芯片怎么進(jìn)行HDMI信號輸入

    FPGA 在外部PHY芯片情況下輸出HDMI,目前是比較成熟的方案(外部電路需要轉(zhuǎn)換成TMDS電平)。在PHY芯片情況下怎么進(jìn)行HDMI
    的頭像 發(fā)表于 10-24 18:11 ?2739次閱讀
    FPGA<b class='flag-5'>無</b><b class='flag-5'>芯片</b>怎么進(jìn)行HDMI信號輸入