chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA的電源管理不簡單,五個設(shè)計死角一定不可忽視

模擬對話 ? 2018-03-16 11:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

關(guān)于為FPGA應(yīng)用設(shè)計優(yōu)秀的電源管理解決方案已經(jīng)有許多技術(shù)討論,因為這不是一項簡單的任務(wù)。此任務(wù)的一個方面涉及找到合適的解決方案并選擇最合適的電源管理產(chǎn)品,另一方面則是如何優(yōu)化用于FPGA的實際解決方案。

尋找合適的電源解決方案

尋找功率FPGA最佳解決方案并非易事。許多供應(yīng)商推銷某些適用于FPGA的產(chǎn)品。什么使得選擇專門為FPGA供電的DC-DC轉(zhuǎn)換器不多。一般而言,所有功率轉(zhuǎn)換器都可用于為FPGA供電。針對某些產(chǎn)品的建議通?;谝韵率聦崳涸S多FPGA應(yīng)用需要多個電壓軌,例如用于FPGA內(nèi)核,I / O以及用于DDR存儲器終端的附加軌道。通常將PMIC(電源管理集成電路)(其中多個DC-DC轉(zhuǎn)換器全部集成到單個調(diào)節(jié)器芯片中)為首選。

一種尋找為特定FPGA供電的良好解決方案的流行方式是使用許多FPGA供應(yīng)商提供的預(yù)先存在的電源管理參考設(shè)計。這是優(yōu)化設(shè)計的一個很好的起點。然而,這種設(shè)計的修改往往是必要的,因為帶有FPGA的系統(tǒng)通常需要額外的電壓軌和負載,這些電源軌也需要供電。對參考設(shè)計的補充通常也是必要的。需要考慮的另一件事是FPGA的輸入功率不是固定的。輸入電壓很大程度上取決于實際的邏輯電平以及FPGA正在實施的設(shè)計。完成對電源管理參考設(shè)計的修改后,它將與參考設(shè)計的原始建議看起來有所不同。

圖1圖1. LTpowerCAD工具選擇合適的DC-DC轉(zhuǎn)換器來為FPGA供電。

LTpowerCAD可用于為各個電壓軌提供電源解決方案。它還提供了一系列參考設(shè)計,為設(shè)計人員提供了一個很好的起點。可從ADI公司網(wǎng)站免費下載LTpowerCAD。

一旦選擇了電源架構(gòu)和單個電壓轉(zhuǎn)換器,我們就需要選擇合適的無源元件并設(shè)計電源。當(dāng)這樣做時,我們需要牢記FPGA的特殊負載要求。

這些是:

個人目前的要求

電壓軌排序

電壓軌的單調(diào)上升

快速功率瞬態(tài)

電壓準確度

個人電流要求

任何FPGA的實際電流消耗在很大程度上取決于用例。不同的時鐘和不同的FPGA內(nèi)容需要不同的功率。因此,在FPGA系統(tǒng)設(shè)計過程中,典型FPGA設(shè)計的最終電源規(guī)格必然會發(fā)生變化。FPGA制造商提供的功耗估算工具有助于計算解決方案所需的功率級別。在構(gòu)建實際硬件之前,這些信息非常有用。盡管如此,F(xiàn)PGA的設(shè)計需要是最終的,或者至少接近最終的,以便利用這種功率估計器獲得有意義的結(jié)果。

通常情況下,工程師會考慮最大的FPGA電流來設(shè)計電源。然后,如果事實證明,實際的FPGA設(shè)計需要更少的功率,它們會縮減電源。

電壓軌序列

許多FPGA需要不同的電源電壓軌才能以特定的順序出現(xiàn)。在I / O電壓上升之前,通常需要提供內(nèi)核電壓。否則一些FPGA將被損壞。為了避免這種情況,電源需要按正確的順序排序。通過使用標準DC-DC轉(zhuǎn)換器上的使能引腳,可以輕松完成簡單的上電順序。但是,通常還需要控制降序測序。僅啟用引腳排序時,很難取得好的結(jié)果。更好的解決方案是使用具有高級集成式排序功能的PMIC,例如ADP5014。圖2中以紅色表示可啟動可逆向逆序排列的特殊電路模塊。

圖2圖2. ADP5014 PMIC,集成了對靈活的上行和下行排序的支持。

圖3顯示了使用此設(shè)備完成的排序。ADP5014上的延遲(DL)引腳可以輕松調(diào)整上行和下行時序的時間延遲。

如果使用單獨的電源,附加的測序芯片可以負責(zé)所需的開/關(guān)順序。LTC2924就是一個例子,它可以控制DC-DC轉(zhuǎn)換器的使能引腳來打開和關(guān)閉電源,或者它可以驅(qū)動高端N溝道MOSFET來連接和分離FPGA到某個電壓軌。

圖3圖3.多個FPGA電源電壓的啟動和關(guān)閉順序。

電壓軌的單調(diào)上升

除了電壓排序之外,啟動過程中電壓的單調(diào)上升也可能是必要的。這意味著電壓只會線性上升,如圖4中的電壓A所示。此圖中的電壓B顯示電壓不是單調(diào)上升的示例。當(dāng)負載在啟動過程中開始以一定的電壓電平拉動大電流時會發(fā)生這種情況。防止這種情況的一種方法是允許更長時間的電源軟啟動并選擇能夠快速提供大量電流的電源轉(zhuǎn)換器。

圖4圖4.電壓A單調(diào)上升,電壓B不單調(diào)上升。

快速功率瞬變

FPGA的另一個特點是FPGA非常迅速地開始繪制高電流。它們在電源上造成高負載瞬態(tài)。出于這個原因,許多FPGA需要大量的輸入電壓去耦。陶瓷電容器在VCORE和器件的GND引腳之間使用非常緊密高達1 mF的值非常普遍。這種高電容有助于減少對電源的需求,以提供非常高的峰值電流。但是,許多開關(guān)穩(wěn)壓器LDO具有指定的最大輸出電容。FPGA的輸入電容要求可能超過電源允許的最大輸出電容。

電源不喜歡巨大的輸出電容,因為在啟動期間,該電容組看起來像是開關(guān)穩(wěn)壓器輸出端的短路。有這個問題的解決方案。長時間的軟啟動時間可以使大電容器組上的電壓穩(wěn)定地升高,而無需電源進入短路電流限制模式。

圖5圖5.許多FPGA的輸入電容要求。

某些電源轉(zhuǎn)換器不喜歡過度輸出電容的另一個原因是該電容值成為調(diào)節(jié)環(huán)路的一部分。集成環(huán)路補償?shù)霓D(zhuǎn)換器不允許輸出電容過大,以防止穩(wěn)壓器的環(huán)路不穩(wěn)定。如圖6所示,通??梢酝ㄟ^使用高端反饋電阻上的前饋電容來影響控制環(huán)路。

圖6圖6.前饋電容允許在沒有環(huán)路補償引腳可用時進行控制環(huán)路調(diào)整。

對于電源的負載瞬態(tài)和啟動行為,包括LTpowerCAD,尤其是LTspice的開發(fā)工具鏈非常有用。一種有助于建模和仿真的效果是將FPGA的大輸入電容與電源的輸出電容去耦。圖6顯示了這個概念。雖然POL(負載點)電源趨向于位于負載附近,但通常在電源和FPGA輸入電容之間存在一些PCB走線。當(dāng)電路板上有多個彼此相鄰的FPGA輸入電容器時,離電源最遠的那些輸入電容器對電源的傳輸功能的影響較小,因為它們之間存在一些電阻,但也會有寄生線跡電感。這些寄生電路板電感可以允許FPGA的輸入電容大于電源輸出電容的最大極限,即使所有電容連接到電路板上的同一節(jié)點。在LTspice中,寄生曲線電感可以添加到原理圖中,并且可以模擬這些影響。當(dāng)電路建模中包含足夠的寄生元件時,仿真結(jié)果接近實際。

圖7圖7.電源輸出電容和FPGA輸入電容之間的寄生去耦。

電壓準確度

FPGA電源的電壓精度通常需要非常高。只有3%的變化容差帶是相當(dāng)普遍的。例如,在3%的電壓精度窗口內(nèi)保持Stratix V內(nèi)核電源電壓為0.85 V,就需要一個僅為25.5 mV的完整容限。這個小窗口包括負載瞬變后的電壓變化以及直流精度。同樣,包括LTpowerCAD和LTspice在內(nèi)的可用電源工具鏈在電源設(shè)計過程中對于嚴格的要求至關(guān)重要。

最后一條建議是關(guān)于選擇FPGA輸入電容器。為了快速提供大電流,通常選擇陶瓷電容器。他們?yōu)榇四康暮芎玫毓ぷ鳎麄冃枰贿x擇,以便他們的真實電容值不會隨直流偏置電壓下降。一些陶瓷電容器,尤其是Y5U類型的陶瓷電容器,當(dāng)其直流電壓偏置到最大額定直流電壓時,它們的真實電容值只會降低到標稱面值的20%。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618619
  • 電源管理
    +關(guān)注

    關(guān)注

    117

    文章

    6437

    瀏覽量

    146136
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Altera Stratix 10和Agilex 7 FPGA電源管理及配置問題案例

    本文主要基于 Altera Stratix 10 和 Agilex 7 FPGA 在客戶實際應(yīng)用中遇到的電源管理及配置問題,系統(tǒng)梳理了典型故障案例、解決方案與調(diào)試建議。
    的頭像 發(fā)表于 06-19 15:29 ?1463次閱讀
    Altera Stratix 10和Agilex 7 <b class='flag-5'>FPGA</b>的<b class='flag-5'>電源</b><b class='flag-5'>管理</b>及配置問題案例

    TPS75003 集成和可配置的電源管理 IC (PMIC),帶有兩降壓控制器和LDO數(shù)據(jù)手冊

    (如內(nèi)核和 I/O)進行高效、經(jīng)濟高效的電壓轉(zhuǎn)換。集成了 300mA LDO 以提供輔助電源軌,例如 V~CCAUX 餐廳~在 Xilinx Spartan-3 FPGA 上。所有
    的頭像 發(fā)表于 04-29 15:34 ?370次閱讀
    TPS75003 集成和可配置的<b class='flag-5'>電源</b><b class='flag-5'>管理</b> IC (PMIC),帶有兩<b class='flag-5'>個</b>降壓控制器和<b class='flag-5'>一</b><b class='flag-5'>個</b>LDO數(shù)據(jù)手冊

    省成本還是增風(fēng)險?PCB設(shè)計中不能忽視大細節(jié)?

    捷多邦小編結(jié)合多年行業(yè)經(jīng)驗,總結(jié)出工程師在設(shè)計PCB時最容易忽視大問題,助你提前避坑,高效完成設(shè)計! 錯誤忽視布局規(guī)劃,導(dǎo)致信號干擾 忽略了對關(guān)鍵元件的合理布局。例如,將高頻信
    的頭像 發(fā)表于 03-17 14:41 ?285次閱讀

    FPGA設(shè)計調(diào)試流程

    調(diào)試,即Debug,有一定開發(fā)經(jīng)驗的人一定會明確這是設(shè)計中最復(fù)雜最磨人的部分。對于龐大復(fù)雜的FPGA工程而言,出現(xiàn)問題的概率極大,這時如
    的頭像 發(fā)表于 03-04 11:02 ?1212次閱讀
    <b class='flag-5'>FPGA</b>設(shè)計調(diào)試流程

    不可忽視!四層PCB打樣設(shè)計中的關(guān)鍵細節(jié)大盤點!

    站式PCBA智造廠家今天為大家講講四層pcb打樣設(shè)計中的不可忽視細節(jié)有哪些?四層PCB打樣設(shè)計中的不可忽視細節(jié)。四層PCB廣泛應(yīng)用于復(fù)雜電
    的頭像 發(fā)表于 03-04 09:25 ?328次閱讀

    電平匹配問題,簡單卻容易被忽視

    導(dǎo)讀在電路設(shè)計中,電平匹配是基本要求,但常常被忽視,可能導(dǎo)致設(shè)備故障和通信異常。本文我們將揭示如何避免因電平不匹配導(dǎo)致的設(shè)備故障,并提供實用的設(shè)計建議,確保您的電路設(shè)計既高效又穩(wěn)定。電平匹配
    的頭像 發(fā)表于 12-20 11:34 ?1220次閱讀
    電平匹配問題,<b class='flag-5'>簡單</b>卻容易被<b class='flag-5'>忽視</b>

    ADS42LB49的CLK一定需要LVDS信號才能驅(qū)動嗎?

    通過示波器觀察CLK的VPP變?yōu)榱?.2V;這個時候ADC的輸出CLK沒有輸出了,ADS42LB49的CLK一定需要LVDS信號才能驅(qū)動嗎?如果不是LVDS信號我該如何使用;
    發(fā)表于 11-22 12:24

    ADC3663上電后一定需要硬件復(fù)位才能使用嗎?

    如上圖所示,ADC3663數(shù)據(jù)手冊中提到了,上電后必須給reset引腳高脈沖,讓它恢復(fù)默認的參數(shù)設(shè)置。 因為我們現(xiàn)在的FPGA沒有多余引腳了,原理圖設(shè)計時候,只是把reset簡單
    發(fā)表于 11-18 07:19

    深入探索:海外IP代理池的安全性與管理

    海外IP代理池的安全性與管理是使用這工具時不可忽視的重要方面。
    的頭像 發(fā)表于 11-14 07:39 ?509次閱讀

    LMX2820EVM鎖定后出現(xiàn)一定范圍的頻率漂移,為什么會這樣?

    LMX2820使用TICS Pro控制鎖定后出現(xiàn)一定范圍(300Hz以上)頻率漂移,為什么會發(fā)生這種現(xiàn)象?
    發(fā)表于 11-11 07:02

    TPA3124D設(shè)定一定的增益,輸入電壓和輸出功耗有關(guān)系嗎?

    1. 設(shè)定一定的增益,輸入電壓和輸出功耗有關(guān)系嗎?不失真的前提下是不是輸入電壓變化,輸出功耗不變 2. 用1KHz的聲音信號,經(jīng)過TPA3124D功放,再搭載RC低通濾波器(截止頻率33KHz),測量出的正弦波可以作為選擇
    發(fā)表于 11-08 07:36

    簡單高效配置FPGA的方法

    本文描述了簡單高效配置FPGA的方法,該方法利用微處理器從串行外圍接口(SPI)閃存配置FPGA設(shè)備。這種方法減少了硬件組件、板空間和成本。
    的頭像 發(fā)表于 10-24 14:57 ?1627次閱讀
    <b class='flag-5'>一</b>種<b class='flag-5'>簡單</b>高效配置<b class='flag-5'>FPGA</b>的方法

    直流穩(wěn)壓電源電流不可調(diào)原因

    直流穩(wěn)壓電源種廣泛應(yīng)用于電子設(shè)備中的電源設(shè)備,它可以將輸入的直流電壓穩(wěn)定在一定的范圍內(nèi),以滿足電子設(shè)備對電壓穩(wěn)定性的要求。然而,在實際使用過程中,有時會出現(xiàn)直流穩(wěn)壓
    的頭像 發(fā)表于 08-29 10:43 ?1991次閱讀

    用buf634做一個簡單的緩沖模塊,輸出波形出現(xiàn)一定程度上的失真是什么原因?

    用buf634做一個簡單的緩沖模塊,電路圖如下,輸入幅值為2V,頻率為1M的脈沖信號,供電為-+5V。。。測試結(jié)果開始正常,但是大概10幾秒后輸出幅值為1.2V左右,輸出波形出現(xiàn)一定程度上的失真,請問這是什么原因
    發(fā)表于 08-23 08:33

    電源管理芯片壞了會怎么樣

    電源管理芯片(Power Management Integrated Circuit,簡稱PMIC)是現(xiàn)代電子設(shè)備中不可或缺的組件。它負
    的頭像 發(fā)表于 08-02 09:20 ?2623次閱讀