chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何合理優(yōu)化FPGA架構設計及配方法

e9Zb_gh_8734352 ? 來源:未知 ? 作者:龔婷 ? 2018-03-20 11:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如果符合一些簡單的設計原則,采用最新的Xilinx7系列FPGA架構上實現無線通信。Xilinx公司已經創(chuàng)建了典型無線數據路徑的設計范例,表明中速級(-2)器件上使用的幾乎100%的 slice資源都支持500 MHz以上的時鐘頻率。如何真正時序高速設計,需要注意一下幾點

影響時鐘頻率的基本規(guī)則

01

DSP48 slice數與時鐘速率成反比

一般來說DSP48 slice數與時鐘速率成反比。Block RAM資源也按照階躍函數隨時鐘速率降低。這在無線電信號處理設計中較常見,其中Block RAM基本上用來按照相對高的采樣率存儲大量函數運算的系數集合,例如,DDS(直接數字合成器)的正弦/余弦值,峰值抵消脈沖產生器中的CFR (波峰因數衰減)系數,或DPD (數字預失真)模型中的非線性函數抽樣。

所以,提供時鐘頻率能夠降低Slice和BlockRAM的資源利用,當時鐘頻率從368.64轉換至491.52 MHz(1.33時鐘比) ,按照比例LUT和FF的數據量分別減少了1.34和1.44倍。將時鐘速率從245.76放大一倍至491.52 MHz,這些數據減少了1.8倍和1.7倍。這種非線性行為基本上是為執(zhí)行信號處理控制邏輯,不需要按照時鐘頻率進行線性放大。

02

信號采樣率也影響資源利用率

采樣速率為25 Msamples/sec的濾波器帶寬在250 MHz運行時與帶寬在500 MHz運行時相比所需的邏輯資源略降低兩倍。采樣速率為500 Msamples/sec的多相實現帶寬在250 MHz運行時與帶寬在500 MHz時相比,所需的邏輯資源增加兩倍。對邏輯資源使用的一階估計是時鐘頻率增加x倍相當于邏輯利用率減少0.85至1.1倍

高速設計其他注意事項

01

流水線設計

適當的流水線程序當然是設計高速程序的關鍵因素,所有的高速設計都推崇流水線設計,在此不做詳細描述

02

合理使用BlockRAM

需要構建一個以上Block RAM的存儲時,可通過選擇最大限度地減少數據復用和資源利用的配置優(yōu)化速度。舉例來說, 存儲16位數據的16K存儲器最好使用16K × 1位的Block RAM進行構建,而不是1K × 16位的Block RAM.

03

正確使用DSP Slice

DSP slice邏輯本質上可支持較高的時鐘速率。邏輯電平與數據路由路徑的數量限制了速度,因此在構建高速設計時應在每一個或兩個LUT電平上插入一個寄存器

04

合理的層次結構

定義合理的層次結構,按照邏輯分區(qū)將設計劃分成相應的功能模塊。這種層次結構提供便于在層次邊界寄存輸出的方法,從而限制特定模塊的關鍵路徑。這樣分析和修復在單一模塊中定位的時序路徑就很容易。實際上,定位超高時鐘速度時,應在層次結構的一些層級使用多個寄存器級,以優(yōu)化時序并為后端工具留下更多設計空間。好的設計層次結構應該將相關的邏輯集成在一起,使得區(qū)域分組和邏輯壓縮更為有效;

建立適當的層次結構可在多個模塊時獲取可重復結果

在模塊級應用實現屬性,可令代碼簡單并具可擴展性,該屬性可傳播該模塊中聲明的所有信號

05

良好的時鐘管理和時鐘分配方法

盡可能減少獨立主時鐘數量

將時鐘元件放在設計層次結構的頂層,以便在多個模塊共享時鐘,這將減少所需的時鐘資源,提高時序性能,并降低資源和功率利用率

在不相關時鐘域之間使用適當的再同步技術

限制時鐘“使能”的使用。實際上這條規(guī)則難以實現,原因是在多周期實現中時鐘“使能”通常需要評估數據樣本或操作符輸出。實現有效的降低功耗技術很有效。在任何情況下,必須適當寄存時鐘使能信號以刪除高扇出 nets

06

復位策略

最小化復位網絡的大小

避免全局復位。

優(yōu)選同步復位,實際上對DSP48邏輯片和Block RAM是強制的。

總結

高速設計時FPGA設計的未來,隨著信號處理能力的增強,FPGA高速設計必不可少。如何合理優(yōu)化FPGA架構設計是我們必須要考慮的問題。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1655

    文章

    22286

    瀏覽量

    630297
  • 時鐘
    +關注

    關注

    11

    文章

    1953

    瀏覽量

    134543
  • 無線電信號
    +關注

    關注

    1

    文章

    50

    瀏覽量

    13134

原文標題:高速FPGA系統(tǒng)設計幾條軍規(guī)

文章出處:【微信號:gh_873435264fd4,微信公眾號:FPGA技術聯(lián)盟】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    基于DSP與FPGA異構架構的高性能伺服控制系統(tǒng)設計

    DSP+FPGA架構在伺服控制模塊中的應用,成功解決了高性能伺服系統(tǒng)對實時性、精度和復雜度的多重需求。通過合理的功能劃分,DSP專注于復雜算法和上層控制,FPGA處理高速硬件任務,兩者
    的頭像 發(fā)表于 12-04 15:38 ?108次閱讀
    基于DSP與<b class='flag-5'>FPGA</b>異構<b class='flag-5'>架構</b>的高性能伺服控制系統(tǒng)設計

    怎樣優(yōu)化電能質量在線監(jiān)測裝置的網絡傳輸?

    的應用場景(如工業(yè)車間、戶外光伏、電網關口)匹配方案。以下是具體可落地的優(yōu)化方法: 一、優(yōu)先選對傳輸介質:從源頭降低延遲與丟包 傳輸介質是網絡傳輸的基礎,不同介質的延遲、帶寬、抗干擾能力差異極大,需根據場景選擇 “高穩(wěn)定、
    的頭像 發(fā)表于 10-23 11:52 ?137次閱讀

    FPGA+DSP/ARM架構開發(fā)與應用

    自中高端FPGA技術成熟以來,FPGA+DSP/ARM架構的硬件設計在眾多工業(yè)領域得到廣泛應用。例如無線通信、圖像處理、工業(yè)控制、儀器測量等。
    的頭像 發(fā)表于 10-15 10:39 ?3663次閱讀
    <b class='flag-5'>FPGA</b>+DSP/ARM<b class='flag-5'>架構</b>開發(fā)與應用

    FPGA測試DDR帶寬跑不滿的常見原因及分析方法

    FPGA 中測試 DDR 帶寬時,帶寬無法跑滿是常見問題。下面我將從架構、時序、訪問模式、工具限制等多個維度,系統(tǒng)梳理導致 DDR 帶寬跑不滿的常見原因及分析方法。
    的頭像 發(fā)表于 10-15 10:17 ?545次閱讀

    TensorRT-LLM的大規(guī)模專家并行架構設

    之前文章已介紹引入大規(guī)模 EP 的初衷,本篇將繼續(xù)深入介紹 TensorRT-LLM 的大規(guī)模專家并行架構設計與創(chuàng)新實現。
    的頭像 發(fā)表于 09-23 14:42 ?694次閱讀
    TensorRT-LLM的大規(guī)模專家并行<b class='flag-5'>架構設</b>計

    在TR組件優(yōu)化與存算一體架構中構建技術話語權

    一、技術縱深:從模塊化開發(fā)到架構設計的能力躍遷1.1 射頻前端技術演進與能力認證 在5G毫米波頻段下,TR組件的性能直接決定了通信系統(tǒng)的靈敏度。當前業(yè)界領先的解決方案是通過: 砷化鎵(GaAs
    發(fā)表于 08-26 10:40

    深入剖析RabbitMQ高可用架構設

    在微服務架構中,消息隊列故障導致的系統(tǒng)不可用率高達27%!如何構建一個真正可靠的消息中間件架構?本文將深入剖析RabbitMQ高可用設計的核心要點。
    的頭像 發(fā)表于 08-18 11:19 ?697次閱讀

    基于數據算法驅動的配方研發(fā)新模式

    基于數據算法驅動的配方研發(fā)新模式 隨著人工智能、大數據和機器學習技術的快速發(fā)展,傳統(tǒng)依賴經驗和試錯的配方研發(fā)模式正逐步向數據驅動、算法優(yōu)化的智能化模式轉型。這種新模式通過整合多維度數據、構建預測模型
    的頭像 發(fā)表于 08-06 17:25 ?790次閱讀

    中型數據中心中的差分晶體振蕩器應用與匹配方

    : Spine-Leaf架構交換網絡(如BCM/Marvell平臺)、GPU集群、100G NIC卡、并行文件系統(tǒng)、FPGA平臺、CDR鏈路模塊。 3. 企業(yè)級核心業(yè)務機房 應用背景: 運行ERP、CRM、OLTP系統(tǒng)等
    發(fā)表于 07-01 16:33

    SOA架構開發(fā)小助手PAVELINK.SOA-Converter 2.1.2新版本發(fā)布

    為提升汽車SOA架構設計開發(fā)效率,優(yōu)化用戶體驗,我們對PAVELINK.SOA-Converter進行了全新升級。本次2.1.2新版本升級,聚焦于提升軟件性能、擴展功能特性及增強用戶交互體驗。
    的頭像 發(fā)表于 04-09 10:37 ?1250次閱讀
    SOA<b class='flag-5'>架構</b>開發(fā)小助手PAVELINK.SOA-Converter 2.1.2新版本發(fā)布

    MRAM存儲替代閃存,FPGA升級新技術

    優(yōu)化架構設計和成熟的制程技術,具備內置的硬擦除器、錯誤檢測和校正機制,為用戶提供了可靠的開發(fā)環(huán)境。用戶可利用最新的Radiant工具,直接實現MRAM的編程接口,支持多種存儲容量和數據速率。利用這些FPGA器件,用戶可以受益于
    發(fā)表于 03-08 00:10 ?1623次閱讀

    芯片架構設計的關鍵要素

    芯片架構設計的目標是達到功能、性能、功耗、面積(FPA)的平衡。好的芯片架構能有效提升系統(tǒng)的整體性能,優(yōu)化功耗,并確保在成本和時間的限制下完成設計任務。
    的頭像 發(fā)表于 03-01 16:23 ?1412次閱讀

    如何優(yōu)化 CPLD 性能

    CPLD(復雜可編程邏輯器件)是一種介于簡單PLD(可編程邏輯器件)和FPGA(現場可編程門陣列)之間的可編程邏輯器件。它們通常用于實現中等復雜度的數字電路設計。優(yōu)化CPLD性能可以通過以下幾個方面
    的頭像 發(fā)表于 01-23 10:03 ?1109次閱讀

    焊接技術流程優(yōu)化方法

    焊接是現代制造業(yè)中不可或缺的一部分,廣泛應用于建筑、汽車、航空、船舶等領域。隨著科技的發(fā)展,對焊接技術的要求越來越高,優(yōu)化焊接流程顯得尤為重要。 1. 焊接工藝的優(yōu)化 1.1 選擇合適的焊接方法
    的頭像 發(fā)表于 01-19 13:52 ?1866次閱讀

    提高網絡性能的阻抗優(yōu)化技巧

    提高網絡性能的阻抗優(yōu)化技巧涉及多個層面,包括電路板設計、網絡架構設計、以及具體設備配置等。以下是一些關鍵的阻抗優(yōu)化技巧,旨在提升網絡的整體性能: 一、電路板設計層面的阻抗優(yōu)化
    的頭像 發(fā)表于 12-10 10:09 ?1303次閱讀