chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何合理優(yōu)化FPGA架構(gòu)設(shè)計(jì)及配方法

e9Zb_gh_8734352 ? 來源:未知 ? 作者:龔婷 ? 2018-03-20 11:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如果符合一些簡(jiǎn)單的設(shè)計(jì)原則,采用最新的Xilinx7系列FPGA架構(gòu)上實(shí)現(xiàn)無線通信。Xilinx公司已經(jīng)創(chuàng)建了典型無線數(shù)據(jù)路徑的設(shè)計(jì)范例,表明中速級(jí)(-2)器件上使用的幾乎100%的 slice資源都支持500 MHz以上的時(shí)鐘頻率。如何真正時(shí)序高速設(shè)計(jì),需要注意一下幾點(diǎn)

影響時(shí)鐘頻率的基本規(guī)則

01

DSP48 slice數(shù)與時(shí)鐘速率成反比

一般來說DSP48 slice數(shù)與時(shí)鐘速率成反比。Block RAM資源也按照階躍函數(shù)隨時(shí)鐘速率降低。這在無線電信號(hào)處理設(shè)計(jì)中較常見,其中Block RAM基本上用來按照相對(duì)高的采樣率存儲(chǔ)大量函數(shù)運(yùn)算的系數(shù)集合,例如,DDS(直接數(shù)字合成器)的正弦/余弦值,峰值抵消脈沖產(chǎn)生器中的CFR (波峰因數(shù)衰減)系數(shù),或DPD (數(shù)字預(yù)失真)模型中的非線性函數(shù)抽樣。

所以,提供時(shí)鐘頻率能夠降低Slice和BlockRAM的資源利用,當(dāng)時(shí)鐘頻率從368.64轉(zhuǎn)換至491.52 MHz(1.33時(shí)鐘比) ,按照比例LUT和FF的數(shù)據(jù)量分別減少了1.34和1.44倍。將時(shí)鐘速率從245.76放大一倍至491.52 MHz,這些數(shù)據(jù)減少了1.8倍和1.7倍。這種非線性行為基本上是為執(zhí)行信號(hào)處理控制邏輯,不需要按照時(shí)鐘頻率進(jìn)行線性放大。

02

信號(hào)采樣率也影響資源利用率

采樣速率為25 Msamples/sec的濾波器帶寬在250 MHz運(yùn)行時(shí)與帶寬在500 MHz運(yùn)行時(shí)相比所需的邏輯資源略降低兩倍。采樣速率為500 Msamples/sec的多相實(shí)現(xiàn)帶寬在250 MHz運(yùn)行時(shí)與帶寬在500 MHz時(shí)相比,所需的邏輯資源增加兩倍。對(duì)邏輯資源使用的一階估計(jì)是時(shí)鐘頻率增加x倍相當(dāng)于邏輯利用率減少0.85至1.1倍

高速設(shè)計(jì)其他注意事項(xiàng)

01

流水線設(shè)計(jì)

適當(dāng)?shù)牧魉€程序當(dāng)然是設(shè)計(jì)高速程序的關(guān)鍵因素,所有的高速設(shè)計(jì)都推崇流水線設(shè)計(jì),在此不做詳細(xì)描述

02

合理使用BlockRAM

需要構(gòu)建一個(gè)以上Block RAM的存儲(chǔ)時(shí),可通過選擇最大限度地減少數(shù)據(jù)復(fù)用和資源利用的配置優(yōu)化速度。舉例來說, 存儲(chǔ)16位數(shù)據(jù)的16K存儲(chǔ)器最好使用16K × 1位的Block RAM進(jìn)行構(gòu)建,而不是1K × 16位的Block RAM.

03

正確使用DSP Slice

DSP slice邏輯本質(zhì)上可支持較高的時(shí)鐘速率。邏輯電平與數(shù)據(jù)路由路徑的數(shù)量限制了速度,因此在構(gòu)建高速設(shè)計(jì)時(shí)應(yīng)在每一個(gè)或兩個(gè)LUT電平上插入一個(gè)寄存器

04

合理的層次結(jié)構(gòu)

定義合理的層次結(jié)構(gòu),按照邏輯分區(qū)將設(shè)計(jì)劃分成相應(yīng)的功能模塊。這種層次結(jié)構(gòu)提供便于在層次邊界寄存輸出的方法,從而限制特定模塊的關(guān)鍵路徑。這樣分析和修復(fù)在單一模塊中定位的時(shí)序路徑就很容易。實(shí)際上,定位超高時(shí)鐘速度時(shí),應(yīng)在層次結(jié)構(gòu)的一些層級(jí)使用多個(gè)寄存器級(jí),以優(yōu)化時(shí)序并為后端工具留下更多設(shè)計(jì)空間。好的設(shè)計(jì)層次結(jié)構(gòu)應(yīng)該將相關(guān)的邏輯集成在一起,使得區(qū)域分組和邏輯壓縮更為有效;

建立適當(dāng)?shù)膶哟谓Y(jié)構(gòu)可在多個(gè)模塊時(shí)獲取可重復(fù)結(jié)果

在模塊級(jí)應(yīng)用實(shí)現(xiàn)屬性,可令代碼簡(jiǎn)單并具可擴(kuò)展性,該屬性可傳播該模塊中聲明的所有信號(hào)

05

良好的時(shí)鐘管理和時(shí)鐘分配方法

盡可能減少獨(dú)立主時(shí)鐘數(shù)量

將時(shí)鐘元件放在設(shè)計(jì)層次結(jié)構(gòu)的頂層,以便在多個(gè)模塊共享時(shí)鐘,這將減少所需的時(shí)鐘資源,提高時(shí)序性能,并降低資源和功率利用率

在不相關(guān)時(shí)鐘域之間使用適當(dāng)?shù)脑偻郊夹g(shù)

限制時(shí)鐘“使能”的使用。實(shí)際上這條規(guī)則難以實(shí)現(xiàn),原因是在多周期實(shí)現(xiàn)中時(shí)鐘“使能”通常需要評(píng)估數(shù)據(jù)樣本或操作符輸出。實(shí)現(xiàn)有效的降低功耗技術(shù)很有效。在任何情況下,必須適當(dāng)寄存時(shí)鐘使能信號(hào)以刪除高扇出 nets

06

復(fù)位策略

最小化復(fù)位網(wǎng)絡(luò)的大小

避免全局復(fù)位。

優(yōu)選同步復(fù)位,實(shí)際上對(duì)DSP48邏輯片和Block RAM是強(qiáng)制的。

總結(jié)

高速設(shè)計(jì)時(shí)FPGA設(shè)計(jì)的未來,隨著信號(hào)處理能力的增強(qiáng),F(xiàn)PGA高速設(shè)計(jì)必不可少。如何合理優(yōu)化FPGA架構(gòu)設(shè)計(jì)是我們必須要考慮的問題。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1659

    文章

    22365

    瀏覽量

    632993
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1964

    瀏覽量

    134701
  • 無線電信號(hào)
    +關(guān)注

    關(guān)注

    1

    文章

    50

    瀏覽量

    13153

原文標(biāo)題:高速FPGA系統(tǒng)設(shè)計(jì)幾條軍規(guī)

文章出處:【微信號(hào):gh_873435264fd4,微信公眾號(hào):FPGA技術(shù)聯(lián)盟】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析 在當(dāng)今的電子設(shè)計(jì)領(lǐng)域,高性能FPGA和MPSoC/RFSoC的需求日益增長(zhǎng)。AMD的UltraScale架構(gòu)憑借其創(chuàng)
    的頭像 發(fā)表于 12-15 14:35 ?363次閱讀

    數(shù)字IC/FPGA設(shè)計(jì)中的時(shí)序優(yōu)化方法

    在數(shù)字IC/FPGA設(shè)計(jì)的過程中,對(duì)PPA的優(yōu)化是無處不在的,也是芯片設(shè)計(jì)工程師的使命所在。此節(jié)主要將介紹performance性能的優(yōu)化,如何對(duì)時(shí)序路徑進(jìn)行優(yōu)化,提高工作時(shí)鐘頻率。
    的頭像 發(fā)表于 12-09 10:33 ?3098次閱讀
    數(shù)字IC/<b class='flag-5'>FPGA</b>設(shè)計(jì)中的時(shí)序<b class='flag-5'>優(yōu)化</b><b class='flag-5'>方法</b>

    基于DSP與FPGA異構(gòu)架構(gòu)的高性能伺服控制系統(tǒng)設(shè)計(jì)

    DSP+FPGA架構(gòu)在伺服控制模塊中的應(yīng)用,成功解決了高性能伺服系統(tǒng)對(duì)實(shí)時(shí)性、精度和復(fù)雜度的多重需求。通過合理的功能劃分,DSP專注于復(fù)雜算法和上層控制,FPGA處理高速硬件任務(wù),兩者
    的頭像 發(fā)表于 12-04 15:38 ?438次閱讀
    基于DSP與<b class='flag-5'>FPGA</b>異構(gòu)<b class='flag-5'>架構(gòu)</b>的高性能伺服控制系統(tǒng)設(shè)計(jì)

    怎樣優(yōu)化電能質(zhì)量在線監(jiān)測(cè)裝置的網(wǎng)絡(luò)傳輸?

    的應(yīng)用場(chǎng)景(如工業(yè)車間、戶外光伏、電網(wǎng)關(guān)口)匹配方案。以下是具體可落地的優(yōu)化方法: 一、優(yōu)先選對(duì)傳輸介質(zhì):從源頭降低延遲與丟包 傳輸介質(zhì)是網(wǎng)絡(luò)傳輸?shù)幕A(chǔ),不同介質(zhì)的延遲、帶寬、抗干擾能力差異極大,需根據(jù)場(chǎng)景選擇 “高穩(wěn)定、
    的頭像 發(fā)表于 10-23 11:52 ?260次閱讀

    FPGA+DSP/ARM架構(gòu)開發(fā)與應(yīng)用

    自中高端FPGA技術(shù)成熟以來,FPGA+DSP/ARM架構(gòu)的硬件設(shè)計(jì)在眾多工業(yè)領(lǐng)域得到廣泛應(yīng)用。例如無線通信、圖像處理、工業(yè)控制、儀器測(cè)量等。
    的頭像 發(fā)表于 10-15 10:39 ?4044次閱讀
    <b class='flag-5'>FPGA</b>+DSP/ARM<b class='flag-5'>架構(gòu)</b>開發(fā)與應(yīng)用

    FPGA測(cè)試DDR帶寬跑不滿的常見原因及分析方法

    FPGA 中測(cè)試 DDR 帶寬時(shí),帶寬無法跑滿是常見問題。下面我將從架構(gòu)、時(shí)序、訪問模式、工具限制等多個(gè)維度,系統(tǒng)梳理導(dǎo)致 DDR 帶寬跑不滿的常見原因及分析方法
    的頭像 發(fā)表于 10-15 10:17 ?816次閱讀

    TensorRT-LLM的大規(guī)模專家并行架構(gòu)設(shè)計(jì)

    之前文章已介紹引入大規(guī)模 EP 的初衷,本篇將繼續(xù)深入介紹 TensorRT-LLM 的大規(guī)模專家并行架構(gòu)設(shè)計(jì)與創(chuàng)新實(shí)現(xiàn)。
    的頭像 發(fā)表于 09-23 14:42 ?932次閱讀
    TensorRT-LLM的大規(guī)模專家并行<b class='flag-5'>架構(gòu)設(shè)</b>計(jì)

    在TR組件優(yōu)化與存算一體架構(gòu)中構(gòu)建技術(shù)話語權(quán)

    一、技術(shù)縱深:從模塊化開發(fā)到架構(gòu)設(shè)計(jì)的能力躍遷1.1 射頻前端技術(shù)演進(jìn)與能力認(rèn)證 在5G毫米波頻段下,TR組件的性能直接決定了通信系統(tǒng)的靈敏度。當(dāng)前業(yè)界領(lǐng)先的解決方案是通過: 砷化鎵(GaAs
    發(fā)表于 08-26 10:40

    深入剖析RabbitMQ高可用架構(gòu)設(shè)計(jì)

    在微服務(wù)架構(gòu)中,消息隊(duì)列故障導(dǎo)致的系統(tǒng)不可用率高達(dá)27%!如何構(gòu)建一個(gè)真正可靠的消息中間件架構(gòu)?本文將深入剖析RabbitMQ高可用設(shè)計(jì)的核心要點(diǎn)。
    的頭像 發(fā)表于 08-18 11:19 ?833次閱讀

    基于數(shù)據(jù)算法驅(qū)動(dòng)的配方研發(fā)新模式

    基于數(shù)據(jù)算法驅(qū)動(dòng)的配方研發(fā)新模式 隨著人工智能、大數(shù)據(jù)和機(jī)器學(xué)習(xí)技術(shù)的快速發(fā)展,傳統(tǒng)依賴經(jīng)驗(yàn)和試錯(cuò)的配方研發(fā)模式正逐步向數(shù)據(jù)驅(qū)動(dòng)、算法優(yōu)化的智能化模式轉(zhuǎn)型。這種新模式通過整合多維度數(shù)據(jù)、構(gòu)建預(yù)測(cè)模型
    的頭像 發(fā)表于 08-06 17:25 ?980次閱讀

    中型數(shù)據(jù)中心中的差分晶體振蕩器應(yīng)用與匹配方

    : Spine-Leaf架構(gòu)交換網(wǎng)絡(luò)(如BCM/Marvell平臺(tái))、GPU集群、100G NIC卡、并行文件系統(tǒng)、FPGA平臺(tái)、CDR鏈路模塊。 3. 企業(yè)級(jí)核心業(yè)務(wù)機(jī)房 應(yīng)用背景: 運(yùn)行ERP、CRM、OLTP系統(tǒng)等
    發(fā)表于 07-01 16:33

    SOA架構(gòu)開發(fā)小助手PAVELINK.SOA-Converter 2.1.2新版本發(fā)布

    為提升汽車SOA架構(gòu)設(shè)計(jì)開發(fā)效率,優(yōu)化用戶體驗(yàn),我們對(duì)PAVELINK.SOA-Converter進(jìn)行了全新升級(jí)。本次2.1.2新版本升級(jí),聚焦于提升軟件性能、擴(kuò)展功能特性及增強(qiáng)用戶交互體驗(yàn)。
    的頭像 發(fā)表于 04-09 10:37 ?1390次閱讀
    SOA<b class='flag-5'>架構(gòu)</b>開發(fā)小助手PAVELINK.SOA-Converter 2.1.2新版本發(fā)布

    MRAM存儲(chǔ)替代閃存,FPGA升級(jí)新技術(shù)

    優(yōu)化架構(gòu)設(shè)計(jì)和成熟的制程技術(shù),具備內(nèi)置的硬擦除器、錯(cuò)誤檢測(cè)和校正機(jī)制,為用戶提供了可靠的開發(fā)環(huán)境。用戶可利用最新的Radiant工具,直接實(shí)現(xiàn)MRAM的編程接口,支持多種存儲(chǔ)容量和數(shù)據(jù)速率。利用這些FPGA器件,用戶可以受益于
    發(fā)表于 03-08 00:10 ?1861次閱讀

    芯片架構(gòu)設(shè)計(jì)的關(guān)鍵要素

    芯片架構(gòu)設(shè)計(jì)的目標(biāo)是達(dá)到功能、性能、功耗、面積(FPA)的平衡。好的芯片架構(gòu)能有效提升系統(tǒng)的整體性能,優(yōu)化功耗,并確保在成本和時(shí)間的限制下完成設(shè)計(jì)任務(wù)。
    的頭像 發(fā)表于 03-01 16:23 ?1705次閱讀

    如何優(yōu)化 CPLD 性能

    CPLD(復(fù)雜可編程邏輯器件)是一種介于簡(jiǎn)單PLD(可編程邏輯器件)和FPGA(現(xiàn)場(chǎng)可編程門陣列)之間的可編程邏輯器件。它們通常用于實(shí)現(xiàn)中等復(fù)雜度的數(shù)字電路設(shè)計(jì)。優(yōu)化CPLD性能可以通過以下幾個(gè)方面
    的頭像 發(fā)表于 01-23 10:03 ?1256次閱讀