概述
DS1080L是低抖動、基于晶振的時鐘發(fā)生器,內(nèi)部集成鎖相環(huán)(PLL),用于產(chǎn)生16MHz至134MHz的擴頻時鐘輸出。該器件的時鐘倍頻速率和抖動幅度可通過引腳設(shè)置。DS1080L提供擴頻禁用模式和關(guān)斷模式,可節(jié)省功耗。
數(shù)據(jù)表:*附件:DS1080L擴頻晶振倍頻器技術(shù)手冊.pdf
應(yīng)用
- 汽車
- 電纜調(diào)制解調(diào)器
- 蜂窩電話
- 計算機外設(shè)
- 復(fù)印機
- PC
- 打印機
特性
- 可產(chǎn)生16MHz至134MHz的擴頻時鐘輸出
- 可選的時鐘倍頻速率:1倍、2倍和4倍
- 中心擴頻抖動
- 可選的擴頻調(diào)制幅度:±0.5%、±1.0%和±1.5%
- 擴頻禁用模式
- 逐周期抖動低
- 關(guān)斷模式下輸出為高阻抗
- 低成本
- 低功耗
- 3.0V至3.6V單電源供電
- 工作溫度范圍:-40°C至+125°C
- 小型8引腳μSOP封裝
引腳配置

典型操作特性
擴頻晶體倍增器
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
晶振
+關(guān)注
關(guān)注
35文章
3440瀏覽量
72595 -
pll
+關(guān)注
關(guān)注
6文章
976瀏覽量
137559 -
時鐘發(fā)生器
+關(guān)注
關(guān)注
1文章
268瀏覽量
69873 -
DS1080L
+關(guān)注
關(guān)注
0文章
3瀏覽量
5794
發(fā)布評論請先 登錄
相關(guān)推薦
熱點推薦
倍頻器的技術(shù)原理和應(yīng)用場景
倍頻器是一種用于將輸入信號的頻率倍增的電子設(shè)備,以下是關(guān)于倍頻器的技術(shù)原理和應(yīng)用場景的詳細解釋:技術(shù)原理倍頻器的
發(fā)表于 11-29 14:49
晶振電路在較低電壓的前提下使用連接倍頻器的問題
使用無線通信時,一個晶體諧振器的電路上,通過倍頻器最多可以將晶振的輸出頻率放大多少倍次?
補充內(nèi)容 (2017-12-23 09:07):
常用的晶體諧振
發(fā)表于 12-12 17:46
丙類倍頻器
。它的功能是將頻率為f c 的輸入信號變換成頻率為nf c 的輸出信號(n為正整數(shù))。采用倍頻器的優(yōu)點是: 1.能降低電子設(shè)備的主振頻率,對提高設(shè)備
發(fā)表于 04-16 19:21
?3037次閱讀
變?nèi)莨?階躍管倍頻器,倍頻器工作原理
變?nèi)莨?階躍管倍頻器,變?nèi)莨?階躍管倍頻器是什么意思
倍頻器(frequency multiplier)是使輸出信號頻率等于輸入信號頻率整數(shù)倍的電路。輸
發(fā)表于 03-05 10:16
?3360次閱讀
基于VHDL的數(shù)字倍頻器設(shè)計
紹了數(shù)字倍頻電路的工作原理,分析了倍頻器產(chǎn)生誤差的原因,然后給出用VHDL語言來實現(xiàn)數(shù)字倍頻器的方法,并用Max+plusII通過仿真進行了驗證。
發(fā)表于 12-07 13:47
?71次下載
DS1080L 擴頻晶振倍頻器
DS1080L是低抖動、基于晶振的時鐘發(fā)生器,內(nèi)部集成鎖相環(huán)(PLL),用于產(chǎn)生16MHz至134MHz的擴頻時鐘輸出。該器件的時鐘
發(fā)表于 05-30 10:44
?1538次閱讀
DS1080L數(shù)據(jù)資料
The DS1080L is a low-jitter, crystal-based clock generatorwith an integrated phase-locked loop (PLL
發(fā)表于 05-30 10:47
?20次下載
小型化十二倍頻器研究與報告
倍頻器是指能完成輸入信號頻率倍增功能的電子組件,在工作頻率較高而對頻率穩(wěn)定性要求嚴格的電子設(shè)備中,用一般的LC振蕩器很難達到要求,若采用高穩(wěn)定的晶振,通過
發(fā)表于 05-04 11:46
?2995次閱讀

DS1080L擴頻晶振倍頻器技術(shù)手冊
評論