chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

華大九天Empyrean Liberal IP驅(qū)動(dòng)混合信號(hào)芯片設(shè)計(jì)革命

華大九天 ? 來源:華大九天 ? 2025-06-19 09:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引言

隨著半導(dǎo)體工藝不斷向深納米節(jié)點(diǎn)邁進(jìn),混合信號(hào)集成電路的重要性愈發(fā)顯著。從低功耗移動(dòng)設(shè)備到高性能計(jì)算系統(tǒng),眾多關(guān)鍵模塊如雙倍數(shù)據(jù)速率存儲(chǔ)器(DDR)、物理層接口(PHY)、通用串行總線(USB)、鎖相環(huán)(PLL)、低壓差穩(wěn)壓器(LDO)、數(shù)模轉(zhuǎn)換器ADC)等IP,已經(jīng)被廣泛應(yīng)用于各類系統(tǒng)中。這些IP的性能隨著工藝波動(dòng)影響顯著,在先進(jìn)工藝及多電壓、溫度(PVT)條件下更為明顯。如何實(shí)現(xiàn)高效且精準(zhǔn)地IP特征化(IP Characterization),已成為確保芯片整體性能的關(guān)鍵挑戰(zhàn)。

然而,傳統(tǒng)蒙特卡洛(Monte Carlo)仿真方法因其依賴海量SPICE仿真樣本進(jìn)行統(tǒng)計(jì)分析,面臨計(jì)算資源消耗巨大和收斂速度慢的瓶頸,已無(wú)法滿足這一需求。隨著工藝節(jié)點(diǎn)的演進(jìn),在人工智能芯片、高性能計(jì)算、無(wú)人駕駛等應(yīng)用場(chǎng)景中,芯片設(shè)計(jì)對(duì)時(shí)序模型精度的要求日益嚴(yán)苛。如何實(shí)現(xiàn)“高精度”與“高效率”的平衡,并快速完成時(shí)序建模,成為亟待突破的核心問題。華大九天新一代混合信號(hào)電路IP模塊特征化提取工具——Empyrean Liberal IP,支持快速生成符合LVF(Liberty Variation Format)格式的標(biāo)準(zhǔn)庫(kù)文件,為混合信號(hào)IP模塊特征化提供高效、精準(zhǔn)的解決方案。

Liberal IP的LVF K庫(kù)創(chuàng)新

LVF是集成電路單元庫(kù)特征化提取中的關(guān)鍵標(biāo)準(zhǔn)模型,用于描述制造工藝偏差對(duì)電路時(shí)序性能的影響。其核心包含兩部分:

OCV sigma模型:基于偏斜高斯分布,通過前后兩個(gè)正態(tài)分布的標(biāo)準(zhǔn)差(early/late)刻畫時(shí)序偏差。

Moment-based模型:支持非對(duì)稱、偏置或非高斯分布,精準(zhǔn)捕獲超低電壓場(chǎng)景下時(shí)序變化的復(fù)雜形態(tài)。

傳統(tǒng)的Margin 設(shè)置采用“一刀切”模式,難以兼顧不同場(chǎng)景的差異化需求。而 LVF方案能夠根據(jù)不同需求精準(zhǔn)提供Margin,如下圖所示:正常Nominal延遲在50ps以內(nèi),控制誤差在正常變化(Nominal Variation)的10%~20%以內(nèi);當(dāng)正常Nominal延遲超過100ps以后,誤差設(shè)置為Nominal Variation的5%以內(nèi)。這種LVF模型方案能夠有效規(guī)避添加統(tǒng)一Margin而導(dǎo)致的時(shí)序約束過松(樂觀)或過緊(悲觀)的問題,實(shí)現(xiàn)精細(xì)化的時(shí)序管理,助力芯片設(shè)計(jì)在性能與可靠性之間達(dá)到平衡。

36bfc676-475c-11f0-b715-92fbcf53809c.png

Liberal IP LVF K庫(kù)基于華大九天自主研發(fā)的Accurate LVF快速精準(zhǔn)建庫(kù)技術(shù),通過三大核心技術(shù)突破,重塑LVF建模流程:

靈敏度分析法:直接定位影響時(shí)序的關(guān)鍵參數(shù),仿真次數(shù)降低 90% 以上。

智能參數(shù)過濾:基于相關(guān)性分析篩選器件的關(guān)鍵統(tǒng)計(jì)參數(shù),避免冗余計(jì)算。

模塊劃分技術(shù): 通過模塊劃分,把LVF的仿真縮小為一個(gè)個(gè)微型仿真,提高仿真效率,進(jìn)一步壓縮建庫(kù)時(shí)間。

通過上述Liberal IP LVF K庫(kù)方法,K庫(kù)的構(gòu)建效率得到了極大提升。以具體案例說明,如果目標(biāo)是在3天內(nèi)完成含有50個(gè)PVT的單元K庫(kù)構(gòu)建,采用華大九天的創(chuàng)新技術(shù),其效率相比采用傳統(tǒng)的蒙特卡洛方法可實(shí)現(xiàn)100倍效率提升!這意味原本可能需要數(shù)周甚至數(shù)月的復(fù)雜仿真任務(wù),現(xiàn)在可以被壓縮到極短周期內(nèi)高質(zhì)量完成。同時(shí),該技術(shù)顯著降低了資源消耗,大幅提高了工作效率。

Liberal IP的LVF K庫(kù)核心優(yōu)勢(shì)

1高效建模

相較于傳統(tǒng)的蒙特卡洛法,需要數(shù)萬(wàn)次的仿真次數(shù),Liberal IP LVF K庫(kù)可以減少90%以上仿真量,性能提升高達(dá)100倍。這一突破性進(jìn)展使在同等時(shí)間和資源條件下,可完成的特征化建庫(kù)任務(wù)量實(shí)現(xiàn)數(shù)量級(jí)提升,從而顯著加速設(shè)計(jì)周期,為設(shè)計(jì)企業(yè)帶來效率與成本的雙重優(yōu)化。

2精準(zhǔn)覆蓋

即使在復(fù)雜的非高斯分布場(chǎng)景和時(shí)序要求嚴(yán)苛的超低電壓環(huán)境下,Liberal IP仍能保持卓越性能。相較于依賴海量樣本的傳統(tǒng)蒙特卡洛方法,該工具能直接捕捉 ±3σ 邊界性能,并支持自定義 Sigma Level,其時(shí)序預(yù)測(cè)精度誤差率可控制在 1% 以內(nèi)。這種高精度建模能力為芯片設(shè)計(jì)提供了強(qiáng)有力的支撐,確保其在各種極端條件下的穩(wěn)定表現(xiàn),顯著提升了芯片的可靠性與市場(chǎng)競(jìng)爭(zhēng)力。

項(xiàng)目 傳統(tǒng)蒙特卡洛方法(MC) Liberal IPLVF
K庫(kù)
仿真次數(shù) 數(shù)萬(wàn)次/單元 減少90%以上
建模精度 依賴大量樣本
來保障建模精度
直接捕捉±3σ邊界性能,可自定義不同的sigma level
樣本量 樣本量跟仿真次數(shù)成正比
非常難達(dá)成10萬(wàn)次+仿真
支持10萬(wàn)次+樣本量

3廣泛兼容

在實(shí)際應(yīng)用中,Liberal IP LVF K庫(kù)顯示出極高的工具鏈兼容性,可輕松適配主流EDA環(huán)境。用戶僅需通過一條簡(jiǎn)單命令,即可一鍵生成LVF庫(kù)文件,廣泛兼容現(xiàn)有設(shè)計(jì)流程,能夠被數(shù)字后端(包括時(shí)序分析,邏輯綜合,布局布線等)工具直接使用。這一特性顯著降低了技術(shù)整合成本,讓高效設(shè)計(jì)觸手可及。

客戶案例分享

某國(guó)際知名領(lǐng)先企業(yè)在其先進(jìn)工藝節(jié)點(diǎn)的研發(fā)過程中遭遇嚴(yán)峻的時(shí)序收斂挑戰(zhàn)。在傳統(tǒng)模型下,芯片高頻運(yùn)行時(shí)頻繁出現(xiàn)時(shí)序違規(guī),過度的Margin設(shè)計(jì)會(huì)導(dǎo)致顯著的芯片性能折損。在引入 Liberal IP LVF K 庫(kù)之后,時(shí)序情況得到了顯著改善。

Slackwith Margin Slack with
LVF
Slack Gain
建立時(shí)間
(Setup Time)
-320ps -261ps 59ps
保持時(shí)間
(Hold Time)
-77ps -61ps 16ps

建立時(shí)間(Setup Time):原始添加統(tǒng)一Margin方法,傳統(tǒng)模型方法的時(shí)序裕度Slack是 -320ps,而采用 LVF 后Slack提升至 -261ps,建立時(shí)間收益達(dá)到 59ps,這意味著時(shí)序建立過程更加穩(wěn)定,為芯片高頻運(yùn)行奠定了堅(jiān)實(shí)基礎(chǔ)。

保持時(shí)間(Hold Time):傳統(tǒng)方法統(tǒng)一添加Margin,時(shí)序裕度為 -77ps,而采用 LVF 后Slack變?yōu)?-61ps,保持時(shí)間收益為 16ps,有效優(yōu)化了時(shí)序保持特性,降低了數(shù)據(jù)保持階段的潛在風(fēng)險(xiǎn)。

綜上兩個(gè)方面,其在保證芯片安全的前提下,LVF方法在建立時(shí)間和保持時(shí)間方面均獲得了時(shí)序收益,為芯片的整體競(jìng)爭(zhēng)力奠定了堅(jiān)實(shí)基礎(chǔ)。 進(jìn)一步將Liberal IP LVF K庫(kù)結(jié)果與傳統(tǒng)蒙特卡洛方法所得結(jié)果的精度進(jìn)行對(duì)比,LVF時(shí)序精度和蒙特卡洛結(jié)果高度契合。在延時(shí)片上偏差(Delay OCV)和約束片上偏差(Constraint OCV)方面,LVF和蒙卡的精度差異大部分集中分布在 ±1ps 區(qū)間內(nèi)(對(duì)應(yīng)柱狀圖峰值區(qū)域),整體時(shí)序精度偏差嚴(yán)格控制在2ps以內(nèi),充分驗(yàn)證了LVF模型的高精準(zhǔn)度。Liberal IP在大幅提升建庫(kù)效率的同時(shí),仍能達(dá)到蒙特卡洛方法的精度水平,為芯片設(shè)計(jì)提供了高效精準(zhǔn)的時(shí)序支撐。

36d96676-475c-11f0-b715-92fbcf53809c.jpg

基于Liberal IP在時(shí)序精度與性能方面的顯著提升,客戶已決定將其全面導(dǎo)入設(shè)計(jì)流程。這一決策不僅是對(duì)該工具技術(shù)實(shí)力的高度認(rèn)可,更標(biāo)志著客戶在芯片設(shè)計(jì)流程革新上邁出了關(guān)鍵一步。目前,客戶已成功推出高性能芯片產(chǎn)品,憑借該工具帶來的時(shí)序優(yōu)勢(shì),在市場(chǎng)競(jìng)爭(zhēng)中搶占了性能與上市時(shí)間先機(jī)。

結(jié)語(yǔ)

作為中國(guó)EDA行業(yè)的領(lǐng)軍企業(yè),華大九天致力于成為全流程、全領(lǐng)域、全球領(lǐng)先的EDA提供商。Empyrean Liberal IP特征化提取LVF K庫(kù)工具憑借“高效、精準(zhǔn)”等核心特點(diǎn),再次彰顯了華大九天在EDA領(lǐng)域的深厚技術(shù)積累和創(chuàng)新能力。未來,華大九天期待與更多集成電路設(shè)計(jì)企業(yè)攜手合作,共同應(yīng)對(duì)混合信號(hào)電路特征化的挑戰(zhàn),推動(dòng)整個(gè)行業(yè)的持續(xù)進(jìn)步與發(fā)展,攜手開創(chuàng)更加美好的未來。

北京華大九天科技股份有限公司(簡(jiǎn)稱“華大九天”)成立于2009年,一直聚焦于EDA工具的開發(fā)、銷售及相關(guān)服務(wù)業(yè)務(wù),致力于成為全流程、全領(lǐng)域、全球領(lǐng)先的EDA提供商。

華大九天主要產(chǎn)品包括全定制設(shè)計(jì)平臺(tái)EDA工具系統(tǒng)、數(shù)字電路設(shè)計(jì)EDA工具、晶圓制造EDA工具、先進(jìn)封裝設(shè)計(jì)EDA工具和3DIC設(shè)計(jì)EDA工具等軟件及相關(guān)技術(shù)服務(wù)。其中,全定制設(shè)計(jì)平臺(tái)EDA工具系統(tǒng)包括模擬電路設(shè)計(jì)全流程EDA工具系統(tǒng)、存儲(chǔ)電路設(shè)計(jì)全流程EDA工具系統(tǒng)、射頻電路設(shè)計(jì)全流程EDA工具系統(tǒng)和平板顯示電路設(shè)計(jì)全流程EDA工具系統(tǒng);技術(shù)服務(wù)主要包括基礎(chǔ)IP、晶圓制造工程服務(wù)及其他相關(guān)服務(wù)。產(chǎn)品和服務(wù)主要應(yīng)用于集成電路設(shè)計(jì)、制造及封裝領(lǐng)域。

華大九天總部位于北京,在南京、成都、深圳、上海、香港、廣州、北京亦莊、西安和天津等地設(shè)有全資子公司,在武漢、廈門、蘇州等地設(shè)有分支機(jī)構(gòu)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 鎖相環(huán)
    +關(guān)注

    關(guān)注

    36

    文章

    635

    瀏覽量

    91120
  • 混合信號(hào)
    +關(guān)注

    關(guān)注

    0

    文章

    537

    瀏覽量

    65852
  • 芯片設(shè)計(jì)
    +關(guān)注

    關(guān)注

    15

    文章

    1155

    瀏覽量

    56679
  • eda
    eda
    +關(guān)注

    關(guān)注

    72

    文章

    3113

    瀏覽量

    182928
  • 華大九天
    +關(guān)注

    關(guān)注

    5

    文章

    115

    瀏覽量

    13874

原文標(biāo)題:混合信號(hào)芯片設(shè)計(jì)革命:Liberal IP通過LVF精準(zhǔn)K庫(kù)實(shí)現(xiàn)性能全面躍升

文章出處:【微信號(hào):華大九天,微信公眾號(hào):華大九天】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    九天與西安電子科技大學(xué)簽署戰(zhàn)略合作協(xié)議

    2026年1月16日,北京華大九天科技股份有限公司(以下簡(jiǎn)稱“九天”)與西安電子科技大學(xué)(以下簡(jiǎn)稱“西電”)舉行戰(zhàn)略合作框架協(xié)議簽約儀式,雙方將圍繞EDA電磁場(chǎng)仿真和多物理場(chǎng)仿真領(lǐng)域開展戰(zhàn)略合作
    的頭像 發(fā)表于 01-20 11:32 ?1492次閱讀

    首期基于九天EDA工具的Mini MPW流片專項(xiàng)學(xué)習(xí)交流會(huì)圓滿落幕

    近日,首期基于九天模擬、數(shù)字芯片設(shè)計(jì)全流程EDA工具的Mini MPW 流片專項(xiàng)學(xué)習(xí)交流會(huì)圓滿落幕,北京華大九天科技股份有限公司和浙江省集成電路創(chuàng)新平臺(tái)(浙江創(chuàng)芯集成電路有限公司)
    的頭像 發(fā)表于 01-10 16:12 ?2302次閱讀

    九天與海光信息達(dá)成戰(zhàn)略合作

    12月18日,在HAIC 2025大會(huì)期間,九天與海光信息簽署合作協(xié)議,雙方將圍繞EDA技術(shù)與國(guó)產(chǎn)算力平臺(tái)的協(xié)同應(yīng)用展開探索。
    的頭像 發(fā)表于 12-24 17:10 ?2587次閱讀

    力創(chuàng)通助力“九天”無(wú)人機(jī)完成首飛

    2025年12月11日,“九天”無(wú)人機(jī)在陜西蒲城圓滿完成首飛任務(wù)。在這一里程碑事件背后,力創(chuàng)通自主研發(fā)的地面測(cè)試系統(tǒng)在設(shè)計(jì)、研制階段發(fā)揮了關(guān)鍵的支撐作用。
    的頭像 發(fā)表于 12-22 17:24 ?1115次閱讀

    獲大灣區(qū)基金和九天投資,思爾芯邁入國(guó)產(chǎn)EDA發(fā)展新征程

    ”)和北京華大九天科技股份有限公司(以下簡(jiǎn)稱“九天”)的聯(lián)合投資。此次“產(chǎn)業(yè)龍頭+戰(zhàn)略資本”的聯(lián)合投資,旨在通過資本紐帶深化產(chǎn)業(yè)協(xié)同,共同推動(dòng)國(guó)產(chǎn)數(shù)字EDA加速發(fā)
    的頭像 發(fā)表于 12-17 18:04 ?635次閱讀
    獲大灣區(qū)基金和<b class='flag-5'>華</b>大<b class='flag-5'>九天</b>投資,思爾芯邁入國(guó)產(chǎn)EDA發(fā)展新征程

    九天Liberal GT產(chǎn)品引爆K庫(kù)速度革命

    九天Liberal GT可將單元庫(kù)特征化提取效率提高10X,同時(shí)為行業(yè)在功耗控制與空間節(jié)省上提供更優(yōu)解決方案。
    的頭像 發(fā)表于 11-19 14:38 ?615次閱讀
    <b class='flag-5'>華</b>大<b class='flag-5'>九天</b><b class='flag-5'>Liberal</b> GT產(chǎn)品引爆K庫(kù)速度<b class='flag-5'>革命</b>

    2025九天生態(tài)伙伴及用戶大會(huì)圓滿舉行

    2025年10月24日,九天生態(tài)伙伴及用戶大會(huì)在杭州云棲小鎮(zhèn)圓滿舉行。本次大會(huì)以“科技·人文·共生·共興”為主題,致力于構(gòu)建開放共生、協(xié)同共興的產(chǎn)業(yè)生態(tài),推動(dòng)中國(guó)集成電路產(chǎn)業(yè)實(shí)現(xiàn)高質(zhì)量發(fā)展。
    的頭像 發(fā)表于 11-06 09:40 ?557次閱讀

    九天ALPS CS技術(shù)提升數(shù)模混合信號(hào)仿真效率

    隨著人工智能(AI)、汽車電子和物聯(lián)網(wǎng)(IoT)等應(yīng)用的迅猛發(fā)展,把模擬、數(shù)字、射頻等功能集成于單一芯片的數(shù)模混合信號(hào)芯片已成為主流趨勢(shì)。
    的頭像 發(fā)表于 10-16 15:07 ?859次閱讀
    <b class='flag-5'>華</b>大<b class='flag-5'>九天</b>ALPS CS技術(shù)提升數(shù)模<b class='flag-5'>混合</b><b class='flag-5'>信號(hào)</b>仿真效率

    九天新一代全定制IC設(shè)計(jì)平臺(tái)Empyrean Aether介紹

    的巨大壓力。任何一個(gè)環(huán)節(jié)出現(xiàn)瓶頸,都會(huì)直接沖擊設(shè)計(jì)團(tuán)隊(duì)的創(chuàng)新效率與市場(chǎng)競(jìng)爭(zhēng)力。面對(duì)挑戰(zhàn)與機(jī)遇,九天傾力打造的新一代全定制IC設(shè)計(jì)平臺(tái)—Empyrean Aether,以其完整、高效、智能的卓越特性,為工程師們提供了強(qiáng)大引擎。
    的頭像 發(fā)表于 08-30 09:16 ?7350次閱讀
    <b class='flag-5'>華</b>大<b class='flag-5'>九天</b>新一代全定制IC設(shè)計(jì)平臺(tái)<b class='flag-5'>Empyrean</b> Aether介紹

    九天“芯聚九天”系列活動(dòng)助力集成電路產(chǎn)業(yè)蓬勃發(fā)展

    九天希望通過“芯聚九天”系列活動(dòng),打造一個(gè)行業(yè)精英與企業(yè)應(yīng)用通暢交流的專業(yè)平臺(tái),營(yíng)造以“開放、合作、創(chuàng)新”為主體的產(chǎn)業(yè)生態(tài)圈,促進(jìn)技術(shù)交流、行業(yè)合作及成長(zhǎng)共享,讓每一位參與者都能在這里找到價(jià)值、啟發(fā)和機(jī)遇。
    的頭像 發(fā)表于 07-22 09:57 ?1044次閱讀

    九天Empyrean Liberal工具助力數(shù)字集成電路設(shè)計(jì)

    SRAM、ROM等),到大量數(shù)模混合 IP(如物理層接口 PHY、鎖相環(huán) PLL 等)——這些模塊經(jīng)過“K 庫(kù)”流程,形成預(yù)先定義好、經(jīng)過參數(shù)特征化的標(biāo)準(zhǔn)模塊集合,方可被數(shù)字 IC 設(shè)計(jì)流程所調(diào)用。設(shè)計(jì)師無(wú)需從零開始,直接調(diào)用這些“積木”,即可高效搭建復(fù)雜的電路系統(tǒng),從
    的頭像 發(fā)表于 07-09 10:14 ?2747次閱讀
    <b class='flag-5'>華</b>大<b class='flag-5'>九天</b><b class='flag-5'>Empyrean</b> <b class='flag-5'>Liberal</b>工具助力數(shù)字集成電路設(shè)計(jì)

    EDA2與九天達(dá)成戰(zhàn)略合作

    為加速多元EDA生態(tài)發(fā)展,推動(dòng)產(chǎn)業(yè)協(xié)同創(chuàng)新,EDA2與九天正式達(dá)成戰(zhàn)略合作,雙方將攜手共建“漢擎天地社區(qū)”,通過資源整合與技術(shù)互補(bǔ),打造開放、共享、高效的多元EDA模擬工具生態(tài)平臺(tái),推動(dòng)集成電路設(shè)計(jì)產(chǎn)業(yè)多元化發(fā)展。
    的頭像 發(fā)表于 04-18 09:47 ?1636次閱讀

    九天發(fā)布停牌公告 重大事項(xiàng)擬收購(gòu)芯和半導(dǎo)體

    九天在3月17日午間披露了臨時(shí)停牌事項(xiàng),據(jù)悉,九天自3月17日起開始停牌,預(yù)計(jì)不超過10個(gè)交易日;重大事項(xiàng)為擬收購(gòu)芯和半導(dǎo)體科技(上海)股份有限公司的控股權(quán)。
    的頭像 發(fā)表于 03-17 18:31 ?1379次閱讀

    突發(fā)!九天啟動(dòng)對(duì)芯和半導(dǎo)體控股權(quán)收購(gòu)籌劃

    3月17日午間,九天發(fā)布公告稱,公司正在籌劃以發(fā)行股份及支付現(xiàn)金等方式,購(gòu)買芯和半導(dǎo)體科技(上海)股份有限公司的控股權(quán)。由于收購(gòu)事項(xiàng)尚存不確定性,為維護(hù)投資者利益,避免對(duì)公司證券交易造成重大
    發(fā)表于 03-17 16:27 ?648次閱讀

    九天ALPS模擬仿真器的Snapshot功能解析

    在電路設(shè)計(jì)領(lǐng)域,為了追求極致性能并確保產(chǎn)品能以最快速度成功推向市場(chǎng)(TTM,Time to Market),工程師們常常面臨著各種極具挑戰(zhàn)性的難題。九天推出的大規(guī)模高精度模擬仿真器
    的頭像 發(fā)表于 03-17 14:17 ?2771次閱讀
    <b class='flag-5'>華</b>大<b class='flag-5'>九天</b>ALPS模擬仿真器的Snapshot功能解析