引 言
隨著半導(dǎo)體產(chǎn)業(yè)邁向更先進(jìn)的工藝節(jié)點(diǎn)與更高的設(shè)計(jì)復(fù)雜度,模擬、射頻、存儲(chǔ)、封裝、光電、3DIC等領(lǐng)域的芯片設(shè)計(jì)者們,正承受著來自設(shè)計(jì)周期、性能功耗與上市時(shí)間(Time-to-Market)等多方面的巨大壓力。任何一個(gè)環(huán)節(jié)出現(xiàn)瓶頸,都會(huì)直接沖擊設(shè)計(jì)團(tuán)隊(duì)的創(chuàng)新效率與市場(chǎng)競(jìng)爭(zhēng)力。面對(duì)挑戰(zhàn)與機(jī)遇,華大九天傾力打造的新一代全定制IC設(shè)計(jì)平臺(tái)—Empyrean Aether,以其完整、高效、智能的卓越特性,為工程師們提供了強(qiáng)大引擎。
Aether全定制設(shè)計(jì)平臺(tái)具備強(qiáng)大的技術(shù)覆蓋能力,可全面支持模擬、射頻、存儲(chǔ)、封裝、光電、3DIC等多領(lǐng)域芯片的全流程設(shè)計(jì)工作,為復(fù)雜芯片系統(tǒng)的研發(fā)提供一體化解決方案。PyAether生態(tài)系統(tǒng)基于Python統(tǒng)一架構(gòu),提供了超過1.2萬個(gè)Python API接口,便于用戶輕松構(gòu)建電路與版圖自動(dòng)化任務(wù),快速進(jìn)行各類數(shù)據(jù)處理與分析,從而有效減少重復(fù)性操作,大幅提升設(shè)計(jì)效率和產(chǎn)能。
Aether平臺(tái)不是單一工具的集合,而是一個(gè)深度集成、協(xié)同作戰(zhàn)的生態(tài)系統(tǒng)。它無縫整合了從前端到后端的核心設(shè)計(jì)流程,涵蓋了原理圖設(shè)計(jì)(SE)、版圖設(shè)計(jì)(LE)、混合信號(hào)設(shè)計(jì)與仿真環(huán)境(MDE)、原理圖驅(qū)動(dòng)版圖(SDL)等。
01Aether SE
堅(jiān)實(shí)之基,源于高效精準(zhǔn)的原理圖設(shè)計(jì)
原理圖是芯片設(shè)計(jì)的藍(lán)圖,其效率和準(zhǔn)確性直接決定了項(xiàng)目的成敗。Aether SE 作為全定制流程的起點(diǎn),為設(shè)計(jì)者提供了極致流暢與精準(zhǔn)的創(chuàng)作體驗(yàn)。
● 敏捷高效的編輯環(huán)境:Aether SE 擁有現(xiàn)代化的圖形界面、靈活的自定義設(shè)置(如快捷鍵、工具欄)和強(qiáng)大的層次化設(shè)計(jì)能力。無論是復(fù)雜的模擬電路還是大規(guī)模的數(shù)?;旌闲盘?hào)設(shè)計(jì),工程師都能輕松駕馭,快速將設(shè)計(jì)構(gòu)想轉(zhuǎn)化為精確的電路圖。
● 內(nèi)建的“質(zhì)量防火墻”:設(shè)計(jì)即驗(yàn)證。Aether SE提供強(qiáng)大的實(shí)時(shí)電氣規(guī)則檢查(Realtime ERC)、原理圖對(duì)比(SVS)和層次化網(wǎng)絡(luò)追蹤功能。這些功能如同時(shí)刻待命的專家,在設(shè)計(jì)過程中即時(shí)發(fā)現(xiàn)并提示潛在的連接錯(cuò)誤和不一致性,從源頭上保證了設(shè)計(jì)的正確性,極大減少了后期調(diào)試的返工成本。
Aether SE GUI界面
02Aether MDE
全面驗(yàn)證,鑄就極致可靠的仿真信心
仿真是連接設(shè)計(jì)與現(xiàn)實(shí)的橋梁。Aether MDE 作為一個(gè)強(qiáng)大的混合信號(hào)設(shè)計(jì)與仿真管理環(huán)境,為工程師提供了全面、便捷、深度的分析驗(yàn)證手段,確保芯片在各種工況下都能穩(wěn)定運(yùn)行。
● 全景式仿真管理:Aether MDE 將復(fù)雜的驗(yàn)證流程整合于一個(gè)統(tǒng)一、直觀的環(huán)境中。無論是常規(guī)的DC、TRAN、AC分析,還是極具挑戰(zhàn)性的多Corner仿真,設(shè)計(jì)師都能輕松設(shè)置與管理,從而高效評(píng)估芯片在不同工藝、電壓和溫度(PVT)下的性能表現(xiàn)。
● 深入洞察設(shè)計(jì):支持參數(shù)掃描、蒙特卡洛(Monte Carlo)分析以及與波形查看工具iWave的無縫交互返標(biāo)。設(shè)計(jì)師不僅能直觀地查看電壓、電流波形,更能將Vth、Beta等關(guān)鍵器件參數(shù)返標(biāo)回原理圖上,深度洞察電路的內(nèi)在特性和性能瓶頸。
● 從容應(yīng)對(duì)復(fù)雜系統(tǒng):全面支持?jǐn)?shù)?;旌戏抡?含System Verilog)和后仿真流程,并可利用LSF集群進(jìn)行分布式仿真,從容應(yīng)對(duì)PMIC、RF、存儲(chǔ)器等復(fù)雜芯片的驗(yàn)證挑戰(zhàn)。
Aether MDE GUI界面
03Aether LE & SDL
無縫銜接,實(shí)現(xiàn)從理想到現(xiàn)實(shí)的跨越
從原理圖到物理版圖,是設(shè)計(jì)流程中最耗時(shí)且最易出錯(cuò)的環(huán)節(jié)之一。Aether LE 憑借其強(qiáng)大的版圖編輯能力和創(chuàng)新的原理圖驅(qū)動(dòng)版圖(SDL)核心引擎,將這一過程變得前所未有的高效與可靠。
● 原理圖驅(qū)動(dòng),效率倍增:SDL是Aether平臺(tái)的精髓所在。它能夠一鍵從原理圖生成初始版圖布局,自動(dòng)處理器件的放置、端口和網(wǎng)絡(luò)連接。設(shè)計(jì)意圖被完整地傳遞到版圖端,通過飛線(Flyline)實(shí)時(shí)引導(dǎo)布線,大大減少了手動(dòng)操作和潛在錯(cuò)誤。
● 強(qiáng)大的版圖編輯與先進(jìn)工藝支持:Aether LE提供了完備的版圖編輯功能,從強(qiáng)大的Wire/Bus編輯到智能的保護(hù)環(huán)(Guard Ring)創(chuàng)建,應(yīng)有盡有。更重要的是,其增強(qiáng)版Aether LEADV專為先進(jìn)工藝打造,全面支持FinFET網(wǎng)格自動(dòng)對(duì)齊、多重曝光(MPT)著色方案等復(fù)雜設(shè)計(jì)規(guī)則,助力設(shè)計(jì)師攻克28nm及以下節(jié)點(diǎn)的挑戰(zhàn)。
Advanced Guard Ring設(shè)計(jì)
● ECO的“定心丸”:面對(duì)設(shè)計(jì)迭代中不可避免的原理圖變更,Aether LE的ECO(工程變更指令)檢查與更新功能是工程師的“定心丸”。它能智能識(shí)別并高亮顯示原理圖與版圖的差異,引導(dǎo)工程師快速、準(zhǔn)確地完成版圖同步,將繁瑣的后期修改工作化繁為簡(jiǎn),確保設(shè)計(jì)始終同步一致。
04PyAether
開放的生態(tài)系統(tǒng),釋放設(shè)計(jì)自動(dòng)化的無限潛能
SE、MDE和LE構(gòu)成了Aether平臺(tái)強(qiáng)大的設(shè)計(jì)驗(yàn)證流程,而PyAether則通過開放的自動(dòng)化接口,為這一堅(jiān)實(shí)基礎(chǔ)注入了智能與無限的擴(kuò)展能力。基于業(yè)界主流的Python語言,PyAether 將Aether從一個(gè)強(qiáng)大的工具集提升為一個(gè)開放、可擴(kuò)展、智能化的生態(tài)平臺(tái)。
● 自動(dòng)化觸手可及:PyAether將設(shè)計(jì)的掌控權(quán)交還給工程師。它提供了覆蓋Aether所有核心功能的豐富API接口,讓工程師能通過編寫簡(jiǎn)單的Python腳本,將繁瑣、重復(fù)的手動(dòng)操作(如批量修改器件參數(shù)、生成定制化報(bào)告、搭建自動(dòng)化測(cè)試流程)徹底自動(dòng)化,從而將寶貴的精力從機(jī)械勞動(dòng)中解放出來,真正聚焦于設(shè)計(jì)的創(chuàng)新與優(yōu)化。
● 定制化與生態(tài)集成:無論是開發(fā)一套符合團(tuán)隊(duì)獨(dú)特習(xí)慣的輔助工具,還是將第三方驗(yàn)證工具集成到Aether平臺(tái)中,PyAether都提供了可能。它支持用戶通過Qt創(chuàng)建自定義的圖形界面,并在此基礎(chǔ)上提供了包含豐富電路與版圖拓展工具的AetherWings工具包,讓平臺(tái)真正“貼合”用戶的需求。
● 擁抱AI,面向未來:依托Python強(qiáng)大的第三方庫(kù)生態(tài),PyAether為在EDA流程中引入數(shù)據(jù)科學(xué)和人工智能(AI)打開了大門。通過數(shù)據(jù)挖掘和機(jī)器學(xué)習(xí)算法,對(duì)設(shè)計(jì)數(shù)據(jù)進(jìn)行分析和預(yù)測(cè),實(shí)現(xiàn)設(shè)計(jì)流程的智能化優(yōu)化,這為EDA的未來發(fā)展提供了無限的想象空間。
AetherWings定制化工具包
結(jié) 語
華大九天Aether平臺(tái),憑借深度一體化的架構(gòu)設(shè)計(jì)、強(qiáng)勁的功能模塊支撐與面向未來的智能化擴(kuò)展?jié)摿?,正引領(lǐng)新一代全定制IC設(shè)計(jì)的變革浪潮。它遠(yuǎn)非一款單純的工具,更是賦能工程師從容應(yīng)對(duì)設(shè)計(jì)挑戰(zhàn)、加速技術(shù)創(chuàng)新的可靠伙伴。選擇Aether,便是選擇一種更高效的設(shè)計(jì)范式、更穩(wěn)定的芯片質(zhì)量,以及一片更廣闊的創(chuàng)新天地。
北京華大九天科技股份有限公司(簡(jiǎn)稱“華大九天”)成立于2009年,一直聚焦于EDA工具的開發(fā)、銷售及相關(guān)服務(wù)業(yè)務(wù),致力于成為全流程、全領(lǐng)域、全球領(lǐng)先的EDA提供商。
華大九天主要產(chǎn)品包括全定制設(shè)計(jì)平臺(tái)EDA工具系統(tǒng)、數(shù)字電路設(shè)計(jì)EDA工具、晶圓制造EDA工具、先進(jìn)封裝設(shè)計(jì)EDA工具和3DIC設(shè)計(jì)EDA工具等軟件及相關(guān)技術(shù)服務(wù)。其中,全定制設(shè)計(jì)平臺(tái)EDA工具系統(tǒng)包括模擬電路設(shè)計(jì)全流程EDA工具系統(tǒng)、存儲(chǔ)電路設(shè)計(jì)全流程EDA工具系統(tǒng)、射頻電路設(shè)計(jì)全流程EDA工具系統(tǒng)和平板顯示電路設(shè)計(jì)全流程EDA工具系統(tǒng);技術(shù)服務(wù)主要包括基礎(chǔ)IP、晶圓制造工程服務(wù)及其他相關(guān)服務(wù)。產(chǎn)品和服務(wù)主要應(yīng)用于集成電路設(shè)計(jì)、制造及封裝領(lǐng)域。
華大九天總部位于北京,在南京、成都、深圳、上海、香港、廣州、北京亦莊、西安和天津等地設(shè)有全資子公司,在武漢、廈門、蘇州等地設(shè)有分支機(jī)構(gòu)。
-
半導(dǎo)體
+關(guān)注
關(guān)注
336文章
29542瀏覽量
251705 -
芯片設(shè)計(jì)
+關(guān)注
關(guān)注
15文章
1108瀏覽量
56179 -
華大九天
+關(guān)注
關(guān)注
5文章
102瀏覽量
13578
原文標(biāo)題:華大九天Aether:統(tǒng)一平臺(tái)賦能設(shè)計(jì)全流程,開放生態(tài)鏈接多領(lǐng)域
文章出處:【微信號(hào):華大九天,微信公眾號(hào):華大九天】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
華大九天Empyrean Polas工具解決功率設(shè)計(jì)難題

韋爾股份采用華大九天Empyrean Polas?保障芯片設(shè)計(jì)可靠性

評(píng)論