博客作者:Dario Fresu
歡迎來到 “掌握 PCB 設(shè)計中的 EMI 控制” 系列的第五篇文章。在本文中,我們將深入探討電源分配策略,并討論如何對其進(jìn)行優(yōu)化,以在您的 PCB 項目中實現(xiàn)更優(yōu)的 EMI 性能。
圖 1:Altium Designer 中的去耦策略示例
這一環(huán)節(jié)之所以至關(guān)重要,是因為它與 PCB 設(shè)計中電磁場的約束緊密相關(guān)。
在數(shù)字印刷電路板上控制 EMI 并提升信號完整性的關(guān)鍵因素之一是實施有效的去耦策略。這些方法可確保電路板上的集成電路獲得干凈、穩(wěn)定的能量供應(yīng)。
為此,PCB 設(shè)計師需要構(gòu)建強(qiáng)大的電源傳輸網(wǎng)絡(luò),以滿足高速切換 IC 的能量需求,確保其從電源獲取適量電流。設(shè)計一個高效、及時傳輸能量的 PDN 頗具挑戰(zhàn),需減少損耗并滿足高性能阻抗要求。
隨著數(shù)據(jù)速率和信號速度不斷提升,設(shè)計低阻抗 PDN 變得愈發(fā)重要且困難 —— 阻抗曲線與傳輸信號的頻率密切相關(guān),平衡這些因素是維持 PCB 高性能并最小化 EMI 問題的關(guān)鍵。設(shè)計高效 PDN 時,常用技術(shù)包括集成去耦電容,或在疊層中使用電源平面和多邊形鋪銅。
然而,一些被廣泛接受的方法和誤區(qū)已被證明不僅無效,甚至?xí)p害電路板性能。
反諧振現(xiàn)象
一種常見技術(shù)是使用多種容量的電容器(通常在 10nF 至 1μF 范圍內(nèi)),理論上大電容為 IC 提供能量,小電容濾除高頻噪聲。盡管這一思路看似合理,但在試圖降低 PDN 整體阻抗時可能適得其反 —— 實際電容器并非理想器件,其寄生效應(yīng)在高頻下會顯著影響性能。
電容器僅在諧振頻率以下表現(xiàn)為容性阻抗,超過此頻率后,封裝內(nèi)的寄生參數(shù)會主導(dǎo)阻抗,使電容器呈現(xiàn)感性特性。使用不同容量的電容器以追求更高總電容和更低阻抗時,會面臨顯著挑戰(zhàn):每個電容器因特性差異具有獨特的阻抗曲線,且諧振頻率不同,導(dǎo)致阻抗曲線重疊,在特定頻率下產(chǎn)生更高的阻抗峰值(見圖 2)。
圖 2:反諧振 —— 并聯(lián)不同阻抗曲線的電容器的影響。
這些不同諧振頻率的相互作用會導(dǎo)致阻抗升高,對 PDN 整體性能和去耦策略效果產(chǎn)生負(fù)面影響。
解決這一問題的更佳方案是使用相同類型和封裝、引線電感盡可能低的 SMD 電容器。并聯(lián)這些電容器可滿足電容需求,同時將高頻下的電感降至最低。此外,交替電容器引線極性可減少互感,進(jìn)一步降低 PDN 的總電感。
電容器布局
布局去耦電容器時,必須應(yīng)對電感問題 —— 信號頻率越高,電感影響越顯著。為此,電容器應(yīng)盡可能靠近消耗電流的 IC 電源引腳,以縮短電流路徑,減少高頻下阻礙性能的電感效應(yīng)。
設(shè)計師的核心關(guān)注點不應(yīng)局限于電流的物理傳輸距離,而應(yīng)仔細(xì)規(guī)劃電流的具體路徑。盡管縮短去耦電容與連接引腳的距離很重要,但其本質(zhì)是為了最小化走線的寄生電感 —— 這種近距離布局可確保電容器有效向 IC 提供所需電荷,穩(wěn)定電源并維持信號完整性(見圖 3)。
圖 3:Altium Designer 中 IC 旁的去耦電容布局示例
因此,優(yōu)化路徑(而非僅縮短距離)可確保電流以最高效率流動,降低 EMI 風(fēng)險并提升整體電路性能。恰當(dāng)?shù)穆窂揭?guī)劃與距離優(yōu)化同樣關(guān)鍵,兩者直接影響可能損害電路穩(wěn)定性和功能的寄生效應(yīng)。
恰當(dāng)?shù)穆窂揭?guī)劃與距離優(yōu)化同樣關(guān)鍵,兩者直接影響可能損害電路穩(wěn)定性和功能的寄生效應(yīng)。
除確保電容器靠近 IC 外,強(qiáng)烈建議選擇 ESR 盡可能低的電容器。ESR 是關(guān)鍵參數(shù),直接影響電容器濾除高頻噪聲的效率 —— 低 ESR 可降低電容器與 IC 電源引腳之間的總阻抗,更有效抑制電源線的電壓波動和噪聲。此外,低 ESR 電容器在更寬頻率范圍內(nèi)性能更優(yōu),進(jìn)一步助于減少 EMI 并提升設(shè)計的電源完整性。
電源平面設(shè)計
設(shè)計多層 PCB 時,建議在疊層內(nèi)將電源平面與返回參考平面(通常稱為 “地” 平面)成對緊密排布。這種布局可增加平面間的分布電容,從而降低 PDN 的整體阻抗。
理想配置是將信號層緊鄰返回參考平面(“信號地”),使返回電流以最小環(huán)路面積流動,約束信號產(chǎn)生的電磁場,控制 EMI 并減少噪聲。這種設(shè)置可顯著提升信號完整性,降低走線間的串?dāng)_和電磁耦合,確保更高信號質(zhì)量和可靠通信。在返回參考平面另一側(cè)布置電源平面,可確保電源平面有效向 IC 供電,避免高速切換信號產(chǎn)生的噪聲干擾。通過將電源平面與信號層分離,同時保持與返回參考平面的緊密耦合,可抑制噪聲耦合并為電源傳輸創(chuàng)造穩(wěn)定環(huán)境,最終保障整個電路的高效運(yùn)行。這種布局同時增強(qiáng)電源完整性和信號完整性,是高性能多層 PCB 的基礎(chǔ)設(shè)計實踐(見圖 4)。
圖 4:Altium Designer 中優(yōu)化的 6 層疊層示例
結(jié)合 IC 電源引腳旁的本地電容器與緊密排布的電源和地平面,可形成完整解決方案 —— 改善 PDN、降低 EMI 并維持電路板整體更高信號質(zhì)量。此外,這種方法有助于在 PCB 上更均勻地分配電源,并減少傳統(tǒng)電源布線方式可能產(chǎn)生的電感。
通過將布局合理的電容器與間距緊湊的電源和地平面相結(jié)合,可構(gòu)建更可靠、高效的電源分配系統(tǒng),確保 PCB 性能優(yōu)異且免受干擾。
下一篇文章我們將深入探討串?dāng)_抑制,重點介紹 EMI 實踐,探索最小化信號間干擾、確保 PCB 設(shè)計中更純凈可靠通信的策略。
總結(jié)
在進(jìn)行 PCB 設(shè)計時,Altium Designer 提供了一套全面的工具,可簡化 PCB 設(shè)計師的工作流程,并幫助您構(gòu)建高效的 PDN 。Altium Designer 的核心功能之一是層堆棧管理器,該工具可根據(jù)系統(tǒng)的特定需求為您的 PCB 選擇優(yōu)選疊層配置。
此外,Altium Designer 包含功能強(qiáng)大的集成工具,支持對 PDN 進(jìn)行詳細(xì)仿真。這些仿真可幫助您分析并明智地決定如何有效改進(jìn)電路板設(shè)計。
若想提升您的 PCB 設(shè)計項目水平并利用這些先進(jìn)工具,我們鼓勵您開啟 Altium Designer 和 Altium 365 的免費(fèi)試用。
這將使您有機(jī)會親身體驗這款完整的 CAD 工具如何增強(qiáng)您的設(shè)計能力,實現(xiàn)更高效的 PCB 設(shè)計。
關(guān)于Altium
Altium有限公司隸屬于瑞薩集團(tuán),總部位于美國加利福尼亞州圣迭戈,是一家致力于加速電子創(chuàng)新的全球軟件公司。Altium提供數(shù)字解決方案,以最大限度提高電子設(shè)計的生產(chǎn)力,連接整個設(shè)計過程中的所有利益相關(guān)者,提供對元器件資源和信息的無縫訪問,并管理整個電子產(chǎn)品生命周期。Altium生態(tài)系統(tǒng)加速了各行業(yè)及各規(guī)模企業(yè)的電子產(chǎn)品實現(xiàn)進(jìn)程。
-
emi
+關(guān)注
關(guān)注
53文章
3847瀏覽量
133176 -
altium
+關(guān)注
關(guān)注
48文章
991瀏覽量
121356 -
PCB設(shè)計
+關(guān)注
關(guān)注
396文章
4879瀏覽量
93043 -
Designer
+關(guān)注
關(guān)注
0文章
139瀏覽量
37119
原文標(biāo)題:【技術(shù)博客】掌握 PCB 設(shè)計中的 EMI 控制之 PDN 去耦策略
文章出處:【微信號:AltiumChina,微信公眾號:Altium】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
PCB的電源分配網(wǎng)絡(luò)設(shè)計
高速PCB電源去耦設(shè)計指南
電容時常數(shù)PDS去耦網(wǎng)絡(luò)的自動實現(xiàn)

電源去耦的原因有哪些如何實現(xiàn)電源去耦

PCB PDN design guidelines (PCB電源完整性設(shè)計指導(dǎo)) ------PCB去耦準(zhǔn)則

分享PCB中的去耦電容設(shè)計

評論