LMK1D1208P時鐘緩沖器將兩個可選時鐘輸入(IN0和IN1)中的一個分配給8對差分LVDS時鐘輸出(OUT0至OUT7),時鐘分配的偏斜最小。輸入可以是 LVDS、LVPECL、LVCMOS、HCSL 或 CML。
該LMK1D1208P專為驅(qū)動 50 Ω輸電線路而設計。在單端模式下驅(qū)動輸入時,向未使用的負輸入引腳施加適當?shù)钠秒妷?。IN_SEL引腳選擇路由到輸出的輸入。該器件支持故障安全輸入功能。該器件還集成了輸入遲滯,可防止在沒有輸入信號的情況下輸出隨機振蕩。
*附件:lmk1d1208p.pdf
通過將相應的OEx引腳設置為邏輯高電平1來使能每個LVDS差分輸出。如果該引腳設置為邏輯低電平 0,則輸出在 Hi-Z 狀態(tài)下被禁用,從而降低功耗。
該器件在1.8V、2.5V或3.3V電源環(huán)境中工作,特性范圍為–40°C至105°C(環(huán)境溫度)。
特性
- 高性能LVDS時鐘緩沖器系列,具有2個輸入和8個輸出(2:8)
- 輸出頻率高達 2 GHz
- 用于單個輸出啟用/禁用的硬件引腳
- 電源電壓:1.8 V / 2.5 V / 3.3 V ± 5%
- 低附加抖動:在156.25 MHz時,在12 kHz至20 MHz范圍內(nèi),最大值<60 fs rms
- 極低的本底相位噪聲:-164 dBc/Hz(典型值)
- 極低的傳播延遲:最大< 575 ps
- 輸出偏斜:最大20 ps
- 故障安全輸入
- 通用輸入接受 LVDS、LVPECL、LVCMOS、HCSL 和 CML
- LVDS基準電壓,V AC_REF,可用于電容耦合輸入
- 工業(yè)溫度范圍:–40°C 至 105°C
- 可用套餐:
- 6 mm × 6 mm 40 引腳 VQFN (RHA)
參數(shù)

方框圖

?1. 產(chǎn)品概述?
LMK1D1208P是德州儀器(TI)推出的高性能LVDS時鐘緩沖器,具有2輸入8輸出(2:8)架構,專為低抖動時鐘分配設計。核心特性包括:
- ?工作頻率?:支持高達2 GHz輸出
- ?電源電壓?:1.8V/2.5V/3.3V ±5%
- ?低抖動性能?:<60 fs RMS(12 kHz至20 MHz帶寬,156.25 MHz時)
- ?封裝?:6mm×6mm 40引腳VQFN(RHA)
?2. 關鍵特性?
- ?輸入兼容性?:支持LVDS、LVPECL、LVCMOS、HCSL、CML多種信號類型
- ?輸出控制?:硬件引腳獨立控制每路輸出使能/禁用(Hi-Z狀態(tài))
- ?低功耗設計?:禁用輸出時可降低功耗
- ?工業(yè)級溫度范圍?:-40°C至105°C
?3. 應用場景?
- 電信與網(wǎng)絡設備
- 醫(yī)療成像系統(tǒng)
- 測試測量儀器
- 無線基礎設施
- 專業(yè)音視頻設備
?4. 技術細節(jié)?
- ?信號完整性?:
- 差分輸出幅度350/500 mV(可通過AMP_SEL引腳選擇)
- 最大傳播延遲<575 ps
- 輸出間偏斜<20 ps
- ?電源管理?:
- 靜態(tài)電流75 mA(典型值)
- 需配合去耦電容和鐵氧體磁珠優(yōu)化供電噪聲
?5. 設計支持?
-
輸電線路
+關注
關注
1文章
819瀏覽量
24564 -
時鐘緩沖器
+關注
關注
2文章
273瀏覽量
51959 -
lvds
+關注
關注
2文章
1244瀏覽量
70250 -
引腳
+關注
關注
16文章
2120瀏覽量
56042 -
偏置電壓
+關注
關注
0文章
172瀏覽量
14230
發(fā)布評論請先 登錄
LMK1D210x低附加抖動LVDS緩沖器數(shù)據(jù)表
LMK1D120x低附加抖動LVDS緩沖器數(shù)據(jù)表
LMK1D121x低附加抖動LVDS緩沖器數(shù)據(jù)表
LMK1D210x低附加抖動LVDS緩沖器數(shù)據(jù)表
LMK1D1208I I2C可配置低附加抖動LVDS緩沖器數(shù)據(jù)表
LMK1D1204P引腳控制型OE低附加抖動LVDS緩沖器數(shù)據(jù)表
LMK1D1208P引腳控制型OE低附加抖動LVDS緩沖器數(shù)據(jù)表
LMK1D1208低附加抖動、八路LVDS輸出時鐘緩沖器評估板
?LMK1D1208I 低附加抖動LVDS緩沖器技術文檔總結
?LMK1D1208P 低附加抖動LVDS緩沖器技術文檔總結
評論