chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

NVMe高速傳輸之?dāng)[脫XDMA設(shè)計25: NVMe 子系統(tǒng)模型設(shè)計

xianuser2012 ? 來源:xianuser2012 ? 作者:xianuser2012 ? 2025-09-14 11:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

NVMe 子系統(tǒng)模型是用來模擬 NVMe 子系統(tǒng)的功能仿真模型。 在當(dāng)前的技術(shù)背景下, 單一的存儲設(shè)備難以滿足巨大的存儲容量和速度需求, 因此很多存儲系統(tǒng)都采用 PCIe 交換機來拓展鏈路, 或通過 RAID 技術(shù)來提升存儲性能, 這些都使 PCIe 鏈路拓?fù)浣Y(jié)構(gòu)變得更加復(fù)雜。 此外基于 PCIe 的 NVMe 協(xié)議在執(zhí)行過程中需要通過 PCIe鏈路與主機控制器完成大量的指令和數(shù)據(jù)交互, 這使得如何在仿真環(huán)境下模擬復(fù)雜拓?fù)滏溌分械?NVMe 存儲設(shè)備功能成為急需解決的關(guān)鍵問題。 因此本IP提出 NVMe子系統(tǒng)模型的設(shè)計理念, 并將其整合到驗證平臺中, 使 NoP 邏輯加速引擎能夠在較復(fù)雜存儲子系統(tǒng)中做系統(tǒng)性的功能驗證, 同時降低了設(shè)計與驗證的迭代成本。

NVMe 子系統(tǒng)模型由模塊化的關(guān)鍵組件構(gòu)成, 主要包含驅(qū)動器、 橋設(shè)備模型、NVMe 設(shè)備模型。 不帶交換設(shè)備的最小 NVMe 子系統(tǒng)模型如圖 1 所示。 帶有交換設(shè)備的最小 NVMe 子系統(tǒng)模型如圖 2 所示。在構(gòu)建測試平臺的過程中, 可以根據(jù)需求在最小存儲子系統(tǒng)模型的基礎(chǔ)上添加組件來構(gòu)建合適的 PCIe 鏈路拓?fù)浣Y(jié)構(gòu)。

wKgZPGjFJAmAfbjkAABSka2nqhw397.png

圖1 最小 NVMe 子系統(tǒng)模型

wKgZPGjFJB6ACVnjAADIg9iywNw902.png

圖2 最小 NVMe 子系統(tǒng)模型

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1461

    瀏覽量

    88434
  • 模型
    +關(guān)注

    關(guān)注

    1

    文章

    3752

    瀏覽量

    52113
  • 存儲設(shè)備
    +關(guān)注

    關(guān)注

    0

    文章

    173

    瀏覽量

    19694
  • nvme
    +關(guān)注

    關(guān)注

    0

    文章

    299

    瀏覽量

    23842
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    NVMe高速傳輸擺脫XDMA設(shè)計七:系統(tǒng)初始化

    直接采用PCIe實現(xiàn)NVMe功能,它的系統(tǒng)初始化流程主要分為鏈路訓(xùn)練、PCIe 初始化和 NVMe 初始化, 分別實現(xiàn) PCIe鏈路連接、 PCIe 設(shè)備枚舉配置和 NVMe 設(shè)備配置
    發(fā)表于 07-04 09:14

    NVMe高速傳輸擺脫XDMA設(shè)計十:NVMe初始化狀態(tài)機設(shè)計

    在完成PCIe配置初始化后,PCIe總線域的地址空間都分配完畢,可以執(zhí)行傳出存儲讀寫TLP,系統(tǒng)初始化進入NVMe配置初始化。NVMe配置初始化主要完成NVMe設(shè)備BAR空間的
    發(fā)表于 07-05 22:03

    NVMe高速傳輸擺脫XDMA設(shè)計18:UVM驗證平臺

    數(shù)據(jù)總線;NVMe 子系統(tǒng)模型NVMe Subsystem Model)是自主設(shè)計的用于模擬 PCIe 鏈路設(shè)備和 NVMe 設(shè)備的功能
    發(fā)表于 07-31 16:39

    NVMe高速傳輸擺脫XDMA設(shè)計14: PCIe應(yīng)答模塊設(shè)計

    應(yīng)答模塊的具體任務(wù)是接收來自PCIe鏈路上的設(shè)備的TLP請求,并響應(yīng)請求。由于基于PCIe協(xié)議的NVMe數(shù)據(jù)傳輸只使用PCIe協(xié)議的存儲器讀請求TLP和存儲器寫請求TLP,應(yīng)答模塊也分別針對兩種
    發(fā)表于 08-04 16:44

    NVMe高速傳輸擺脫XDMA設(shè)計17:PCIe加速模塊設(shè)計

    PCIe加速模塊負(fù)責(zé)實現(xiàn)PCIe傳輸層任務(wù)的處理,同時與NVMe層進行任務(wù)交互。如圖1所示,PCIe加速模塊按照請求發(fā)起方分為請求模塊和應(yīng)答模塊。請求模塊負(fù)責(zé)將內(nèi)部請求事務(wù)轉(zhuǎn)化為配置管理接口信號或
    發(fā)表于 08-07 18:57

    NVMe高速傳輸擺脫XDMA設(shè)計20: PCIe應(yīng)答模塊設(shè)計

    應(yīng)答模塊的具體任務(wù)是接收來自PCIe鏈路上的設(shè)備的TLP請求,并響應(yīng)請求。由于基于PCIe協(xié)議的NVMe數(shù)據(jù)傳輸只使用PCIe協(xié)議的存儲器讀請求TLP和存儲器寫請求TLP,應(yīng)答模塊也分別針對兩種
    發(fā)表于 08-12 16:04

    NVMe高速傳輸擺脫XDMA設(shè)計23:UVM驗證平臺

    數(shù)據(jù)總線;NVMe 子系統(tǒng)模型NVMe Subsystem Model)是自主設(shè)計的用于模擬 PCIe 鏈路設(shè)備和 NVMe 設(shè)備的功能
    發(fā)表于 08-26 09:49

    NVMe高速傳輸擺脫XDMA設(shè)計24: UVM 驗證包設(shè)計

    是一個 cfg_mgmt 接口, 四個axis 接口, 這些接口信號均可轉(zhuǎn)換為 PCIe TLP 事務(wù)。 這些接口與 NVMe 子系統(tǒng)模型對接, 因此 tlp_agent 中只包含一個 monitor
    發(fā)表于 08-29 14:33

    NVMe高速傳輸擺脫XDMA設(shè)計27: 橋設(shè)備模型設(shè)計

    橋設(shè)備模型模擬虛擬 PCI 橋設(shè)備的配置空間和路由功能。 橋設(shè)備是拓展 PCIe 鏈路的關(guān)鍵設(shè)備, 在 NVMe 子系統(tǒng)模型中, 橋設(shè)備模型
    發(fā)表于 09-18 09:11

    NVMe高速傳輸擺脫XDMA設(shè)計30: NVMe 設(shè)備模型設(shè)計

    NVMe 設(shè)備模型一方面模擬 PCIe EP 設(shè)備功能, 另一方面模擬 NVMe 行為功能,實現(xiàn) NVMe 協(xié)議事務(wù)的處理。 PCIe EP 設(shè)備具有 TYPE0 類型的配置空間, 要
    發(fā)表于 09-29 09:31

    NVMe高速傳輸擺脫XDMA設(shè)計33:初始化功能驗證與分析

    都通過 NVMe 子系統(tǒng)模型來實現(xiàn), 因此對初始化功能的測試用例的實現(xiàn)比較簡單, 只需要配置初始化控制寄存器來控制初始化進程, 要實現(xiàn)不同應(yīng)用場景的模擬則需要通過構(gòu)建不同拓?fù)浣Y(jié)構(gòu)的 NVMe
    發(fā)表于 10-08 08:02

    NVMe高速傳輸擺脫XDMA設(shè)計42:DMA 讀寫功能驗證與分析

    事務(wù), 數(shù)據(jù)通過 AXI 總線寫入 BRAM 仿真模型。 DMA 結(jié)束后寫數(shù)據(jù)計數(shù)寄存器為 256, 表示傳輸數(shù)據(jù)量為 256*16B 即 4KB。 圖1 DMA 讀測試仿真波形 NVMe 設(shè)備
    發(fā)表于 10-27 09:10

    NVMe IP over PCIe 4.0:擺脫XDMA,實現(xiàn)超高速

    基于NVMe加速引擎,它直接放棄XDMA,改為深度結(jié)合PCIe,通過高速傳輸機制開發(fā)。同時利用UVM驗證平臺驗證,有效提升工作效率。
    的頭像 發(fā)表于 04-16 14:57 ?993次閱讀
    <b class='flag-5'>NVMe</b> IP over PCIe 4.0:<b class='flag-5'>擺脫</b><b class='flag-5'>XDMA</b>,實現(xiàn)超<b class='flag-5'>高速</b>!

    NVMe IP高速傳輸卻不依賴XDMA設(shè)計八:系統(tǒng)初始化

    采用XDMA是許多人常用xilinx庫實現(xiàn)NVMe或其他傳輸的方法。但是,XDMA介紹較少,在高速存儲設(shè)計時,尤其是PCIe4.0模式下,較
    的頭像 發(fā)表于 07-26 15:14 ?865次閱讀
    <b class='flag-5'>NVMe</b> IP<b class='flag-5'>高速</b><b class='flag-5'>傳輸</b>卻不依賴<b class='flag-5'>XDMA</b>設(shè)計<b class='flag-5'>之</b>八:<b class='flag-5'>系統(tǒng)</b>初始化

    NVMe高速傳輸擺脫XDMA設(shè)計27:NVMe橋設(shè)備模型設(shè)計

    橋設(shè)備模型模擬虛擬 PCI 橋設(shè)備的配置空間和路由功能。 橋設(shè)備是拓展 PCIe 鏈路的關(guān)鍵設(shè)備, 在 NVMe 子系統(tǒng)模型中, 橋設(shè)備模型
    的頭像 發(fā)表于 09-18 09:16 ?549次閱讀
    <b class='flag-5'>NVMe</b><b class='flag-5'>高速</b><b class='flag-5'>傳輸</b><b class='flag-5'>之</b><b class='flag-5'>擺脫</b><b class='flag-5'>XDMA</b>設(shè)計27:<b class='flag-5'>NVMe</b>橋設(shè)備<b class='flag-5'>模型</b>設(shè)計