chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

?CDCM61001 低抖動時鐘發(fā)生器技術文檔總結

科技綠洲 ? 2025-09-18 09:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

該CDCM61001是一款高度通用的低抖動頻率合成器,可從低頻晶體或LVCMOS輸入生成低抖動時鐘輸出,可在低壓正發(fā)射極耦合邏輯(LVPECL)、低壓差分信號(LVDS)或低壓互補金屬氧化物半導體(LVCMOS)輸出之間進行選擇,適用于各種有線和數(shù)據(jù)通信應用。該CDCM61001具有板載PLL,只需通過控制引腳即可輕松配置。整體輸出隨機抖動性能小于 1ps、RMS(從 10 kHz 到 20 MHz),使該器件成為 SONET、以太網、光纖通道和 SAN 等要求苛刻應用的完美選擇。該CDCM61001采用小型 32 引腳、5 mm × 5 mm QFN 封裝。
*附件:cdcm61001.pdf

該CDCM61001是一款高性能、低相位噪聲、全集成壓控振蕩器(VCO)時鐘合成器,具有一個通用輸出緩沖器,可配置為與LVPECL、LVDS或LVCMOS兼容。通用輸出也可以轉換為兩個LVCMOS輸出。此外,LVCMOS 旁路輸出時鐘可在輸出配置中提供,有助于晶體負載,以實現(xiàn)精確所需的輸入頻率。它有一個完全集成、低噪聲、基于LC的VCO,工作頻率范圍為1.75 GHz至2.05 GHz。

鎖相環(huán) (PLL) 使 VCO 相對于輸入同步,輸入可以是低頻晶體。輸出具有來自VCO內核的輸出分壓器。所有器件設置都通過控制引腳結構進行管理,該結構有兩個控制預分頻器和反饋分頻器的引腳,三個控制輸出分頻器的引腳,兩個控制輸出類型的引腳,以及一個控制輸出使能的引腳。每當PLL設置(包括輸入頻率、預分頻器分頻器或反饋分頻器)發(fā)生變化時,都必須通過Reset控制引腳發(fā)出復位(器件復位為低電平有效)。復位啟動 PLL 重新校準過程以確保 PLL 鎖定。當器件處于復位狀態(tài)時,輸出和分壓器關閉。

輸出頻率(f )與輸入時鐘的頻率成正比(f ).反饋分頻器、輸出分頻器和VCO頻率集f關于 f .有關常見有線和數(shù)據(jù)通信應用程序的配置設置,請參閱。對于其他應用,用于計算所需輸出所需的精確晶體振蕩器頻率。

通過使用控制引腳,可以從 1、2、3、4、6 或 8 中選擇輸出分壓器。反饋分頻器和預分頻器分頻器組合可以分別從 25 和 3、24 和 3、20 和 4 或 15 和 5 中進行選擇,也可以使用控制引腳。顯示了CDCM61001的高級框圖。

該器件在3.3 V電源環(huán)境中工作,工作溫度范圍為–40°C至+85°C。

特性

  • 一個晶體/LVCMOS基準輸入,包括24.8832 MHz、25 MHz和
    26.5625 MHz
  • 輸入頻率范圍:21.875 MHz 至
    28.47 MHz
  • 片上VCO工作頻率范圍為1.75 GHz至2.05 GHz
  • 1x 可用輸出:
    • 引腳可在 LVPECL、LVDS 或 2-LVCMOS 之間選擇;工作電壓為 3.3 V
  • 提供LVCMOS旁路輸出
  • 輸出頻率可通過輸出分頻器的 /1、/2、/3、/4、/6、/8
    選擇
  • 支持常見的 LVPECL/LVDS 輸出頻率:
    • 62.5 兆赫、74.25 兆赫、75 兆赫、77.76 兆赫、100 兆赫、106.25 兆赫、125 兆赫、
      150 兆赫、155.52 兆赫、156.25 兆赫、159.375 兆赫、187.5 兆赫、200 兆赫、212.5 兆赫、
      250 兆赫、311.04 兆赫、312.5 兆赫、622.08 兆赫、625 兆赫
  • 支持常見的LVCMOS輸出頻率:
    • 62.5 兆赫、74.25 兆赫、75 兆赫、77.76 兆赫、100 兆赫、106.25 兆赫、125 兆赫、
      150 兆赫、155.52 兆赫、156.25 兆赫、159.375 兆赫、187.5 兆赫、200 兆赫、
      212.5 兆赫、250 兆赫
  • 輸出頻率范圍:43.75 MHz 至 683.264 MHz
  • 內部PLL環(huán)路帶寬:400 kHz
  • 高性能 PLL 內核:
    • 相位噪聲通常為–146 dBc/Hz,5 MHz失調
      ,625 MHz LVPECL輸出
    • 隨機抖動通常為 0.509 ps,RMS(10 kHz 至 20 MHz),
      適用于 625 MHz LVPECL 輸出
  • 輸出占空比校正至 50% (± 5%)
  • 使用控制引腳進行分頻器編程
    • 兩個引腳,用于預分頻器/反饋分頻器
    • 三個用于輸出分壓器的引腳
    • 兩個用于輸出選擇的引腳
  • 提供芯片使能和器件復位控制引腳
  • 3.3V 內核和 I/O 電源
  • 工業(yè)溫度范圍:–40°C 至 +85°C
  • 5mm × 5mm、32引腳、QFN (RHB) 封裝
  • ESD 保護超過 2 kV (HBM)

參數(shù)
image.png

方框圖

image.png

?1. 產品概述?
CDCM61001是德州儀器(TI)推出的高性能、低相位噪聲時鐘發(fā)生器,集成電壓控制振蕩器(VCO),支持多種輸出類型(LVPECL/LVDS/LVCMOS)。其核心特性包括:

  • ?輸入頻率范圍?:21.875 MHz至28.47 MHz,兼容晶體或LVCMOS參考輸入。
  • ?VCO頻率范圍?:1.75 GHz至2.05 GHz,支持分頻輸出(/1至/8)。
  • ?輸出頻率范圍?:43.75 MHz至683.264 MHz,覆蓋常見通信標準(如SONET、以太網、SATA等)。
  • ?低抖動性能?:隨機抖動典型值0.509 ps(RMS,10 kHz–20 MHz),相位噪聲低至-146 dBc/Hz(625 MHz LVPECL輸出)。

?2. 關鍵特性?

  • ?靈活配置?:通過控制引腳設置分頻器(反饋/輸出)、輸出類型及使能狀態(tài)。
  • ?多輸出模式?:支持LVPECL、LVDS或2路LVCMOS輸出,并集成LVCMOS旁路輸出。
  • ?高集成度?:內置PLL、LDO穩(wěn)壓器及ESD保護(>2 kV HBM),采用5 mm × 5 mm QFN-32封裝。

?3. 應用場景?

  • 高端數(shù)據(jù)通信(SONET、10G以太網、光纖通道)。
  • 替代高頻晶體振蕩器,降低成本。
  • 高清視頻(HDTV)、存儲網絡(SAN)等時序敏感系統(tǒng)。

?4. 電氣特性?

  • ?電源要求?:3.3 V ±10%,工業(yè)溫度范圍(-40°C至+85°C)。
  • ?功耗?:典型值339.9 mW(LVPECL輸出@312.5 MHz)。
  • ?啟動時間?:約2.25 ms(含VCO校準和PLL鎖定)。

?5. 設計注意事項?

  • ?熱管理?:需焊接裸露焊盤至PCB地平面以優(yōu)化散熱。
  • ?電源濾波?:建議使用鐵氧體磁珠隔離模擬與數(shù)字電源,并就近放置去耦電容。
  • ?輸出端接?:提供LVPECL/LVDS/LVCMOS的推薦端接電路(如150 Ω電阻網絡)。

?6. 文檔結構?

  • 包含特性說明、引腳定義、電氣參數(shù)、典型應用電路及封裝信息。
  • 提供配置表(如分頻比、輸出類型選擇)和熱阻數(shù)據(jù)。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 頻率合成器
    +關注

    關注

    5

    文章

    305

    瀏覽量

    33405
  • 時鐘發(fā)生器

    關注

    1

    文章

    268

    瀏覽量

    69865
  • 引腳
    +關注

    關注

    16

    文章

    2077

    瀏覽量

    55073
  • 光纖通道
    +關注

    關注

    0

    文章

    226

    瀏覽量

    14616
  • LVCMOS
    +關注

    關注

    1

    文章

    142

    瀏覽量

    11937
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    MAX3625A 抖動、精密時鐘發(fā)生器,提供三路輸出(應用

    MAX3625A 抖動、精密時鐘發(fā)生器,提供三路輸出
    發(fā)表于 08-13 13:01 ?1079次閱讀
    MAX3625A <b class='flag-5'>低</b><b class='flag-5'>抖動</b>、精密<b class='flag-5'>時鐘發(fā)生器</b>,提供三路輸出(應用

    評估抖動PLL時鐘發(fā)生器的電源噪聲抑制性能

    評估抖動PLL時鐘發(fā)生器的電源噪聲抑制性能 本文介紹了電源噪聲對基于PLL的時鐘發(fā)生器的干擾,并討論了幾種用于評估確定性抖動(DJ)的
    發(fā)表于 09-18 08:46 ?1833次閱讀
    評估<b class='flag-5'>低</b><b class='flag-5'>抖動</b>PLL<b class='flag-5'>時鐘發(fā)生器</b>的電源噪聲抑制性能

    MAX3624 抖動、精密時鐘發(fā)生器,提供四路輸出

    MAX3624 抖動、精密時鐘發(fā)生器,提供四路輸出 概述 MAX3624是一款抖動精密
    發(fā)表于 09-18 08:56 ?931次閱讀
    MAX3624 <b class='flag-5'>低</b><b class='flag-5'>抖動</b>、精密<b class='flag-5'>時鐘發(fā)生器</b>,提供四路輸出

    cdcm61001一個輸出集成壓控振蕩抖動時鐘發(fā)生器

    The CDCM61001 is a highly versatile, low-jitterfrequency synthesizer that can generate
    發(fā)表于 09-25 15:35 ?3次下載
    <b class='flag-5'>cdcm61001</b>一個輸出集成壓控振蕩<b class='flag-5'>器</b><b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發(fā)生器</b>

    AD9525: 8路LVPECL輸出抖動時鐘發(fā)生器

    AD9525: 8路LVPECL輸出抖動時鐘發(fā)生器
    發(fā)表于 03-21 15:00 ?0次下載
    AD9525: 8路LVPECL輸出<b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發(fā)生器</b>

    AD9540:655 MHz抖動時鐘發(fā)生器數(shù)據(jù)表

    AD9540:655 MHz抖動時鐘發(fā)生器數(shù)據(jù)表
    發(fā)表于 03-22 19:57 ?0次下載
    AD9540:655 MHz<b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發(fā)生器</b>數(shù)據(jù)表

    評估抖動PLL時鐘發(fā)生器的電源噪聲抑制

    本文討論電源噪聲干擾對基于PLL的時鐘發(fā)生器的影響,并介紹幾種用于評估由此產生的確定性抖動(DJ)的測量技術。派生關系顯示了如何使用頻域雜散測量來評估時序抖動行為。實驗室臺架測試結果用
    的頭像 發(fā)表于 04-11 11:06 ?2372次閱讀
    評估<b class='flag-5'>低</b><b class='flag-5'>抖動</b>PLL<b class='flag-5'>時鐘發(fā)生器</b>的電源噪聲抑制

    CDCM6208V2G具有小數(shù)分頻的2:8時鐘發(fā)生器/抖動消除數(shù)據(jù)表

    電子發(fā)燒友網站提供《CDCM6208V2G具有小數(shù)分頻的2:8時鐘發(fā)生器/抖動消除數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-20 09:14 ?0次下載
    <b class='flag-5'>CDCM</b>6208V2G具有小數(shù)分頻<b class='flag-5'>器</b>的2:8<b class='flag-5'>時鐘發(fā)生器</b>/<b class='flag-5'>抖動</b>消除<b class='flag-5'>器</b>數(shù)據(jù)表

    CDCM61004四路輸出、集成VCO、抖動時鐘發(fā)生器數(shù)據(jù)表

    電子發(fā)燒友網站提供《CDCM61004四路輸出、集成VCO、抖動時鐘發(fā)生器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-22 09:21 ?1次下載
    <b class='flag-5'>CDCM</b>61004四路輸出、集成VCO、<b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發(fā)生器</b>數(shù)據(jù)表

    CDCM61002兩路輸出、集成VCO、抖動時鐘發(fā)生器數(shù)據(jù)表

    電子發(fā)燒友網站提供《CDCM61002兩路輸出、集成VCO、抖動時鐘發(fā)生器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-22 09:20 ?0次下載
    <b class='flag-5'>CDCM</b>61002兩路輸出、集成VCO、<b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發(fā)生器</b>數(shù)據(jù)表

    CDCM61001高度通抖動頻率合成器數(shù)據(jù)表

    電子發(fā)燒友網站提供《CDCM61001高度通抖動頻率合成器數(shù)據(jù)表.pdf》資料免費下載
    發(fā)表于 08-22 09:24 ?0次下載
    <b class='flag-5'>CDCM61001</b>高度通<b class='flag-5'>低</b><b class='flag-5'>抖動</b>頻率合成器數(shù)據(jù)表

    ?CDCM9102低噪聲雙通道100MHz時鐘發(fā)生器技術文檔總結

    CDCM9102是一款抖動時鐘發(fā)生器,旨在為以下人員提供參考時鐘 PCI Express? 等通信標準。設備 最高支持 PCIE gen
    的頭像 發(fā)表于 09-15 14:22 ?623次閱讀
    ?<b class='flag-5'>CDCM</b>9102低噪聲雙通道100MHz<b class='flag-5'>時鐘發(fā)生器</b><b class='flag-5'>技術</b><b class='flag-5'>文檔</b><b class='flag-5'>總結</b>

    ?CDCE62002 四輸出時鐘發(fā)生器/抖動清除技術文檔總結

    CDCE62002器件是一款高性能時鐘發(fā)生器,具有輸出抖動、 通過SPI接口實現(xiàn)高度可配置,并確定可編程啟動模式 通過片上EEPROM。專為時鐘數(shù)據(jù)轉換
    的頭像 發(fā)表于 09-17 13:48 ?570次閱讀
    ?CDCE62002 四輸出<b class='flag-5'>時鐘發(fā)生器</b>/<b class='flag-5'>抖動</b>清除<b class='flag-5'>器</b><b class='flag-5'>技術</b><b class='flag-5'>文檔</b><b class='flag-5'>總結</b>

    ?CDCM61004四輸出集成VCO抖動時鐘發(fā)生器技術文檔總結

    CDCM61004是一款高度通用、抖動的頻率合成器,能夠 產生四個抖動時鐘輸出,可在低壓正發(fā)
    的頭像 發(fā)表于 09-17 18:12 ?773次閱讀
    ?<b class='flag-5'>CDCM</b>61004四輸出集成VCO<b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發(fā)生器</b><b class='flag-5'>技術</b><b class='flag-5'>文檔</b><b class='flag-5'>總結</b>

    ?CDCM61002 抖動時鐘發(fā)生器技術文檔總結

    CDCM61002是一款高度通用的抖動頻率合成器,可從低頻晶體或LVCMOS輸入生成兩個抖動時鐘
    的頭像 發(fā)表于 09-18 09:26 ?550次閱讀
    ?<b class='flag-5'>CDCM</b>61002 <b class='flag-5'>低</b><b class='flag-5'>抖動</b><b class='flag-5'>時鐘發(fā)生器</b><b class='flag-5'>技術</b><b class='flag-5'>文檔</b><b class='flag-5'>總結</b>