chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

?CDCE949/CDCEL949 時鐘發(fā)生器芯片技術文檔總結

科技綠洲 ? 2025-09-18 17:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

CDCE949和CDCEL949是基于模塊化PLL的低成本、高性能、可編程時鐘合成器、乘法器和分頻器。這些器件從單個輸入頻率生成多達九個輸出時鐘。每個輸出均可在系統內編程,適用于高達 230MHz 的任何時鐘頻率,使用多達四個獨立的可配置 PLL。

CDCEx949具有獨立的輸出電源引腳(VDDOUT):CDCEL949為1.8V,CDCE949為2.5V至3.3V。
*附件:cdce949.pdf

輸入接受外部晶體或LVCMOS時鐘信號。如果使用外部晶體,片內負載電容器足以滿足大多數應用。負載電容器的值可在 0pF 至 20pF 之間進行編程。此外,片上VCXO是可選的,允許輸出頻率與外部控制信號(即PWM信號)同步。

較深的M/N分頻比允許從參考輸入頻率(例如27MHz)生成0ppm的音頻或視頻、網絡(WLAN、藍牙、以太網、GPS)或接口USB、IEEE1394、記憶棒)時鐘。

所有 PLL 都支持擴頻時鐘 (SSC)。SSC 可以是中心擴展或向下擴展時鐘。這是減少電磁干擾 (EMI) 的常用技術。

根據PLL頻率和分頻器設置,自動調整內部環(huán)路濾波器組件以實現高穩(wěn)定性,并優(yōu)化每個PLL的抖動傳遞特性。

該器件支持非易失性EEPROM編程,可根據應用輕松定制器件。CDCEx949 預設為出廠默認配置。該器件可以在 PCB 組裝之前重新編程為不同的應用配置,或通過系統內編程重新編程。所有器件設置都可通過SDA和SCL總線(2線串行接口)進行編程。

特性

  • 可編程時鐘發(fā)生器系列成員
    • CDCEx913:1 個 PLL,3 個輸出
    • CDCEx925:2 個 PLL,5 個輸出
    • CDCEx937:3 個 PLL,7 個輸出
    • CDCEx949:4 個 PLL,9 個輸出
  • 系統內可編程性和EEPROM
    • 串行可編程易失性寄存器
    • 用于存儲客戶設置的非易失性EEPROM
  • 靈活的輸入時鐘概念
    • 外部晶體:8MHz至32MHz
    • 片內VCXO拉動范圍:±150ppm
    • 單端LVCMOS,頻率高達160MHz
  • 自由選擇高達 230MHz 的輸出頻率
  • 低噪聲PLL內核
    • 集成 PLL 回路濾波器組件
    • 低周期抖動:60ps(典型值)
  • 獨立的輸出電源引腳
    • CDCE949:3.3V 和 2.5V
    • CDCEL949:1.8V
  • 靈活的時鐘驅動器
    • 三個用戶可定義的控制輸入 [S0/S1/S2](例如:SSC 選擇、頻率切換、輸出使能或斷電)
    • 為視頻、音頻、USB、IEEE1394、RFID、藍牙、WLAN、以太網?和 GPS 生成高精度時鐘
    • 生成與 TI-DaVinci?、OMAP? 和 DSP 一起使用的通用時鐘頻率
    • 可編程 SSC 調制
    • 實現 0ppm 時鐘生成
  • 1.8V器件核心電源
  • 寬溫度范圍:–40°C 至 85°C
  • 采用 TSSOP 封裝
  • 用于輕松進行 PLL 設計和編程的開發(fā)和編程套件 (TI Pro-Clock?)

參數
image.png

方框圖
image.png

?1. 產品概述?

  • ?型號?:CDCE949(3.3V/2.5V輸出)與CDCEL949(1.8V輸出),均為可編程低功耗LVCMOS時鐘發(fā)生器,支持擴頻時鐘(SSC)以降低EMI。
  • ?核心特性?:
    • 4個獨立PLL,支持9路輸出,頻率最高230MHz。
    • 集成SSC功能(中心/下擴頻,調制范圍±0.25%至±2%)。
    • 支持晶體(8MHz-32MHz)或LVCMOS輸入(最高160MHz)。
    • 低周期抖動(典型值60ps),內置PLL環(huán)路濾波器。
    • 非易失性EEPROM存儲用戶配置,支持在線編程(SDA/SCL接口)。

?2. 關鍵功能模塊?

  • ?PLL架構?:
    • 每個PLL可獨立配置分頻/倍頻參數(N/M值),支持0ppm音頻/視頻時鐘生成。
    • 自動調整內部濾波器以優(yōu)化抖動性能。
  • ?控制接口?:
    • 3個可編程控制引腳(S0/S1/S2),支持頻率切換、SSC模式選擇、輸出使能等功能。
    • 默認SDA/SCL接口可重配置為控制引腳。
  • ?輸出配置?:
    • 每路輸出可單獨設置分頻值(Pdiv,1-127)、電源電壓(VDDOUT)及狀態(tài)(使能/三態(tài)/低電平)。

?3. 應用場景?

  • ?典型應用?:數字電視(D-TV)、機頂盒(STB)、DVD播放器/錄像機、打印機、網絡設備(WLAN/藍牙/以太網)及接口(USB/IEEE1394)。
  • ?EMI優(yōu)化?:通過SSC技術降低時鐘諧波輻射,適用于高密度PCB設計

?4. 電氣特性?

  • ?工作范圍?:1.8V核心供電,溫度-40°C至85°C。
  • ?功耗?:
    • 靜態(tài)電流典型值38mA(所有PLL開啟,27MHz輸入)。
    • 輸出驅動電流依電壓不同(3.3V: ±12mA, 1.8V: ±8mA)。
  • ?抖動性能?:周期抖動70-180ps(取決于配置與負載)。

?5. 封裝與開發(fā)支持?

  • ?封裝?:24引腳TSSOP(7.8mm×6.4mm)。
  • ?開發(fā)工具?:TI Pro-Clock?軟件簡化PLL配置與編程。

?6. 設計注意事項?

  • ?布局建議?:晶體需靠近芯片,對稱布線;避免底層走線以減少寄生電容。
  • ?電源管理?:建議VDD先于VDDOUT上電,未用輸出引腳可懸空。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 可編程
    +關注

    關注

    2

    文章

    1325

    瀏覽量

    41493
  • 分頻器
    +關注

    關注

    43

    文章

    536

    瀏覽量

    53399
  • pll
    pll
    +關注

    關注

    6

    文章

    982

    瀏覽量

    138189
  • 時鐘合成器
    +關注

    關注

    0

    文章

    113

    瀏覽量

    8897
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    按照ClockPro導出的參數后,配置到CDCE949寄存后,對應的輸出腳無時鐘輸出,為什么?

    我按照ClockPro導出的參數后,配置到CDCE949寄存后,對應的輸出腳無時鐘輸出,測量所有引腳都無輸出,測量晶振兩端波形正常。 以下是LOG是讀出CDCE949的信息,附件
    發(fā)表于 11-13 06:04

    時鐘發(fā)生器CDCE949.pdf

    Programmable 4-PLL VCXO Clock Synthesizer with 1.8V, 2.5V and 3.3V LVCMOS Outputs The CDCE949
    發(fā)表于 01-30 09:23 ?23次下載

    基于CDCE949的可控頻率源設計

    針對頻率源遠程控制難問題,介紹了一種可由單片機控制的頻率合成芯片CDCE949。其中頻率的變化是通過單片機運用IIC總線技術將控制數據發(fā)送到CDCE949的控制寄存
    發(fā)表于 03-18 17:49 ?38次下載

    CDCE949 時鐘發(fā)生器

    電子發(fā)燒友網為你提供TI(TI)CDCE949相關產品參數、數據手冊,更有CDCE949的引腳圖、接線圖、封裝手冊、中文資料、英文資料,CDCE949真值表,CDCE949管腳等資料,
    發(fā)表于 04-18 18:51

    CDCE(L)949:支持SSC以降低EMI的靈活低功耗LVCMOS時鐘發(fā)生器數據表

    電子發(fā)燒友網站提供《CDCE(L)949:支持SSC以降低EMI的靈活低功耗LVCMOS時鐘發(fā)生器數據表.pdf》資料免費下載
    發(fā)表于 08-20 11:01 ?0次下載
    <b class='flag-5'>CDCE</b>(L)<b class='flag-5'>949</b>:支持SSC以降低EMI的靈活低功耗LVCMOS<b class='flag-5'>時鐘發(fā)生器</b>數據表

    CDCE925,CDCEL925低功耗LVCMOS時鐘發(fā)生器數據表

    電子發(fā)燒友網站提供《CDCE925,CDCEL925低功耗LVCMOS時鐘發(fā)生器數據表.pdf》資料免費下載
    發(fā)表于 08-22 11:02 ?0次下載
    <b class='flag-5'>CDCE</b>925,<b class='flag-5'>CDCEL</b>925低功耗LVCMOS<b class='flag-5'>時鐘發(fā)生器</b>數據表

    ?CDCE949-Q1 可編程時鐘合成器技術文檔總結

    CDCE949-Q1 是一款基于模塊化 PLL 的低成本高性能可編程時鐘合成器、乘法器和分頻。該器件從單個輸入頻率生成多達 9 個輸出時鐘。每個輸出都可以在系統內針對高達 230MH
    的頭像 發(fā)表于 09-17 09:44 ?703次閱讀
    ?<b class='flag-5'>CDCE949</b>-Q1 可編程<b class='flag-5'>時鐘</b>合成器<b class='flag-5'>技術</b><b class='flag-5'>文檔</b><b class='flag-5'>總結</b>

    CDCEL949 具有1.8V LVCMOS輸出的可編程4-PLL VCXO時鐘合成器技術手冊

    CDCE949CDCEL949是基于模塊化PLL的低成本、高性能、可編程時鐘合成器、乘法器和分頻。這些器件從單個輸入頻率生成多達九個輸出時鐘
    的頭像 發(fā)表于 09-18 15:00 ?777次閱讀
    <b class='flag-5'>CDCEL949</b> 具有1.8V LVCMOS輸出的可編程4-PLL VCXO<b class='flag-5'>時鐘</b>合成器<b class='flag-5'>技術</b>手冊

    深入解析 CDCE949-Q1:可編程 4-PLL VCXO 時鐘合成器

    -Q1 屬于可編程時鐘發(fā)生器家族,專為汽車應用而設計。它是一款模塊化、基于 PLL 的低成本、高性能可編程時鐘合成器、乘法器和除法器,能從單個輸入頻率生成多達 9 個
    的頭像 發(fā)表于 02-09 11:45 ?299次閱讀

    深入解析CDCE937/CDCEL937:靈活低功耗LVCMOS時鐘發(fā)生器

    深入解析CDCE937/CDCEL937:靈活低功耗LVCMOS時鐘發(fā)生器 在電子設計領域,時鐘發(fā)生器是確保系統穩(wěn)定運行的關鍵組件之一。今天,我們將深入探討德州儀器(TI)的
    的頭像 發(fā)表于 02-09 17:25 ?327次閱讀

    CDCE(L)913:靈活低功耗LVCMOS時鐘發(fā)生器深度解析

    CDCE(L)913:靈活低功耗LVCMOS時鐘發(fā)生器深度解析 在電子設計領域,時鐘發(fā)生器是確保系統穩(wěn)定運行的關鍵組件。今天要給大家詳細介紹的是德州儀器(TI)的CDCE913和
    的頭像 發(fā)表于 02-09 17:25 ?332次閱讀

    CDCE949CDCEL949:靈活低功耗LVCMOS時鐘發(fā)生器深度解析

    CDCE949CDCEL949:靈活低功耗LVCMOS時鐘發(fā)生器深度解析 在電子設備中,時鐘發(fā)生器就像是設備的“心臟”,為整個系統提供穩(wěn)定而精確的
    的頭像 發(fā)表于 02-09 17:25 ?460次閱讀

    深度解析CDCE937與CDCEL937:靈活低功耗LVCMOS時鐘發(fā)生器

    深度解析CDCE937與CDCEL937:靈活低功耗LVCMOS時鐘發(fā)生器 在電子設備的設計中,時鐘發(fā)生器扮演著至關重要的角色,它為系統提供精確且穩(wěn)定的
    的頭像 發(fā)表于 02-09 17:30 ?387次閱讀

    探索 CDCE913/CDCEL913:靈活低功耗 LVCMOS 時鐘發(fā)生器

    探索 CDCE913/CDCEL913:靈活低功耗 LVCMOS 時鐘發(fā)生器 在電子工程師的日常設計工作中,時鐘發(fā)生器是極為關鍵的組件,它就像是電子設備的“心臟”,為整個系統提供穩(wěn)定而
    的頭像 發(fā)表于 02-09 17:45 ?1042次閱讀

    深入剖析CDCE949CDCEL949:高性能可編程時鐘發(fā)生器

    深入剖析CDCE949CDCEL949:高性能可編程時鐘發(fā)生器 在電子設備的設計中,時鐘信號的穩(wěn)定性和靈活性至關重要。CDCE949
    的頭像 發(fā)表于 02-10 09:10 ?418次閱讀