CDCE949和CDCEL949是基于模塊化PLL的低成本、高性能、可編程時鐘合成器、乘法器和分頻器。這些器件從單個輸入頻率生成多達九個輸出時鐘。每個輸出均可在系統內編程,適用于高達 230MHz 的任何時鐘頻率,使用多達四個獨立的可配置 PLL。
CDCEx949具有獨立的輸出電源引腳(VDDOUT):CDCEL949為1.8V,CDCE949為2.5V至3.3V。
*附件:cdce949.pdf
輸入接受外部晶體或LVCMOS時鐘信號。如果使用外部晶體,片內負載電容器足以滿足大多數應用。負載電容器的值可在 0pF 至 20pF 之間進行編程。此外,片上VCXO是可選的,允許輸出頻率與外部控制信號(即PWM信號)同步。
較深的M/N分頻比允許從參考輸入頻率(例如27MHz)生成0ppm的音頻或視頻、網絡(WLAN、藍牙、以太網、GPS)或接口(USB、IEEE1394、記憶棒)時鐘。
所有 PLL 都支持擴頻時鐘 (SSC)。SSC 可以是中心擴展或向下擴展時鐘。這是減少電磁干擾 (EMI) 的常用技術。
根據PLL頻率和分頻器設置,自動調整內部環(huán)路濾波器組件以實現高穩(wěn)定性,并優(yōu)化每個PLL的抖動傳遞特性。
該器件支持非易失性EEPROM編程,可根據應用輕松定制器件。CDCEx949 預設為出廠默認配置。該器件可以在 PCB 組裝之前重新編程為不同的應用配置,或通過系統內編程重新編程。所有器件設置都可通過SDA和SCL總線(2線串行接口)進行編程。
特性
- 可編程時鐘發(fā)生器系列成員
- CDCEx913:1 個 PLL,3 個輸出
- CDCEx925:2 個 PLL,5 個輸出
- CDCEx937:3 個 PLL,7 個輸出
- CDCEx949:4 個 PLL,9 個輸出
- 系統內可編程性和EEPROM
- 串行可編程易失性寄存器
- 用于存儲客戶設置的非易失性EEPROM
- 靈活的輸入時鐘概念
- 外部晶體:8MHz至32MHz
- 片內VCXO拉動范圍:±150ppm
- 單端LVCMOS,頻率高達160MHz
- 自由選擇高達 230MHz 的輸出頻率
- 低噪聲PLL內核
- 集成 PLL 回路濾波器組件
- 低周期抖動:60ps(典型值)
- 獨立的輸出電源引腳
- CDCE949:3.3V 和 2.5V
- CDCEL949:1.8V
- 靈活的時鐘驅動器
- 1.8V器件核心電源
- 寬溫度范圍:–40°C 至 85°C
- 采用 TSSOP 封裝
- 用于輕松進行 PLL 設計和編程的開發(fā)和編程套件 (TI Pro-Clock?)
參數
方框圖
?1. 產品概述?
- ?型號?:CDCE949(3.3V/2.5V輸出)與CDCEL949(1.8V輸出),均為可編程低功耗LVCMOS時鐘發(fā)生器,支持擴頻時鐘(SSC)以降低EMI。
- ?核心特性?:
- 4個獨立PLL,支持9路輸出,頻率最高230MHz。
- 集成SSC功能(中心/下擴頻,調制范圍±0.25%至±2%)。
- 支持晶體(8MHz-32MHz)或LVCMOS輸入(最高160MHz)。
- 低周期抖動(典型值60ps),內置PLL環(huán)路濾波器。
- 非易失性EEPROM存儲用戶配置,支持在線編程(SDA/SCL接口)。
?2. 關鍵功能模塊?
- ?PLL架構?:
- 每個PLL可獨立配置分頻/倍頻參數(N/M值),支持0ppm音頻/視頻時鐘生成。
- 自動調整內部濾波器以優(yōu)化抖動性能。
- ?控制接口?:
- 3個可編程控制引腳(S0/S1/S2),支持頻率切換、SSC模式選擇、輸出使能等功能。
- 默認SDA/SCL接口可重配置為控制引腳。
- ?輸出配置?:
- 每路輸出可單獨設置分頻值(Pdiv,1-127)、電源電壓(VDDOUT)及狀態(tài)(使能/三態(tài)/低電平)。
?3. 應用場景?
- ?典型應用?:數字電視(D-TV)、機頂盒(STB)、DVD播放器/錄像機、打印機、網絡設備(WLAN/藍牙/以太網)及接口(USB/IEEE1394)。
- ?EMI優(yōu)化?:通過SSC技術降低時鐘諧波輻射,適用于高密度PCB設計。
?4. 電氣特性?
- ?工作范圍?:1.8V核心供電,溫度-40°C至85°C。
- ?功耗?:
- 靜態(tài)電流典型值38mA(所有PLL開啟,27MHz輸入)。
- 輸出驅動電流依電壓不同(3.3V: ±12mA, 1.8V: ±8mA)。
- ?抖動性能?:周期抖動70-180ps(取決于配置與負載)。
?5. 封裝與開發(fā)支持?
- ?封裝?:24引腳TSSOP(7.8mm×6.4mm)。
- ?開發(fā)工具?:TI Pro-Clock?軟件簡化PLL配置與編程。
?6. 設計注意事項?
- ?布局建議?:晶體需靠近芯片,對稱布線;避免底層走線以減少寄生電容。
- ?電源管理?:建議VDD先于VDDOUT上電,未用輸出引腳可懸空。
-
可編程
+關注
關注
2文章
1325瀏覽量
41493 -
分頻器
+關注
關注
43文章
536瀏覽量
53399 -
pll
+關注
關注
6文章
982瀏覽量
138189 -
時鐘合成器
+關注
關注
0文章
113瀏覽量
8897
發(fā)布評論請先 登錄
按照ClockPro導出的參數后,配置到CDCE949寄存器后,對應的輸出腳無時鐘輸出,為什么?
時鐘發(fā)生器CDCE949.pdf
基于CDCE949的可控頻率源設計
CDCE949 時鐘發(fā)生器
CDCE(L)949:支持SSC以降低EMI的靈活低功耗LVCMOS時鐘發(fā)生器數據表
CDCE925,CDCEL925低功耗LVCMOS時鐘發(fā)生器數據表
?CDCE949-Q1 可編程時鐘合成器技術文檔總結
CDCEL949 具有1.8V LVCMOS輸出的可編程4-PLL VCXO時鐘合成器技術手冊
?CDCE949/CDCEL949 時鐘發(fā)生器芯片技術文檔總結
評論