CDCE949和CDCEL949是基于模塊化PLL的低成本、高性能、可編程時鐘合成器、乘法器和分頻器。這些器件從單個輸入頻率生成多達九個輸出時鐘。每個輸出均可在系統(tǒng)內(nèi)編程,適用于高達 230MHz 的任何時鐘頻率,使用多達四個獨立的可配置 PLL。
CDCEx949具有獨立的輸出電源引腳(VDDOUT):CDCEL949為1.8V,CDCE949為2.5V至3.3V。
*附件:cdcel949.pdf
輸入接受外部晶體或LVCMOS時鐘信號。如果使用外部晶體,片內(nèi)負(fù)載電容器足以滿足大多數(shù)應(yīng)用。負(fù)載電容器的值可在 0pF 至 20pF 之間進行編程。此外,片上VCXO是可選的,允許輸出頻率與外部控制信號(即PWM信號)同步。
較深的M/N分頻比允許從參考輸入頻率(例如27MHz)生成0ppm的音頻或視頻、網(wǎng)絡(luò)(WLAN、藍(lán)牙、以太網(wǎng)、GPS)或接口(USB、IEEE1394、記憶棒)時鐘。
所有 PLL 都支持?jǐn)U頻時鐘 (SSC)。SSC 可以是中心擴展或向下擴展時鐘。這是減少電磁干擾 (EMI) 的常用技術(shù)。
根據(jù)PLL頻率和分頻器設(shè)置,自動調(diào)整內(nèi)部環(huán)路濾波器組件以實現(xiàn)高穩(wěn)定性,并優(yōu)化每個PLL的抖動傳遞特性。
該器件支持非易失性EEPROM編程,可根據(jù)應(yīng)用輕松定制器件。CDCEx949 預(yù)設(shè)為出廠默認(rèn)配置。該器件可以在 PCB 組裝之前重新編程為不同的應(yīng)用配置,或通過系統(tǒng)內(nèi)編程重新編程。所有器件設(shè)置都可通過SDA和SCL總線(2線串行接口)進行編程。
特性
- 可編程時鐘發(fā)生器系列成員
- CDCEx913:1 個 PLL,3 個輸出
- CDCEx925:2 個 PLL,5 個輸出
- CDCEx937:3 個 PLL,7 個輸出
- CDCEx949:4 個 PLL,9 個輸出
- 系統(tǒng)內(nèi)可編程性和EEPROM
- 串行可編程易失性寄存器
- 用于存儲客戶設(shè)置的非易失性EEPROM
- 靈活的輸入時鐘概念
- 外部晶體:8MHz至32MHz
- 片內(nèi)VCXO拉動范圍:±150ppm
- 單端LVCMOS,頻率高達160MHz
- 自由選擇高達 230MHz 的輸出頻率
- 低噪聲PLL內(nèi)核
- 集成 PLL 回路濾波器組件
- 低周期抖動:60ps(典型值)
- 獨立的輸出電源引腳
- CDCE949:3.3V 和 2.5V
- CDCEL949:1.8V
- 靈活的時鐘驅(qū)動器
- 1.8V器件核心電源
- 寬溫度范圍:–40°C 至 85°C
- 采用 TSSOP 封裝
- 用于輕松進行 PLL 設(shè)計和編程的開發(fā)和編程套件 (TI Pro-Clock?)
參數(shù)
方框圖
?1. 產(chǎn)品概述?
- ?型號?:CDCE949(3.3V/2.5V輸出)與CDCEL949(1.8V輸出),為德州儀器(TI)推出的低功耗、可編程時鐘發(fā)生器,支持?jǐn)U頻時鐘(SSC)以降低電磁干擾(EMI)。
- ?核心功能?:通過4個獨立PLL生成最多9路輸出時鐘,頻率范圍最高230MHz,支持視頻、音頻、USB、以太網(wǎng)等多種應(yīng)用場景。
?2. 關(guān)鍵特性?
- ?靈活輸入?:支持外部晶體(8MHz-32MHz)或LVCMOS時鐘信號(最高160MHz),集成可編程負(fù)載電容(0pF-20pF)。
- ?低噪聲PLL?:集成環(huán)路濾波器,典型周期抖動60ps,支持中心擴展/下擴展SSC調(diào)制(±0.25%至±2%)。
- ?輸出配置?:
- 獨立供電引腳(VDDOUT):CDCE949支持3.3V/2.5V,CDCEL949支持1.8V。
- 每路輸出可編程分頻器(1-1023),支持3態(tài)、低電平或使能狀態(tài)。
- ?控制接口?:3個用戶可編程引腳(S0/S1/S2),支持頻率切換、SSC參數(shù)調(diào)整及輸出使能控制。
?3. 應(yīng)用領(lǐng)域?
- 數(shù)字電視(D-TV)、機頂盒(STB)、DVD播放器/錄像機、打印機、網(wǎng)絡(luò)設(shè)備(WLAN/藍(lán)牙/以太網(wǎng))及接口(USB/IEEE1394)。
?4. 技術(shù)細(xì)節(jié)?
- ?封裝與溫度?:24引腳TSSOP封裝,工作溫度-40°C至85°C。
- ?編程支持?:通過2線串行接口(SDA/SCL)配置非易失性EEPROM,提供TI Pro-Clock?開發(fā)工具簡化設(shè)計。
- ?電氣參數(shù)?:
- 典型供電電流38mA(全PLL激活),輸出電流依電壓和負(fù)載不同(如3.3V下12mA@230MHz)。
- 支持1000次EEPROM編程周期,數(shù)據(jù)保存10年。
?5. 默認(rèn)配置?
- 上電后默認(rèn)將輸入時鐘(如27MHz)直通至所有輸出,可通過編程自定義PLL分頻比、SSC模式等。
?6. 設(shè)計資源?
- 提供完整的寄存器映射表(如PLL配置、輸出分頻控制),支持字節(jié)/塊讀寫操作,兼容I2C/SMBus協(xié)議。
?文檔范圍?:涵蓋特性、引腳定義、電氣規(guī)格、編程指南及典型應(yīng)用電路,適用于硬件工程師進行時鐘系統(tǒng)設(shè)計。
-
可編程
+關(guān)注
關(guān)注
2文章
1185瀏覽量
41136 -
pll
+關(guān)注
關(guān)注
6文章
966瀏覽量
137243 -
時鐘頻率
+關(guān)注
關(guān)注
0文章
61瀏覽量
20884 -
時鐘合成器
+關(guān)注
關(guān)注
0文章
102瀏覽量
8796
發(fā)布評論請先 登錄
CDCE937和CDCEL937是基于模塊化PLL的低成本高性能可編程時鐘合成器、乘法器和分配器
時鐘發(fā)生器CDCE949.pdf
CDCEx937-Q1可編程3-PLL VCXO時鐘頻率合成器數(shù)據(jù)表

CDCE949-Q1可編程4-PLL VCXO時鐘合成器數(shù)據(jù)表

CDCE913-Q1和CDCEL913-Q1可編程1-PLL VCXO時鐘合成器數(shù)據(jù)表

CDCEL824可編程2 PLL時鐘合成器數(shù)據(jù)表

?CDCE913-Q1和CDCEL913-Q1可編程時鐘合成器技術(shù)文檔總結(jié)

?CDCE949-Q1 可編程時鐘合成器技術(shù)文檔總結(jié)

CDCEL913-Q1 汽車目錄可編程 1-PLL VCXO 時鐘合成器技術(shù)手冊

CDCEL913 具有 1.8V LVCMOS 輸出的可編程 1-PLL VCXO 時鐘合成器技術(shù)手冊

CDCE937 可編程 3-PLL VCXO 時鐘合成器技術(shù)手冊

CDCE913 可編程1PLL VCXO時鐘合成器技術(shù)手冊

評論