聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
集成電路
+關(guān)注
關(guān)注
5441文章
12323瀏覽量
371201
發(fā)布評論請先 登錄
相關(guān)推薦
熱點推薦
PDK在集成電路領(lǐng)域的定義、組成和作用
PDK(Process Design Kit,工藝設(shè)計套件)是集成電路設(shè)計流程中的重要工具包,它為設(shè)計團(tuán)隊提供了與特定制造工藝節(jié)點相關(guān)的設(shè)計信息。PDK 是集成電路設(shè)計和制造之間的橋梁,設(shè)計團(tuán)隊依賴 PDK 來確保設(shè)計能夠在晶圓廠的工藝流程中正確制造。
武漢大學(xué)集成電路學(xué)院揭牌成立
2025 年 7 月 10 日上午,在多方的共同見證下,武漢大學(xué)集成電路學(xué)院正式揭牌成立。這一盛事標(biāo)志著武漢大學(xué)在學(xué)科建設(shè)領(lǐng)域邁出了具有深遠(yuǎn)意義的一步,對我國集成電路產(chǎn)業(yè)的發(fā)展也將產(chǎn)生

紫光同創(chuàng)攜手中山大學(xué)助力集成電路產(chǎn)業(yè)創(chuàng)新人才培養(yǎng)
近日,紫光同創(chuàng)受邀參與中山大學(xué)電子與信息工程學(xué)院(微電子學(xué)院)開設(shè)的《專業(yè)與行業(yè)認(rèn)知》課程,為現(xiàn)場近100名莘莘學(xué)子帶來了一場精彩的FPGA主題講座,助力集成電路產(chǎn)業(yè)創(chuàng)新人才培養(yǎng)。
中國集成電路大全 接口集成電路
資料介紹本文系《中國集成電路大全》的接口集成電路分冊,是國內(nèi)第一次比較系統(tǒng)地介紹國產(chǎn)接口集成電路的系列、品種、特性和應(yīng)用方而知識的書籍。全書共有總表、正文和附錄三部分內(nèi)容??偙聿糠至杏袊a(chǎn)接口
發(fā)表于 04-21 16:33
基于運算放大器和模擬集成電路的電路設(shè)計(第3版)
內(nèi)容介紹:
本文全面闡述以運算放大器和模擬集成電路為主要器件構(gòu)成的電路原理、設(shè)計方法和實際應(yīng)用。電路設(shè)計以實際器件為背景,對實現(xiàn)中的許多實際問題尤為關(guān)注。全書共分13章,包含三大部分。第一部分(第
發(fā)表于 04-16 14:34
法動科技EMOptimizer解決模擬/射頻集成電路設(shè)計難題
一直困擾模擬/射頻集成電路工程師多年的痛點,被業(yè)界首款基于人工智能(AI)技術(shù)的模擬/射頻電路快速設(shè)計優(yōu)化軟件EMOptimizer革命性地改變和突破!

淺談集成電路設(shè)計中的標(biāo)準(zhǔn)單元
本文介紹了集成電路設(shè)計中Standard Cell(標(biāo)準(zhǔn)單元)的概念、作用、優(yōu)勢和設(shè)計方法等。
集成電路產(chǎn)業(yè)新地標(biāo) 集成電路設(shè)計園二期推動產(chǎn)業(yè)創(chuàng)新能級提升
在2025海淀區(qū)經(jīng)濟(jì)社會高質(zhì)量發(fā)展大會上,海淀區(qū)對18個園區(qū)(樓宇)的優(yōu)質(zhì)產(chǎn)業(yè)空間及更新改造的城市高品質(zhì)空間進(jìn)行重點推介,誠邀企業(yè)來海淀“安家”。2024年8月30日正式揭牌的集成電路設(shè)計園二期就是
集成電路設(shè)計中靜態(tài)時序分析介紹
Analysis,STA)是集成電路設(shè)計中的一項關(guān)鍵技術(shù),它通過分析電路中的時序關(guān)系來驗證電路是否滿足設(shè)計的時序要求。與動態(tài)仿真不同,STA不需要模擬
新思科技攜手深圳大學(xué)推動集成電路設(shè)計領(lǐng)域發(fā)展
年12月16日,新思科技與深圳大學(xué)電子與信息學(xué)院、IEEE電路與系統(tǒng)深圳分會聯(lián)合舉辦了一場以“數(shù)字集成電路設(shè)計流程與EDA工具”為主題的前沿講座,逾120名學(xué)生積極參與了此次活動,聆聽
模擬IC設(shè)計中Spectre和HSPICE仿真工具的起源、差別和優(yōu)劣勢
,分別由Cadence和Synopsys公司開發(fā)。 基本概念與背景 Spectre 是Cadence公司開發(fā)的模擬集成電路設(shè)計和仿真工具,廣泛應(yīng)用于CMOS模擬電路、混合信號電路的設(shè)計
NaVILA:加州大學(xué)與英偉達(dá)聯(lián)合發(fā)布新型視覺語言模型
日前,加州大學(xué)的研究人員攜手英偉達(dá),共同推出了一款創(chuàng)新的視覺語言模型——NaVILA。該模型在機器人導(dǎo)航領(lǐng)域展現(xiàn)出了獨特的應(yīng)用潛力,為智能機器人的自主導(dǎo)航提供了一種全新的解決方案。 視覺語言模型
ASIC集成電路設(shè)計中的常見問題
在ASIC(專用集成電路)集成電路設(shè)計過程中,設(shè)計師們可能會遇到一系列常見問題。以下是對這些問題的歸納與解析: 一、前端設(shè)計問題 RTL編碼問題 在寄存器傳輸級(RTL)編碼時,應(yīng)避免采用例化
ASIC集成電路設(shè)計流程
ASIC(Application Specific Integrated Circuit)即專用集成電路,是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計、制造的集成電路。ASIC集成電路設(shè)計流程可以
什么是集成電路?有哪些類型?
集成電路,又稱為IC,按其功能結(jié)構(gòu)的不同,可以分為模擬集成電路、數(shù)字集成電路和數(shù)/?;旌?b class='flag-5'>集成電路三大類。
評論