chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺析PCB的電源分配網(wǎng)絡(luò)設(shè)計(jì)的因素

OUMx_pcbworld ? 來源:未知 ? 作者:胡薇 ? 2018-07-30 16:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在進(jìn)行比較復(fù)雜的板子設(shè)計(jì)時(shí),你必須進(jìn)行一些設(shè)計(jì)權(quán)衡,而這些權(quán)衡會存在一些影響到PCB電源分配網(wǎng)絡(luò)設(shè)計(jì)的因素。

當(dāng)電容安裝在PCB板上時(shí),會存在一個(gè)額外的回路電感,這個(gè)電感就與電容的安裝有關(guān)系?;芈冯姼兄档拇笮∫蕾囉谠O(shè)計(jì),回路電感的大小取決于電容到過孔這段線的線寬和線長。走線的長度即連接電容和電源/地平面的長度、兩個(gè)孔間的距離、孔的直徑、電容的焊盤等等。如圖1所示為各種電容的安裝圖形:

圖1最佳的和最差的電容布局

減小電容回路電感的設(shè)計(jì)要點(diǎn)

■孔要放在離電容盡可能近的地方。減小電源/地的孔間距。如果可以,用多對電源/地孔并聯(lián)在一起。如盡量近地放置電流極性相反的兩個(gè)孔,盡量遠(yuǎn)地放置電流極性相同的孔。

■用短而寬的走線來連接孔和電容引腳。

■把電容擺放在PCB的表面(頂層和底層),盡量靠近它們相應(yīng)的電源/地平面,這樣能減小孔之間的距離。在電源/地之間用薄的電解質(zhì)。

對于電容的安裝和傳播電感,接下來是三種不同情況的設(shè)計(jì)。圖2表示的是各種設(shè)計(jì)情況對回路電感量的引入情況:

圖1最佳的和最差的電容布局

情況1-差的設(shè)計(jì)

■設(shè)計(jì)人員不關(guān)注電源分配網(wǎng)絡(luò)(PDN)的設(shè)計(jì)。

■孔的間距沒有優(yōu)化。

■電源和地平面間的距離沒有優(yōu)化。

■孔到電容引腳之間的走線距離較長。

對于整個(gè)回路電感大小來講,回路電感主要來自所布的線,因?yàn)榕c其它兩種情況比較,差的設(shè)計(jì)的線長是它們(較好的設(shè)計(jì)和非常好的設(shè)計(jì))的5倍。從安裝電容的底層到最近平面的距離也是回路電感大小的主要因素,因?yàn)檫@是沒有優(yōu)化的(10mil),走線對整個(gè)回路電感大小的影響非常大。同樣,因?yàn)樵O(shè)計(jì)人員在電源和地之間用了10mil的電介質(zhì)材料,那么回路電感的次要因素來自傳播電感。過孔間的距離沒有優(yōu)化的效果相對于小孔的長度就沒有那么顯著,孔的影響在比較長的過孔時(shí)會變得更大。

情況2-好的設(shè)計(jì)

■設(shè)計(jì)人員關(guān)注了部分電源分配網(wǎng)絡(luò)(PDN)的設(shè)計(jì)。

■孔的間距有所改善,孔的長度保持不變。

■電源和地平面間的距離有所改善。

■過孔到電容引腳之間的走線距離經(jīng)過了優(yōu)化。

走線的回路電感依然還是整個(gè)回路電感的主要貢獻(xiàn)者。好的設(shè)計(jì)的走線回路電感要比差的設(shè)計(jì)情況的走線回路電感小2.7倍左右,因?yàn)樵O(shè)計(jì)人員減小了電介質(zhì)的厚度,從10mil減小到了5mil,傳播電感減小了一半。由于減小了過孔間的距離,過孔的影響有了一點(diǎn)點(diǎn)改善。

情況3-非常好的設(shè)計(jì)

■設(shè)計(jì)人員非常注重PDN的設(shè)計(jì)。

■孔的間距和長度都有改善。

■電源和地之間的距離也進(jìn)行了充分的優(yōu)化。

■過孔到電容引腳之間的走線距離經(jīng)過了優(yōu)化。

非常好的設(shè)計(jì)的走線,它的電感比差的設(shè)計(jì)的走線電感要小大約7.65倍。由于減少了走線長度,在PCB板上減少了從電容安裝的底層表面到最近的平面層的厚度,因此達(dá)到了目的。由于設(shè)計(jì)人員已經(jīng)優(yōu)化了電源和地之間的電解質(zhì)層厚度,傳播電感就會大大的減小??组g距和孔長度大大的減小,過孔的回路電感也得到了顯著改善。相比差的設(shè)計(jì),由于7個(gè)主要因素的其中之一減少,非常好的設(shè)計(jì)情況的總回路電感就被減少了。.

在PCB板上,額外的過孔回路電感通過安裝電容被引入,這樣就降低了電容的諧振頻率。當(dāng)你在設(shè)計(jì)電源分配網(wǎng)絡(luò)(PDN)時(shí),必須要考慮到這個(gè)因素。在高頻設(shè)計(jì)的時(shí)候,減小回路電感是降低阻抗的唯一能看得見的方法。

對于給定的電源,相比較非常好的設(shè)計(jì)和差的設(shè)計(jì)情況,PDN工具產(chǎn)生的報(bào)告顯示非常好的設(shè)計(jì)的PCB截止頻率會更高。這也許與預(yù)期的結(jié)果是相反的,因?yàn)橄鄬τ趯Φ徒刂诡l率的去耦,較高截止頻率的去耦需要更多的電容。

對于非常好的設(shè)計(jì)的情況,較高的截止頻率意味著能對較高頻率進(jìn)行去耦。擺放在PCB板上的電容對噪聲一個(gè)較高頻都有去耦效果。

對于差的設(shè)計(jì)的情況,對超過較低截止頻率的PCB板不能去耦。任何額外的電容增加,即增加超過截止頻率的去耦電容只能增加BOM成本,而對去耦效果沒有任何影響。相對于非常好的設(shè)計(jì),對于差的這種設(shè)計(jì)情況,其電源分配網(wǎng)絡(luò)的設(shè)計(jì)對于某一特定頻率的噪聲更容易受到影響。

作為另外一個(gè)例子,假設(shè)一塊20層的PCB板總共有115mil的厚度。電源層在第3層,從第一層(FPGA在的這一層)到第3層的厚度有12mil,那么從底層到第3層的厚度就是103mil,電源和地層被3mil后的電介質(zhì)分離開。對于這種軌跡的BGA孔的電感大小為5nH(對于這種電源軌跡5對孔)。為了應(yīng)對第一層比較緊密的布局布線區(qū)域,與之相關(guān)聯(lián)的去耦電容都安裝在底層。由于這樣安裝會有很長的過孔,這種權(quán)衡設(shè)計(jì)導(dǎo)致了很高的電容安裝電感值。經(jīng)過充分優(yōu)化后,0402封裝的電容在底層的安裝電感是2.3nH,而同樣的電容放在第一層的安裝電感是0.57nH。

為了改善這種給軌跡的PDN效果,你可以把一些高頻電容放置在第一層,同時(shí)把中頻和bulk電容還是放在原來的位置上即底層。這種電路設(shè)計(jì)對PDN是截止的解決方法,因?yàn)楦哳l電容是在截止頻率以下作為第一響應(yīng)的電容。電容的效果依賴于總的回路電感(電容的安裝電感+傳播電感+BGA孔的電感)與FPGA。你可以把高頻電容放在第一層且離FPGA稍微遠(yuǎn)一點(diǎn)點(diǎn)的地方。電容放在FPGA breakout區(qū)域外的傳播電感是0.2nH。相對于原來放置在底層的方法,這種新的放置方法還是有益的,因?yàn)榭偟幕芈冯姼校?.57nH+0.2nH+0.05nH=0.82nH)比放置在底層的時(shí)候的總電感要小。

PCB板的傳播電感是與設(shè)計(jì)是相關(guān),電源和地平面間的介質(zhì)中它是均勻存在的。3mil厚度或者更薄的厚度是最佳的減小平面?zhèn)鞑ル姼械脑O(shè)計(jì)。你可以根據(jù)如下的設(shè)計(jì)指導(dǎo)來提升PDN的性能。

如下的是關(guān)于順序重要性的設(shè)計(jì)指導(dǎo),從第一層到底層,其中在第一層的設(shè)計(jì)指導(dǎo)是最重要的。

■減小電源和地層間電介質(zhì)厚度。當(dāng)設(shè)計(jì)板子的疊層時(shí),確定電源、層和其他的層。舉一個(gè)例子,如疊層PWR1 - GND1 - SIG1 - SIG2- GND2 - PWR2要優(yōu)于PWR1 - SIG1 - GND1 - SIG2 - GND2 - PWR2疊層。第二種情況的結(jié)果是沒有對電源和地之間的距離優(yōu)化的設(shè)計(jì),這樣的設(shè)置會導(dǎo)致大電容傳播電感在PWR1/GND1之間比在PWR2/GND2之間的電感大。你可以在電源和地平面之間找到一種典型的3mil的電介質(zhì)厚度而不增加額外的成本。對于額外的性能改善,考慮比3mil更薄的電介質(zhì)厚度,但是,這會導(dǎo)致PCB的成本上升。

■當(dāng)選定電容的時(shí)候,選擇多個(gè)電容值,而不是選擇一個(gè)相同值的大電容來達(dá)到目標(biāo)阻抗。在PDN中,阻抗的峰值是由諧振反應(yīng)形成的。高ESR在諧振頻率點(diǎn)能抑制諧振,因此減少阻抗峰值的高度。在電容的諧振頻率處和阻抗峰值處,用一些電容值相同的電容能截止的減少ESR。

在一個(gè)很寬的頻率范圍內(nèi),選擇多種電容值的電容種類,能維持一個(gè)相對高的ESR。

■選擇放置高頻電容的位置,以減少整個(gè)回路電感。整個(gè)電感是由電容的ESL、安裝電感、傳播電感和BGA的過孔電感組成的。在放置電容時(shí)優(yōu)先放置高頻電容,其次是中頻和低頻電容。

■當(dāng)在分割平面時(shí),確保平面的形狀成適當(dāng)?shù)姆叫?。避免狹長的平面形狀,因?yàn)檫@樣做會限制電流的大小和增加平面的傳播電感。

■關(guān)于如何將中頻和低頻的電容放置沒有那么的敏感,可以把他們放在離FPGA稍微遠(yuǎn)一點(diǎn)的地方。

權(quán)衡多路設(shè)計(jì)的情況

在一塊有多路外設(shè)的PCB板上,你的設(shè)計(jì)就不能再共享一個(gè)供電電源。這也許需要你通過你的設(shè)計(jì)去執(zhí)行DDR的電源接口,聯(lián)合各種I/O口的電源軌跡,或者聯(lián)合各種接收端的電源軌跡以減少PCB的BOM成本和PCB的布局復(fù)雜度。

電源軌跡共享增加了PDN的復(fù)雜度,同時(shí)在PCB上和die的位置處也增加了大量的噪聲。對于多路的情況,設(shè)計(jì)電源的分配解決方法主要有兩步:

1、低頻解決方法

2、高頻解決方法

在非常低頻的時(shí)候,第一步確保VRM的大小是否適合處理各種電流的需要。

低頻去耦一定要考慮清楚各種組合電源供電電流的情況。Bulk電容一定要選擇能覆蓋目標(biāo)阻抗所覆蓋的頻段,做到精確的知道頻率范圍是有困難的,因?yàn)檫@有一個(gè)區(qū)域超過了阻抗曲線。這是在die上給定的電源區(qū)域,建立在自己的最大電流消耗上,而不是與其它路電流相關(guān)聯(lián)的由同一個(gè)供電電源供電組合的電流消耗。對于設(shè)計(jì),bulk電容去耦的頻率范圍估計(jì)是從DC到大約5~10MHz。

在共享多路電源的時(shí)候,通過PDN工具按照相似的方法使用這種設(shè)計(jì)方法,但是推薦你在最高的截止頻率點(diǎn)去耦。對于單一和共享多路電源的去耦,這是成功實(shí)現(xiàn)單一PDN方法設(shè)計(jì)的流程。這種方法是合適于電源路之間、相似電流要求的電源路設(shè)計(jì)。但是,對于這種方法這有幾個(gè)例外。

這個(gè)例子是電源共享在核心電源供電(Vcc)和PCI Express hard IP Block(VccHIP)電源供電,例外的原因是:

■VCC的電流會比VCCHIP的大很多。

■對比VCC和VCCHIP,VCC的BGA的過孔電感會比VCCHIP低很多。

■對比VCC和VCCHIP,VCC的截止頻率會比VCCHIP低很多。

因此,對于電源設(shè)計(jì)情況,在BGA過孔處使用最高截止頻率去耦是不適用的。如圖3所示的是VCC、VCCHIP電源路組合阻抗曲線不符合目標(biāo)阻抗的情況,相當(dāng)于不符合VCCHIP的截止頻率去耦,這是因?yàn)槿ヱ铍娙菪Ч幌拗屏恕?/p>

圖3 VCCHIP的截止頻率阻抗曲線

按照以前的解釋,高頻的噪聲在電源軌跡中,主要是由于自己的瞬態(tài)電流產(chǎn)生的。對于共享電路最高截止頻率的去耦設(shè)計(jì)指導(dǎo)書是基于整個(gè)瞬態(tài)電流的阻抗計(jì)算,這是“過設(shè)計(jì)”的要求。

圖4更改電源路的共享情況

在這種情況下,你必須基于PCB去耦項(xiàng)目用整個(gè)瞬態(tài)電流來計(jì)算目標(biāo)阻抗曲線,相當(dāng)于電源路截止頻率的最大的電流消耗。在VCC和VCCHIP電源路共享的例子中,你必須用VCC電源路的截止頻率。如圖3所示為核心電源去耦的截止頻率的組合電源路的阻抗曲線。對于核心電源,用沿著BGA的球或者過孔的(VCC+VCCHIP)的總電流得到阻抗曲線。那么你可以檢查核對結(jié)果是否符合單個(gè)電源設(shè)計(jì)指導(dǎo)的目標(biāo)阻抗。

基于同樣的去耦項(xiàng)目與圖4-A一樣,圖4-B所示為VCCHIP電源的阻抗曲線。但是,當(dāng)?shù)玫竭@條曲線時(shí),只有對于VCCHIP需要考慮電流消耗和BGA過孔數(shù)。如圖4-B所示,直到VCCHIP電源的截止頻率,VCCHIP的阻抗曲線都達(dá)到了目標(biāo)阻抗。

最終的去耦項(xiàng)目必須達(dá)到各自目標(biāo)阻抗的頻率。如果存在一些特殊的違反設(shè)計(jì)目標(biāo)的情況,可以盡量小的調(diào)整以優(yōu)化去耦項(xiàng)目。

遇到類似的情況,可以根據(jù)VCC和VCCHIP的例子對任何供電電源組合進(jìn)行優(yōu)化。

在一塊PCB板上,當(dāng)有多個(gè)FPGA需要從同一個(gè)電源供電時(shí),你可以使用相似的方法來應(yīng)對這種情況。對于設(shè)計(jì)低頻解決方案一定要用芯片的總電流消耗,對于高頻解決方案設(shè)計(jì),一定要用其中一個(gè)芯片的電流消耗。你可以使用同樣數(shù)目的電容給其他芯片在高頻情況時(shí)去耦。

當(dāng)與場分析工具得到的解決方案相比較,如果兩個(gè)FPGA芯片之間的空間比較小,高頻方可能導(dǎo)致輕度的過設(shè)計(jì),因?yàn)閳龇治龉ぞ呤强紤]了板子的布局情況的。這可能是因?yàn)樾酒g比較接近,幾乎沒有電容能夠截止地滿足兩個(gè)芯片的位置的要求。這也取決于從FPGA芯片端看到的電容的截止回路電感。

一個(gè)常用的設(shè)計(jì)權(quán)衡是建立一個(gè)獨(dú)立的電源平面,和從一個(gè)供電電源給不同的電源網(wǎng)路供電,使用濾波器來供給干凈的電源給電源網(wǎng)路。大多數(shù)情況下濾波器是磁珠,連接在板子上的兩個(gè)電源之間。作為規(guī)則是,你可以按照如下設(shè)計(jì)指導(dǎo),給一個(gè)電源網(wǎng)絡(luò)提供干凈的電源。

■當(dāng)磁珠連著兩個(gè)電源網(wǎng)絡(luò)的時(shí)候,確保安裝電感是最小的。

■根據(jù)如下所列的特性選擇磁珠,確保電源電路的電流消耗要小于磁珠的額定電流。

■封裝尺寸(0603,0402等等)

■額定電流

■直流電阻

■在目標(biāo)頻率的阻抗(10 MHz, 100 MHz, 1 GHz等等)

■磁珠的等效的RLC模型頻率響應(yīng)一定盡量與datasheet中給定的相符合。

■做交流分析時(shí),在所覆蓋的頻率內(nèi),一定要包含磁珠的模型,還有各種為了達(dá)到目標(biāo)阻抗而選用的電容。當(dāng)設(shè)計(jì)電容的等效RLC模型的時(shí)候,安裝電感要作為模型的一個(gè)組成部分考慮進(jìn)去,如果交流分析沒有峰值出現(xiàn)在我們感興趣的頻段(DC to 200 MHz),你就可以使用磁珠隔離來提供干凈的電源。

■通過上面仿真得到的PDN的結(jié)果一定能達(dá)到我們感興趣的頻段內(nèi)目標(biāo)阻抗的要求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18618

    瀏覽量

    260174
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4382

    文章

    23647

    瀏覽量

    418251

原文標(biāo)題:權(quán)衡電源與PCB設(shè)計(jì)

文章出處:【微信號:pcbworld,微信公眾號:PCBworld】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    廣州郵科電源分配箱:2路32A輸入+6路10A輸出,高效穩(wěn)定電力分配解決方案

    您是否在為設(shè)備供電不穩(wěn)定、線路雜亂、安全隱患多而頭疼?在電力需求日益復(fù)雜的今天,一款靠譜的電源分配箱能幫您省去不少麻煩。今天要給大家介紹的,就是廣州郵科推出的一款“電力分配小能手”——輸入2路32A、輸出6路10A的
    的頭像 發(fā)表于 09-02 16:11 ?321次閱讀
    廣州郵科<b class='flag-5'>電源</b><b class='flag-5'>分配</b>箱:2路32A輸入+6路10A輸出,高效穩(wěn)定電力<b class='flag-5'>分配</b>解決方案

    凡億Allegro Skill輔助功能之電源網(wǎng)絡(luò)刷色介紹

    FanySkill的“電源網(wǎng)絡(luò)刷色”功能能夠智能識別PCB設(shè)計(jì)中的電源網(wǎng)絡(luò)并自動為其添加顏色,特別適用于多電源系統(tǒng)的
    的頭像 發(fā)表于 08-21 11:11 ?537次閱讀
    凡億Allegro Skill輔助功能之<b class='flag-5'>電源網(wǎng)絡(luò)</b>刷色介紹

    PCB電源分配網(wǎng)絡(luò)的去耦策略

    這一環(huán)節(jié)之所以至關(guān)重要,是因?yàn)樗c PCB 設(shè)計(jì)中電磁場的約束緊密相關(guān)。
    的頭像 發(fā)表于 08-13 17:11 ?6774次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>電源</b><b class='flag-5'>分配</b><b class='flag-5'>網(wǎng)絡(luò)</b>的去耦策略

    UPS電源—決定UPS電源性能的關(guān)鍵因素

    在工業(yè)自動化、數(shù)據(jù)中心及眾多關(guān)鍵領(lǐng)域,UPS(不間斷電源)的性能直接關(guān)系到電力供應(yīng)的穩(wěn)定性和可靠性。然而,UPS電源的性能并非一成不變,而是受到多種因素的影響。下面對影響UPS電源性能
    的頭像 發(fā)表于 08-07 10:21 ?593次閱讀
    UPS<b class='flag-5'>電源</b>—決定UPS<b class='flag-5'>電源</b>性能的關(guān)鍵<b class='flag-5'>因素</b>

    TMI6263CH:精密電源分配開關(guān)的佼佼者?

    在當(dāng)今電子設(shè)備日益復(fù)雜、功能愈發(fā)豐富的時(shí)代,高效、精準(zhǔn)的電源管理成為保障設(shè)備穩(wěn)定運(yùn)行的關(guān)鍵因素。電源分配開關(guān)作為電源管理系統(tǒng)中的重要一環(huán),其
    的頭像 發(fā)表于 07-31 15:36 ?375次閱讀
    TMI6263CH:精密<b class='flag-5'>電源</b><b class='flag-5'>分配</b>開關(guān)的佼佼者?

    同步電機(jī)失步淺析

    純分享帖,需要者可點(diǎn)擊附件免費(fèi)獲取完整資料~~~*附件:同步電機(jī)失步淺析.pdf【免責(zé)聲明】本文系網(wǎng)絡(luò)轉(zhuǎn)載,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問題,請第一時(shí)間告知,刪除內(nèi)容!
    發(fā)表于 06-20 17:42

    信道分配算法在通信中的應(yīng)用

    算法是指在通信系統(tǒng)中,如何將有限的信道資源分配給用戶,以滿足他們的通信需求,同時(shí)最大化頻譜利用率和系統(tǒng)容量。這些算法需要考慮的因素包括信道的物理特性、用戶的服務(wù)質(zhì)量要求、信道的可用性等。 信道分配算法的分類 信道
    的頭像 發(fā)表于 01-22 16:22 ?1078次閱讀

    UPS電源續(xù)航能力影響因素

    UPS(不間斷電源)是現(xiàn)代數(shù)據(jù)中心、企業(yè)、家庭等環(huán)境中不可或缺的電源保護(hù)設(shè)備,它能夠在市電中斷時(shí)提供臨時(shí)電力,保障關(guān)鍵設(shè)備的正常運(yùn)行。然而,UPS的續(xù)航能力受到多種因素的影響,以下是一些主要
    的頭像 發(fā)表于 01-19 10:03 ?1245次閱讀

    AN-825: iCoupler隔離產(chǎn)品的電源考慮因素

    電子發(fā)燒友網(wǎng)站提供《AN-825: iCoupler隔離產(chǎn)品的電源考慮因素.pdf》資料免費(fèi)下載
    發(fā)表于 01-15 16:33 ?0次下載
    AN-825: iCoupler隔離產(chǎn)品的<b class='flag-5'>電源</b>考慮<b class='flag-5'>因素</b>

    PS2-185/NF帶狀線2路電源分配

    PS2-185/NF帶狀線2路電源分配器PS2-185/NF帶狀線2路電源分配器具備高可靠性,通過不同種類的結(jié)構(gòu)(如帶狀線、微帶和集總器件方式)來適合各種需求和應(yīng)用。主要特性電氣性能頻
    發(fā)表于 01-08 09:23

    不可忽視!PCB設(shè)計(jì)中線寬的“微”妙之處

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)中線寬設(shè)計(jì)的重要性有哪些?PCB設(shè)計(jì)中線寬設(shè)計(jì)的重要性。作為電子元器件之間的橋梁,PCB通過精密布局的導(dǎo)電路徑(線路)來實(shí)現(xiàn)信號傳輸與電源
    的頭像 發(fā)表于 12-25 14:39 ?913次閱讀

    影響盲孔PCB打樣價(jià)格的四大因素:從材料到工藝全面解析

    一站式PCBA智造廠家今天為大家講講影響盲孔pcb打樣價(jià)格的因素有哪些?影響盲孔PCB打樣價(jià)格的因素。在現(xiàn)代電子設(shè)備日益小型化和高性能化的趨勢下,多層
    的頭像 發(fā)表于 12-23 09:52 ?824次閱讀

    云計(jì)算環(huán)境下的IP地址分配方式

    提供商為用戶提供的各種云資源分配網(wǎng)絡(luò)標(biāo)識符,以實(shí)現(xiàn)云資源之間以及云資源與外部網(wǎng)絡(luò)的通信。云計(jì)算通常包括基礎(chǔ)設(shè)施即服務(wù)、平臺即服務(wù)和軟件即服務(wù)等多種服務(wù)模式,不同模式下IP地址分配方式也
    的頭像 發(fā)表于 12-19 14:02 ?759次閱讀

    影響PCB阻抗的三大因素

    影響PCB阻抗的三大因素主要包括:介質(zhì)厚度、導(dǎo)線寬度和介電常數(shù)。 以下是詳細(xì)解釋: 1、介質(zhì)厚度(H): 介質(zhì)厚度與阻抗成正比,即介質(zhì)越厚,阻抗越大;介質(zhì)越薄,阻抗越小。 在實(shí)際生產(chǎn)過程中,導(dǎo)線
    的頭像 發(fā)表于 11-22 17:23 ?3708次閱讀
    影響<b class='flag-5'>PCB</b>阻抗的三大<b class='flag-5'>因素</b>

    技術(shù)科普 | 芯片設(shè)計(jì)中的LEF文件淺析

    技術(shù)科普 | 芯片設(shè)計(jì)中的LEF文件淺析
    的頭像 發(fā)表于 11-13 01:03 ?973次閱讀
    技術(shù)科普 | 芯片設(shè)計(jì)中的LEF文件<b class='flag-5'>淺析</b>