工業(yè)相機(jī)的數(shù)據(jù)接口之一COF接口,速度更快,傳輸更穩(wěn)定的。
發(fā)表于 03-10 17:32
?735次閱讀
2.5K的電阻,PCB檢查了很久,沒有發(fā)現(xiàn)有什么問題。
但是為什么DAC8652在同步模式下更新電壓的時候會產(chǎn)生突變?求解答?萬急?。?
發(fā)表于 01-23 06:32
我需要輸出一個簡易的0到5V的可調(diào)的電壓輸出,不知道你用FGPA和DAC5571能不能得到這個輸出,就是讓DAC5571穩(wěn)定的輸出一個電壓值。
發(fā)表于 01-16 08:28
電子發(fā)燒友網(wǎng)站提供《AN79-用于精密寬帶放大器的30納秒穩(wěn)定時間測量.pdf》資料免費(fèi)下載
發(fā)表于 01-12 11:25
?0次下載
本文主要討論了影響現(xiàn)代 LDO 穩(wěn)壓器總啟動時間的因素,提出了計(jì)算開通斜坡時間的數(shù)學(xué)基礎(chǔ),還介紹了浪涌電流計(jì)算、分析及最大壓擺率相關(guān)內(nèi)容。具體如下: *附件:揭秘 LDO 開通 啟動 時間
發(fā)表于 01-07 18:30
?2344次閱讀
DAC輸出波形為曲線1(深藍(lán)色)。曲線2(淺綠色)可視為穩(wěn)定的周期性信號。
DAC的輸出波形是逐漸右移(相對于曲線2),在下圖中DAC的一個波動周期,的脈寬依次為168us,168u
發(fā)表于 01-07 07:09
根據(jù)上圖,穩(wěn)定時間t_settle是如何求出來的,求大神指導(dǎo)??
發(fā)表于 12-31 08:00
ADS5547, DAC8822時序圖上只有數(shù)據(jù)在寄存器之間轉(zhuǎn)換的時序,難道更新速率只和數(shù)據(jù)在寄存器之間轉(zhuǎn)換時間有關(guān)嗎?
發(fā)表于 12-20 07:28
芯片DAC7811,芯片資料顯示50MHz Serial Interface, 10MHz Multiplying Bandwidth。串口是50M的,一次需要傳16bit(4個控制位),這樣更新速率應(yīng)該是50/16=3.125M,比10M的乘法帶寬小很多呀,和采樣定理沖
發(fā)表于 12-19 08:34
我在用DAC161P997做兩線制4-20mA傳感器,發(fā)現(xiàn)DAC161P997輸出20mA時穩(wěn)定的時間比較長,一般從19.994mA緩慢上升大概5~6秒后
發(fā)表于 12-16 07:33
原理圖,參考了DAC2904數(shù)據(jù)手冊
通過FPGA和DA產(chǎn)生一個固定值,通過臺式萬用表測量輸出,得到結(jié)果如下。
1、請問為什么需要這么長時間才能穩(wěn)定,有沒有改進(jìn)的方法,或者有沒有更好的芯片可以推薦。
2、請問為什么不能達(dá)到1
發(fā)表于 12-13 06:22
updating the outputs of all four DACs,
將一個數(shù)據(jù)寫到其中一個DAC寄存器,不更新輸出
writingto a DAC register and updating
發(fā)表于 12-11 06:14
我正在將 DAC80501 與內(nèi)部基準(zhǔn)和 3.3V 電源配合使用,I2C 通信正常,但無法更新 DAC 輸出。什么地方出錯了?
發(fā)表于 11-26 06:32
你好:
問題:ADC數(shù)據(jù)的穩(wěn)定時間過長,是否正常呢
描述:
ADC通道輸入:1ms內(nèi)電壓從0連續(xù)變化到1.063v,
ADC數(shù)據(jù)輸出結(jié)果:3ms才穩(wěn)定到目標(biāo)值
ADC配置:數(shù)據(jù)輸出速率32K,采樣
發(fā)表于 11-22 07:33
我有幾個關(guān)于DAC7714的疑惑想請教一下~
1.DAC7714和DAC7715這兩款芯片有區(qū)別么?
2.有幾個參數(shù)我不太明白是什么意思(1)settling time 指的是什么時間
發(fā)表于 11-19 07:31
評論