chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

為什么要用上拉電阻

工程師 ? 來源:網(wǎng)絡(luò)整理 ? 作者:h1654155205.5246 ? 2018-08-22 17:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

上拉電阻

上拉就是將不確定的信號(hào)通過一個(gè)電阻鉗位在高電平,電阻同時(shí)起限流作用。下拉同理,也是將不確定的信號(hào)通過一個(gè)電阻鉗位在低電平。

上拉是對(duì)器件輸入電流,下拉是輸出電流;強(qiáng)弱只是上拉電阻的阻值不同,沒有什么嚴(yán)格區(qū)分;對(duì)于非集電極(或漏極)開路輸出型電路(如普通門電路)提供電流和電壓的能力是有限的,上拉電阻的功能主要是為集電極開路輸出型電路輸出電流通道。

為什么要用上拉電阻

一般作單鍵觸發(fā)使用時(shí),如果IC本身沒有內(nèi)接電阻,為了使單鍵維持在不被觸發(fā)的狀態(tài)或是觸發(fā)后回到原狀態(tài),必須在IC外部另接一電阻。

數(shù)字電路有三種狀態(tài):高電平、低電平、和高阻狀態(tài),有些應(yīng)用場(chǎng)合不希望出現(xiàn)高阻狀態(tài),可以通過上拉電阻或下拉電阻的方式使處于穩(wěn)定狀態(tài),具體視設(shè)計(jì)要求而定!

一般說的是IO端口,有的可以設(shè)置,有的不可以設(shè)置,有的是內(nèi)置,有的是需要外接,IO端口的輸出類似于一個(gè)三極管的C,當(dāng)C接通過一個(gè)電阻和電源連接在一起的時(shí)候,該電阻成為上拉電阻,也就是說,該端口正常時(shí)為高電平;C通過一個(gè)電阻和地連接在一起的時(shí)候,該電阻稱為下拉電阻。

上拉電阻是用來解決總線驅(qū)動(dòng)能力不足時(shí)提供電流的問題的。一般說法是上拉增大電流,下拉電阻是用來吸收電流。

電路中為什么要用上拉電阻

一般作單鍵觸發(fā)使用時(shí),如果IC本身沒有內(nèi)接電阻,為了使單鍵維持在不被觸發(fā)的狀態(tài)或是觸發(fā)后回到原狀態(tài),必須在IC外部另接一電阻。

數(shù)字電路有三種狀態(tài):高電平、低電平、和高阻狀態(tài),有些應(yīng)用場(chǎng)合不希望出現(xiàn)高阻狀態(tài),可以通過上拉電阻或下拉電阻的方式使處于穩(wěn)定狀態(tài),具體視設(shè)計(jì)要求而定。

一般的I/O端口,有的可以設(shè)置,而有的不可以設(shè)置;有的是內(nèi)置,而有的是需要外接,I/O端口的輸出類似與一個(gè)三極管的C,當(dāng)C接通過一個(gè)電阻和電源連接在一起的時(shí)候,該電阻稱為上C拉電阻,也就是說,如果該端口正常時(shí)為高電平,C通過一個(gè)電阻和地連接在一起的時(shí)候,該電阻稱為下拉電阻,使該端口平時(shí)為低電平,作用類似于當(dāng)一個(gè)接有上拉電阻的端口設(shè)為輸如狀態(tài)時(shí),他的常態(tài)就為高電平,用于檢測(cè)低電平的輸入。

上拉電阻是用來解決總線驅(qū)動(dòng)能力不足時(shí)提供電流的。一般說法是拉電流,下拉電阻是用來吸收電流的。長(zhǎng)線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。電阻串聯(lián)才是實(shí)現(xiàn)阻抗匹配的好方法。通常線阻的數(shù)量級(jí)都在幾十ohm,如果加上下拉的話,功耗太大。

電阻串聯(lián)和拉電阻都是阻抗匹配的方法,只是使用范圍不同,依電路工作頻率而定,當(dāng)TTL電路驅(qū)動(dòng)COMS電路時(shí),如果TTL電路輸出的高電平低于COMS電路的最低高電平(一般為3.5V),這時(shí)就需要在TTL的輸出端接_上拉電阻,以提高輸出高電平的值。但需要注意的是,這種方法并不建議采用,因?yàn)槠溆袃蓚€(gè)缺點(diǎn):

1、TTL輸出地電平時(shí),功耗大。

2、TTL輸出高電平時(shí),上拉電源可能會(huì)有電流灌到TTL電路的電源,影響系統(tǒng)穩(wěn)定性。

對(duì)于高速電路,過大的上拉電阻可能邊沿變平緩。做輸入時(shí),上拉電阻又不吸收電流。做輸出時(shí),驅(qū)動(dòng)電流為電路輸出電流+上拉通道輸出電流。電阻的容性特征很小,可忽略。

下級(jí)電路的驅(qū)動(dòng)需求。同樣以上拉電阻為例,當(dāng)輸出高電平時(shí),開關(guān)管斷開,。上拉電阻應(yīng)適當(dāng)選擇以能夠向下級(jí)電路提供足夠的電流。當(dāng)輸出高電平時(shí),開關(guān)管怎么回關(guān)斷呢?CMOS電路的輸出級(jí)基本_上是推拉輸出地電平時(shí),下面的MOSFET關(guān)斷,上面的導(dǎo)通。高電平時(shí)反過來。該條只適合OC電路。

上拉電阻應(yīng)用原則

1、當(dāng)TTL電路驅(qū)動(dòng)COMS電路時(shí),如果TTL電路輸出的高電平低于COMS電路的最低高電平,這時(shí)就需要在TTL的輸出端接上拉電阻,以提高輸出高電平的值。

2、OC門電路“必須加上拉電阻,才能使用”。

3、為加大輸出引腳的驅(qū)動(dòng)能力,有的單片機(jī)管腳上也常使用上拉電阻。

4、在COMS芯片上,為了防止靜電造成損壞,不用的管腳不能懸空,一般接上拉電阻產(chǎn)生降低輸入阻抗,提供泄荷通路。

5、芯片的管腳加上拉電阻來提高輸出電平,從而提高芯片輸入信號(hào)的噪聲容限增強(qiáng)抗干擾能力。

6、提高總線的抗電磁干擾能力。管腳懸空就比較容易接受外界的電磁干擾。

7、長(zhǎng)線傳輸中電阻不匹配容易引起反射波干擾,加上下拉電阻是電阻匹配,有效的抑制反射波干擾。

8、在數(shù)字電路中不用的輸入腳都要接固定電平,通過1k電阻接高電平或接地。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6057

    瀏覽量

    176775
  • 上拉電阻
    +關(guān)注

    關(guān)注

    5

    文章

    366

    瀏覽量

    31463
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    請(qǐng)問STM32新出的芯片USB還需要上電阻嗎?

    我記得F103的USB需要上個(gè)電阻,STM32新出的芯片USB還需要上電阻嗎?例如H5系列
    發(fā)表于 07-18 06:40

    CYW5557x 上的內(nèi)部上/下拉電阻值是多少?

    CYW5557x 上的內(nèi)部上/下拉電阻值是多少? 我想知道的值是帶引腳(GPIO_1 和 GPIO_12)的電阻值, 以及其他 GPIO 較弱的內(nèi)部上/下拉
    發(fā)表于 07-17 07:03

    電路設(shè)計(jì)基礎(chǔ):上電阻、下拉電阻分析

    電阻、下拉電阻在電子元器件間中,并不存在上電阻和下拉電阻這兩種實(shí)體的
    的頭像 發(fā)表于 05-22 11:45 ?1230次閱讀
    電路設(shè)計(jì)基礎(chǔ):上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b>、下拉<b class='flag-5'>電阻</b>分析

    一次性說清上電阻和下拉電阻

    在電子元件領(lǐng)域,上電阻與下拉電阻并非獨(dú)立的物理實(shí)體,而是依據(jù)電阻在不同電路場(chǎng)景中的功能定義。它們的本質(zhì)仍是普通電阻,但在電路設(shè)計(jì)中扮演著關(guān)
    的頭像 發(fā)表于 04-03 19:34 ?1081次閱讀
    一次性說清上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和下拉<b class='flag-5'>電阻</b>

    STM32F413ZGT6的NRST需要接上電阻嗎?

    STM32F413ZGT6在使用的過程中經(jīng)常復(fù)位,現(xiàn)在NRST只是接了100nf的電容,是否要接上電阻。已知芯片內(nèi)部有弱上,典型值40K。接上可增加驅(qū)動(dòng)能力。那什么情況要增加驅(qū)動(dòng)
    發(fā)表于 03-12 08:27

    ADS6442想使用serial 1-wire輸出,如何配置SCLK,SDATA,SEN,通過上電阻還是下拉電阻,多大的電阻值?

    (1)我想采用單端輸入,VCM是1.5v,單端輸入范圍是0.5-2.5v,是不是接一個(gè)5 歐姆的電阻到IN_P,然后VCM接5 歐姆到IN_M,當(dāng)然VCM接0.1u的電容到地? (2)我想使用serial1-wire輸出,如何配置SCLK,SDATA,SEN,通過上
    發(fā)表于 02-08 07:01

    電阻的工作原理詳解

    在電子電路中,上電阻起著非常重要的作用,其工作原理基于基本的電學(xué)定律,主要用于在特定的電路場(chǎng)景下將信號(hào)電平拉高。 首先,需要了解電路中的電平概念。在數(shù)字電路中,信號(hào)電平通常分為高電平和低電平,它們
    的頭像 發(fā)表于 02-05 17:40 ?1172次閱讀

    電阻阻值怎么選擇

    在電子電路設(shè)計(jì)中,上電阻是一種常用的元件,它的阻值選擇至關(guān)重要,需要綜合考慮多個(gè)因素來確定合適的阻值。 一、功耗因素 功耗是選擇上電阻阻值時(shí)需要考慮的一個(gè)重要方面。當(dāng)
    的頭像 發(fā)表于 02-05 17:25 ?1089次閱讀

    如何選擇I2C總線電阻

    I2C總線是一種廣泛使用的串行通信協(xié)議,它允許多個(gè)設(shè)備通過兩條線(數(shù)據(jù)線SDA和時(shí)鐘線SCL)進(jìn)行通信。為了確保數(shù)據(jù)信號(hào)的穩(wěn)定性和減少反射,I2C總線的數(shù)據(jù)線SDA和時(shí)鐘線SCL都需要適當(dāng)?shù)纳?b class='flag-5'>拉電阻
    的頭像 發(fā)表于 01-17 15:43 ?900次閱讀

    I2C總線上電阻阻值如何確定?

    導(dǎo)讀I2C總線在產(chǎn)品設(shè)計(jì)中被廣泛應(yīng)用,盡管其結(jié)構(gòu)簡(jiǎn)單,但經(jīng)常發(fā)生上電阻設(shè)計(jì)不合理的問題。本文將對(duì)I2C上電阻的選擇進(jìn)行簡(jiǎn)要分析。一根信號(hào)線上,通過
    的頭像 發(fā)表于 12-27 11:34 ?2169次閱讀
    I2C總線上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b>阻值如何確定?

    ADC閑置口,怎么處理,可以直接用0R電阻地嗎?

    ADC芯片,閑置口,怎么處理,可以直接用0R電阻地么? 例如ADS54J60;
    發(fā)表于 12-24 08:40

    TXB0108連接mcu,那mcu端是否需要連接上電阻呢?

    TXB0108 連接 mcu。 那mcu端是否需要連接 上電阻呢?
    發(fā)表于 12-18 08:05

    ads1256的dout是什么類型的輸出,要加上電阻嗎?

    ads1256 的dout是什么類型的輸出,要加上電阻
    發(fā)表于 12-06 08:14

    I2C總線為什么要接上電阻

    I2C為什么要接上電阻?因?yàn)樗情_漏輸出。 為什么是開漏輸出? I2C協(xié)議支持多個(gè)主設(shè)備與多個(gè)從設(shè)備在一條總線上,如果不用開漏輸出,而用推挽輸出,會(huì)出現(xiàn)主設(shè)備之間短路的情況。所以總線一般會(huì)使用開漏
    的頭像 發(fā)表于 11-20 10:07 ?1516次閱讀
    I2C總線為什么要接上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b>

    上下拉電阻的使用方法

    電阻是把一個(gè)信號(hào)通過一個(gè)電阻接到電源(Vcc),下拉電阻是一個(gè)信號(hào)通過一個(gè)電阻接到地(GND)。
    的頭像 發(fā)表于 11-07 10:22 ?2828次閱讀
    上下拉<b class='flag-5'>電阻</b>的使用方法