chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在FPGA上實現(xiàn)單精度浮點加法運算器算法的設(shè)計

電子設(shè)計 ? 來源:郭婷 ? 作者:電子設(shè)計 ? 2019-06-11 08:03 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

圖像處理通常采用軟件或者數(shù)字信號處理器DSP)實現(xiàn)。如果利用軟件實現(xiàn),運行時會耗費較多的PC資源,而且算法越復雜時耗費的資源就越多,對于需要高速處理的情況不適用;而如果采用DSP實現(xiàn),提高并行性的同時指令執(zhí)行速度必然會提高,較高的指令速度可能導致系統(tǒng)設(shè)計復雜化,并增加功耗和成本。新一代的低功耗現(xiàn)場可編程門陣列(FPGA)憑借其強大的高速并行能力,日益成為高速實時圖像處理的主流器件。單精度浮點加法運算是數(shù)字圖像處理的最基礎(chǔ)的數(shù)據(jù)運算方式,在此介紹一種在FPGA上實現(xiàn)單精度浮點加法運算的方法。

1 IEEE 754單精度浮點數(shù)存儲格式分析

1.1 實數(shù)的IEEE 754表示形式

在計算機系統(tǒng)的發(fā)展過程中,曾經(jīng)提出過多種方法表示實數(shù),但是到目前為止使用最廣泛的是浮點數(shù)表示法。相對定點數(shù)而言,浮點數(shù)利用指數(shù),使小數(shù)點的位置可以根據(jù)需要而上下浮動,從而可以靈活地表達更大范圍的實數(shù)。電子電氣工程師協(xié)會(Institute of Electricaland Electronics Engineers,IEEE)在1985年制定的IEEE754(IEEE Standard fOr Binary Floating-Point Arithme-tic,ANSI/IEEE Std 754-1985)二進制浮點運算規(guī)范,是浮點運算部件事實上的工業(yè)標準。一個實數(shù)V在IEEE754標準中可以用V=(-1)S×M×2E表示,說明如下:

(1)符號S決定實數(shù)是正數(shù)(S=0)還是負數(shù)(S=1),對于數(shù)值0的符號位特殊處理。

(2)有效數(shù)字M是二進制小數(shù),M的取值范圍在1≤M《2或0≤M《1。

(3)指數(shù)E是2的冪,它的作用是對浮點數(shù)加權(quán)。

1.2 IEEE單精度浮點格式

浮點格式是一種數(shù)據(jù)結(jié)構(gòu),它規(guī)定了構(gòu)成浮點數(shù)的各個字段。IEEE 754浮點數(shù)的數(shù)據(jù)位被劃分為3個字段,對3個字段參數(shù)進行編碼:

(1)一個單獨的符號位S直接編碼符號S。

(2)K位的偏置指數(shù)E編碼指數(shù)E,移碼表示。

(3)N位的小數(shù).f編碼有效數(shù)字M,原碼表示。

IEEE單精度浮點格式共32位,包括3個構(gòu)成字段:23位小數(shù)F,8為偏置指數(shù)E,1位符號S。將這些字段連續(xù)存放在一個32位字里,并對其進行編碼。其中O~22包含23位的小數(shù)F;23~30包含8位指數(shù)E;第31位包含符號S。如圖1所示。

在FPGA上實現(xiàn)單精度浮點加法運算器算法的設(shè)計

2 單精度浮點加法器的設(shè)計與實現(xiàn)

2.1 單精度浮點加法器的算法設(shè)計

浮點加法器首先對浮點數(shù)拆分,得到符號、階碼、尾數(shù)。對拆分結(jié)果進行絕對值比較,得到大的階碼、階差和比較結(jié)果輸出。然后進行對階,通過移位小的尾數(shù),得到相同大階。對尾數(shù)進行尾數(shù)加減運算,得到的結(jié)果進行規(guī)格化,最后結(jié)合規(guī)格化結(jié)果運算結(jié)果符號輸出,得到結(jié)果輸出。加法器運算過程如圖2所示。

在FPGA上實現(xiàn)單精度浮點加法運算器算法的設(shè)計

2.2 單精度浮點加法器的實現(xiàn)

2.2.1 總體設(shè)計

浮點加法器包括兩個浮點數(shù)拆分模塊、絕對值比較模塊、浮點數(shù)運算結(jié)果判定模塊、對階模塊、尾數(shù)加減運算模塊、尾數(shù)規(guī)格化模塊、合并輸出模塊。其中對階模塊包括尾數(shù)交換,尾數(shù)移位兩個子模塊;尾數(shù)加減運算模塊尾數(shù)運算符號判定,尾數(shù)加減兩個子模塊。兩個浮點數(shù)拆分模塊分別將兩個浮點數(shù)拆分成符號、階碼、尾數(shù)3部分,絕對值比較模塊通過對兩個浮點數(shù)的絕對值大小的比較得到大階,階差和絕對值比較結(jié)果,大階直接輸出;對階模塊然后實現(xiàn)對小階的尾數(shù)進行移位,將小階與大階對齊,并對尾數(shù)進行移位;尾數(shù)加減運算模塊判定尾數(shù)運算符號后,進行尾數(shù)運算;尾數(shù)規(guī)格化模塊對結(jié)果完成尾數(shù)規(guī)格化,同時調(diào)整階碼;最后結(jié)合浮點數(shù)運算結(jié)果判定模塊的符號輸出,經(jīng)過合并輸出模塊,得到結(jié)果輸出。總體設(shè)計框圖如圖3所示。

在FPGA上實現(xiàn)單精度浮點加法運算器算法的設(shè)計

2.2.2 各模塊設(shè)計實現(xiàn)說明

(1)拆分模塊。該模塊將輸入的浮點數(shù)拆分成符號位、價碼、尾數(shù)3部分。符號位信號wSign,指數(shù)位信號bExp[7:0],尾數(shù)位信號bFraction[23:0]。

(2)浮點數(shù)絕對值比較模塊。該模塊通過對輸入浮點的階碼及尾數(shù)的比較,相應得出wCompareResult,bExpDiff,bExpMax三種信號輸出。當bExpA≥bEx-pB時:wCompareResult=1,bExpDiff=bExpA-bEx-pB,bExpMax=bExp;當bExpA《bExpB時:wCom-pareResult=0,bExpDiff=bExpB-bExpA,bExpMax=bExpB。

(3)浮點數(shù)運算結(jié)果符號判定模塊。浮點數(shù)符號運算結(jié)果判別模塊通過操作數(shù)bDataA,bDataB符號位及wCompareResult信號的輸入判定運算結(jié)果數(shù)的輸出。

(4)浮點數(shù)對階模塊。對階模塊根據(jù)wCompare-Result的結(jié)果對輸入的操作數(shù)尾數(shù)bFractionA和bFractionB進行操作。當wCompareResult=1時,對bFractionB進行右移位,移位量為bExpDiff,并且將移位后的結(jié)果作為bMinFraction輸出,將bFractionA作為bMaxFraction直接輸出;反之對bFractionA進行右移位,移位量為bExpDiff,并且將移位后的結(jié)果作為bMinFraction輸出,將bFractionB作為bMaxFraction直接輸出。

(5)浮點數(shù)對階模塊。此模塊實現(xiàn)對階后的尾數(shù)的加減運算,然后輸出結(jié)果尾數(shù)的值。當wSignA,wSignB同號時,尾數(shù)bMaxFraction與bMinFraction相加的結(jié)果作為bFraction輸出;當wSignA,wSignB異號時,尾數(shù)bMaxFraction與bMinFraction相減的結(jié)果作為bFraction輸出。

(6)尾數(shù)規(guī)格化模塊。尾數(shù)bFractionIn[24:0]通過判定從左邊第一次不為0的位后,將此位數(shù)左移到第一位隱藏位,相應添加尾數(shù)補0,共計24位。同時,將階碼調(diào)整,再隱藏隱藏位,調(diào)整后的階碼和尾數(shù)以bExp,bFraction輸出。

(7)合并輸出模塊。將浮點數(shù)運算結(jié)果符號判定模塊的輸出信號wSign與尾數(shù)規(guī)格化模塊的輸出信號bExp,bFraction合并,得到輸出結(jié)果。

3 結(jié) 語

介紹一種在FPGA上實現(xiàn)的單精度浮點加法運算器,運算器算法的實現(xiàn)考慮了FPGA器件本身的特點,算法處理流程的拆分和模塊的拆分,便于流水設(shè)計的實現(xiàn)。該加法器在參與設(shè)計的多款CPCI總線圖形控制器圖形加速子系統(tǒng)上得到實際的應用和檢驗,在處理速度方面表現(xiàn)出很強的適用性。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    556

    文章

    8155

    瀏覽量

    357102
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22034

    瀏覽量

    617856
  • 軟件
    +關(guān)注

    關(guān)注

    69

    文章

    5150

    瀏覽量

    89172
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    verilog語音實現(xiàn)浮點運算

    Verilog可以通過使用IEEE標準的浮點數(shù)表示來實現(xiàn)浮點運算。下面是一個基本的Verilog模塊示例,展示了如何進行加法、乘法和除法等常
    發(fā)表于 03-25 21:49

    基于FPGA的實時互相關(guān)運算器

    乘法簡單得多,FPGA中占用的資源也比乘法器少得多,因而能夠1塊50萬門左右的FPGA實現(xiàn)32個
    發(fā)表于 09-19 09:25

    針對FPGA或ASIC部署的浮點算法

    并提高具有高動態(tài)范圍要求的實際設(shè)計的速度,這與普遍認為定點總是更有效率的觀點相反到浮點。本機浮點實現(xiàn)引擎蓋下HDL Coder通過模擬FPGA
    發(fā)表于 09-11 21:59

    為什么研究浮點加法運算,對FPGA實現(xiàn)方法很有必要?

    處理等方面受到了限制,由于FPGA中關(guān)于浮點數(shù)的運算只能自行設(shè)計,因此,研究浮點加法運算
    發(fā)表于 07-05 06:21

    采用FPGA和MicroBlaze進行嵌入式系統(tǒng)設(shè)計

    本文采用FPGA 和MicroBlaze 進行嵌入式系統(tǒng)設(shè)計,文中分析了FFT算法后,描述了運算的蝶形單元,地址生成單元及FFT的實現(xiàn)過程
    發(fā)表于 02-22 07:36

    求一種FPGA實現(xiàn)單精度浮點加法運算的方法

    介紹一種FPGA實現(xiàn)單精度浮點加法
    發(fā)表于 04-29 06:27

    浮點運算浮點運算器

    浮點運算浮點運算器 浮點加減法的運算步驟 設(shè)兩個浮點
    發(fā)表于 04-15 13:42 ?7085次閱讀

    基于FPGA精度浮點運算器的FFT設(shè)計與仿真

    提出一種基2FFT的FPGA方法,完成了基于FPGA精度浮點運算器的FFT的設(shè)計。利用VHDL語言描述了蝶形
    發(fā)表于 12-23 14:24 ?46次下載
    基于<b class='flag-5'>FPGA</b>高<b class='flag-5'>精度</b><b class='flag-5'>浮點</b><b class='flag-5'>運算器</b>的FFT設(shè)計與仿真

    FPU加法器的設(shè)計與實現(xiàn)

    浮點運算器的核心運算部件是浮點加法器,它是實現(xiàn)浮點
    發(fā)表于 07-06 15:05 ?47次下載
    FPU<b class='flag-5'>加法</b>器的設(shè)計與<b class='flag-5'>實現(xiàn)</b>

    一階泰勒級數(shù)單精度倒數(shù)算法

    分析了單精度倒數(shù)算法圖形處理中存在的不足的基礎(chǔ),設(shè)計了一階泰勒級數(shù)
    發(fā)表于 11-20 11:18 ?13次下載
    一階泰勒級數(shù)<b class='flag-5'>單精度</b>倒數(shù)<b class='flag-5'>算法</b>

    浮點運算單元的FPGA實現(xiàn)

    浮點加法是數(shù)字信號處理中的一種非常頻繁且非常重要的操作,現(xiàn)代數(shù)字信號處理應用中,浮點加法運算
    發(fā)表于 04-10 10:47 ?8次下載
    <b class='flag-5'>浮點</b><b class='flag-5'>運算</b>單元的<b class='flag-5'>FPGA</b><b class='flag-5'>實現(xiàn)</b>

    浮點運算FPGA實現(xiàn)

    浮點運算是計算機運算的重要方式,較之定點運算有著計數(shù)范圍寬有效精度高的特點。各種工程計算和科學
    發(fā)表于 04-10 14:25 ?17次下載

    為什么研究浮點加法運算,對FPGA實現(xiàn)方法很有必要?

    浮點加法器是現(xiàn)代信號處理系統(tǒng)中最重要的部件之一。FPGA是當前數(shù)字電路研究開發(fā)的一種重要實現(xiàn)形式,它與全定制ASIC電路相比,具有開發(fā)周期短、成本低等優(yōu)點。 但多數(shù)
    的頭像 發(fā)表于 09-22 10:40 ?1672次閱讀
    為什么研究<b class='flag-5'>浮點</b><b class='flag-5'>加法</b><b class='flag-5'>運算</b>,對<b class='flag-5'>FPGA</b><b class='flag-5'>實現(xiàn)</b>方法很有必要?

    單精度和雙精度浮點數(shù)的區(qū)別

    單精度和雙精度是計算機中表示浮點數(shù)的兩種不同的精度計算機中,浮點數(shù)用來表示帶有小數(shù)部分的實數(shù)
    的頭像 發(fā)表于 12-15 10:25 ?6225次閱讀

    浮點LMS算法FPGA實現(xiàn)

    引言 LMS(最小均方)算法因其收斂速度快及算法實現(xiàn)簡單等特點在自適應濾波、自適應天線陣技術(shù)等領(lǐng)域得到了十分廣泛的應用。為了發(fā)揮算法的最佳
    的頭像 發(fā)表于 12-21 16:40 ?1176次閱讀