chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA VHDL的FSK調(diào)制與解調(diào)設計

FPGA技術江湖 ? 來源:FPGA技術江湖 ? 2026-01-27 10:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

大俠好,許久不見。今天“寧夏李治廷”給各位大俠帶來基于FPGA VHDL 的 FSK調(diào)制與解調(diào)。 以后機會多多,慢慢分享一些項目開發(fā)以及深造學習方面的內(nèi)容,歡迎各位大俠一起切磋交流,華山論劍,不論成敗,取其精華,去其糟粕,共同進步。話不多說,上貨。

一、VHDL語言

VHDL誕生于1982年。在1987年底,VHDL被IEEE和美國國防部確認為標準硬件描述語言。自IEEE公布了VHDL的標準版本,IEEE-1076(簡稱87版)之后,各EDA公司相繼推出了自己的VHDL設計環(huán)境,或宣布自己的設計工具可以和VHDL接口。此后VHDL在電子設計領域得到了廣泛的接受,并逐步取代了原有的非標準的硬件描述語言。而Verilog HDL是由GDA(Gateway Design Automation)公司的PhilMoorby在1983年末首創(chuàng)的,最初只設計了一個仿真與驗證工具,之后又陸續(xù)開發(fā)了相關的故障模擬與時序分析工具。1985年Moorby推出它的第三個商用仿真器Verilog-XL,獲得了巨大的成功,從而使得Verilog HDL迅速得到推廣應用。1989年CADENCE公司收購了GDA公司,使得VerilogHDL成為了該公司的獨家專利。1990年CADENCE公司公開發(fā)表了Verilog HDL,并成立LVI組織以促進Verilog HDL成為IEEE標準,即IEEE Standard 1364-1995。VHDL的邏輯綜合就較之Verilog HDL要出色一些,強調(diào)于組合邏輯的綜合。

二、FSK

頻移鍵控(Frequency Shift Keying.FSK)是用不同頻率的載波來傳遞數(shù)字信號,并用數(shù)字基帶信號控制載波信號的頻率,具有抗噪聲性能好、傳輸距離遠、誤碼率低等優(yōu)點。在中低速數(shù)據(jù)傳輸中,特別是在衰落信道和頻帶較寬的信道中傳輸數(shù)據(jù)時,有著廣泛的應用。

三、實現(xiàn)

1.FSK調(diào)制VHDL主要程序

c77a516c-f8ba-11f0-92de-92fbcf53809c.png

c7d2548e-f8ba-11f0-92de-92fbcf53809c.png

2.FSK解調(diào)VHDL主要程序

c82c65fa-f8ba-11f0-92de-92fbcf53809c.png

c880ae08-f8ba-11f0-92de-92fbcf53809c.png

四、仿真

1.FSK調(diào)制VHDL程序仿真圖

c92ee446-f8ba-11f0-92de-92fbcf53809c.png

c9842bd6-f8ba-11f0-92de-92fbcf53809c.png

a. 載波f1、f2分別是通過對clk的12分頻和2分頻得到的。

b. 基帶碼長為載波f1的2個周期,為載波f2的6個周期。

c. 輸出的調(diào)制信號y在時間上滯后于載波信號一個clk,滯后于系統(tǒng)時鐘2個clk。

2. FSK解調(diào)VHDL程序仿真圖

c9dff1f0-f8ba-11f0-92de-92fbcf53809c.png

ca33e3dc-f8ba-11f0-92de-92fbcf53809c.png

a. 在q=11時,m清零。

b. 在q=10時,根據(jù)m的大小,進行對輸出基帶信號y的電平的判決。

c. 在q為其它值時,計數(shù)器m計下xx(寄存x信號)的脈沖數(shù)。

d. 輸出信號y滯后輸入信號x 10個clk。

本次分享到此結(jié)束,各位大俠,有緣再見,告辭。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1659

    文章

    22371

    瀏覽量

    633344
  • 仿真器
    +關注

    關注

    14

    文章

    1050

    瀏覽量

    86914
  • vhdl
    +關注

    關注

    30

    文章

    822

    瀏覽量

    131535
  • FSK調(diào)制

    關注

    0

    文章

    9

    瀏覽量

    8059

原文標題:往期精選:基于FPGA VHDL 的 FSK調(diào)制與解調(diào)設計

文章出處:【微信號:HXSLH1010101010,微信公眾號:FPGA技術江湖】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    FSK調(diào)制解調(diào)VHDL程序及仿真

    FSK調(diào)制解調(diào)VHDL程序及仿真1. FSK調(diào)制
    發(fā)表于 06-27 11:06

    基于MSP430的FSK調(diào)制解調(diào)

    速數(shù)據(jù)傳輸中得到了廣泛的應用[1]。FSK信號由頻率調(diào)制器產(chǎn)生不同的頻率,邏輯0用一種特定頻率的波來表示,而邏輯1用另一種不同頻率的波來表示。專用FSK調(diào)制
    發(fā)表于 03-04 17:24

    【資料分享】基于FPGAFSK調(diào)制解器器設計

    的2FSK信號調(diào)制解調(diào)器,利用m序列的隨機性和確定性來產(chǎn)生輸入基帶信號,用分頻器把時鐘信號分頻成兩個不同頻率的信號。詳細介紹了基于FPGA的2FSK信號發(fā)生器的設計方法,提供了
    發(fā)表于 03-20 16:54

    4FSK調(diào)制解調(diào)

    有沒有4FSK調(diào)制解調(diào)的程序呀,我只做出了4ASK的,4FSK好難
    發(fā)表于 04-17 10:12

    怎樣用FPGA實現(xiàn)FSK調(diào)制解調(diào)呢?

    最近想做這方面的,怎樣用FPGA實現(xiàn)FSK調(diào)制解調(diào)?但是我一點頭緒都沒有,哪位高手幫幫忙,講解一下什么的
    發(fā)表于 04-06 14:29

    怎樣用FPGA實現(xiàn)FSK調(diào)制解調(diào)呢?

    最近想做這方面的,怎樣用FPGA實現(xiàn)FSK調(diào)制解調(diào)?但是我一點頭緒都沒有,哪位高手幫幫忙,講解一下什么的
    發(fā)表于 05-08 17:34

    基于FPGA的MSK調(diào)制解調(diào)器設計與應用

    提出了一種基于FPGA 的數(shù)字MSK 調(diào)制解調(diào)器設計方法,應用VHDL 語言進行了模塊設計和時序仿真。硬件部分在Altera 公司 EP2C15AF256C8N FPGA 上實現(xiàn)。結(jié)果
    發(fā)表于 01-25 14:29 ?53次下載

    Quartus II平臺下實現(xiàn)全數(shù)字FSK調(diào)制解調(diào)

    根據(jù)數(shù)字信號FSK調(diào)制解調(diào)的工作原理,采用層次化、模塊化方法設計了一種基于FPGA 芯片的FSK調(diào)制解
    發(fā)表于 08-26 15:25 ?114次下載
    Quartus II平臺下實現(xiàn)全數(shù)字<b class='flag-5'>FSK</b><b class='flag-5'>調(diào)制解調(diào)</b>器

    FPGA實現(xiàn)2FSK數(shù)字信號調(diào)制解調(diào)

    基于FPGA調(diào)制解調(diào)的數(shù)字信號有多種,包括2ASK、2FSK、2PSK等,文中介紹了2FSK信號的調(diào)
    發(fā)表于 03-23 11:17 ?400次下載
    <b class='flag-5'>FPGA</b>實現(xiàn)2<b class='flag-5'>FSK</b>數(shù)字信號<b class='flag-5'>調(diào)制</b><b class='flag-5'>解調(diào)</b>

    基于VHDL的QPSK調(diào)制解調(diào)系統(tǒng)設計與仿真

    文中詳細介紹了QPSK技術的工作原理和QPSK調(diào)制、解調(diào)的系統(tǒng)設計方案,并通過VHDL語言編寫調(diào)制解調(diào)程序和QuartusII軟件建模對程序
    發(fā)表于 06-08 17:47 ?92次下載
    基于<b class='flag-5'>VHDL</b>的QPSK<b class='flag-5'>調(diào)制</b><b class='flag-5'>解調(diào)</b>系統(tǒng)設計與仿真

    基于MATLAB的simulink仿真2Fsk調(diào)制解調(diào)

    基于MATLAB的simulink仿真2Fsk調(diào)制解調(diào)
    發(fā)表于 11-12 10:36 ?33次下載

    DSP之 FSK調(diào)制解調(diào)VHDL程序及仿真教程

    DSP之 FSK調(diào)制解調(diào)VHDL程序及仿真教程,很好的DSP自學資料,快來學習吧。
    發(fā)表于 04-15 17:37 ?12次下載

    FSK調(diào)制解調(diào)VHDL程序和仿真說明

    本文檔的主要內(nèi)容詳細介紹的是FSK調(diào)制解調(diào)VHDL程序和仿真說明。
    發(fā)表于 12-18 16:44 ?25次下載
    <b class='flag-5'>FSK</b>的<b class='flag-5'>調(diào)制</b>與<b class='flag-5'>解調(diào)</b>的<b class='flag-5'>VHDL</b>程序和仿真說明

    FSK調(diào)制解調(diào)方法簡析

    FSK通信系統(tǒng)主要由基帶數(shù)據(jù)生成模塊(pcm.v)、FSK調(diào)制模塊(fsk_mod.v) 、FSK解調(diào)
    的頭像 發(fā)表于 03-31 09:07 ?6330次閱讀

    fsk調(diào)制解調(diào)原理 Fsk調(diào)制體制的主要優(yōu)點

    FSK調(diào)制解調(diào)是一種常用的調(diào)制解調(diào)技術,其中FSK代表頻移鍵控。在
    的頭像 發(fā)表于 02-03 14:28 ?6571次閱讀