關(guān)鍵字:CD4093,邏輯測(cè)試電路
電路如圖所示。由4個(gè)二輸出端與非門,一只晶體管組成,并采用壓電陶瓷蜂鳴器發(fā)聲,根據(jù)音調(diào)不同判斷被測(cè)邏輯狀態(tài)。
電路原理:電路中由與非門ICB、R3、C1組成“0”振蕩器,與非門Icc、H4、C2組成“1”振蕩器,R3、C1或R4、C2取值不同時(shí),振蕩器的頻率也不同。ICB的⑤腳和ICC的⑦腳是控制端,加高電平“1”時(shí)振蕩器工作,輸出矩形波。該邏輯筆的檢測(cè)狀態(tài)為:(1)當(dāng)探針T未檢測(cè)或檢測(cè)到“懸空”狀態(tài)時(shí),I—CA輸出“0”(一般認(rèn)為邏輯門輸入端開(kāi)路時(shí),輸入為“1”)。同時(shí)VT截止,ICC的⑦腳被R2下拉為“0”,“0”振蕩器和“1”振蕩器均停振,ICD無(wú)輸出,蜂鳴器HTD不發(fā)聲:(2)當(dāng)探針T檢測(cè)到“0”時(shí),VT截止,Icc的⑦腳為“0”,“1'’振蕩器不工作。同時(shí),“0”信號(hào)經(jīng)ICA反相后使ICB的⑤腳為“1”,“0”振蕩器起振,產(chǎn)生較低頻率(以200Hz~600Hz為宜)的矩形波振蕩信號(hào),通過(guò)ICD驅(qū)動(dòng)HTD發(fā)出低頻鳴響;(3)當(dāng)探針T檢測(cè)到“1”時(shí)間,經(jīng)ICA反相使ICB的⑤腳為“0”,“0”振蕩器不工作,此時(shí)VT導(dǎo)通,Icc的⑦腳為“1”,“1”振蕩器起振。以1000Hz-1500Hz為宜的振蕩信號(hào),經(jīng)ICD驅(qū)動(dòng)HTD發(fā)出高頻鳴響:(4)當(dāng)探針T檢測(cè)到“CP”脈沖時(shí),相當(dāng)于“0”、“1”交替輸入,“0”振蕩器和“1”振蕩器輪流輸出,HTD產(chǎn)生高、低頻率的混合鳴響。 元件選用:ICA—ICD選用帶施密特觸發(fā)器的二輸入端與非門集成電路CD4093,其內(nèi)含有4個(gè)二輸入端與非門,故可滿足要求。VT選用3DG8D.取β=80~120,HTD使用27A-1型壓電蜂鳴器,圖中的+5V、GND分別接被測(cè)電路的電源和地。
作者:沈左

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
熱點(diǎn)推薦
Texas Instruments 5-8-NL-LOGIC-EVM邏輯轉(zhuǎn)換評(píng)估模塊技術(shù)解析
Texas Instruments 5-8-NL-LOGIC-EVM邏輯和轉(zhuǎn)換評(píng)估模塊 (EVM) 設(shè)計(jì)用于支持任何邏輯或轉(zhuǎn)換器件。它支持DTT (X1QFN-8)、DRY (USON-6)、DPW
頻率擴(kuò)頻設(shè)計(jì)的關(guān)鍵參數(shù)
,以分散頻譜中的噪聲能量,從而降低EMI噪聲頻譜峰值,滿足汽車、工業(yè)等場(chǎng)景的嚴(yán)苛標(biāo)準(zhǔn)。接下來(lái),我們來(lái)一起探討頻率擴(kuò)頻設(shè)計(jì)中的參數(shù)選擇邏輯及其實(shí)際應(yīng)用。
基于BLE技術(shù) 智能手寫筆解決方案:改變你的書寫體驗(yàn)PTR5415
方案說(shuō)明:
我們的智能手寫筆方案基于BLE技術(shù),利用藍(lán)牙低功耗連接手寫筆與移動(dòng)設(shè)備(如智能手機(jī)、平板電腦)之間的無(wú)線通信??梢詫?shí)時(shí)將書寫數(shù)據(jù)上傳到手機(jī)APP及云端,及時(shí)有效的對(duì)書寫數(shù)據(jù)進(jìn)行存檔及管理
發(fā)表于 03-11 17:50
【米爾-Xilinx XC7A100T FPGA開(kāi)發(fā)板試用】Key-test
硬件:
一Xilinx XC7A100T FPGA開(kāi)發(fā)板
二12V電源適配器
三下載器
四 win10筆記本
軟件:
一Vivado (指導(dǎo)手冊(cè)有詳細(xì)的安裝下載流程)
二官方按鍵示例工程
按鍵示例
發(fā)表于 01-09 16:08
PADS邏輯教程
PADSlogic9.6電路圖設(shè)計(jì)資料手冊(cè)(中文教程)為motor Graphics公司軟件提供的原本中文手冊(cè),用于PADSlogic軟件電路圖設(shè)計(jì)參考使用。PADS Logic用戶界面旨在提高
發(fā)表于 12-16 14:33
?1次下載
請(qǐng)問(wèn)CD4052 A B兩個(gè)邏輯引腳的最大開(kāi)關(guān)頻率是多少呢?
請(qǐng)問(wèn)CD4052A B 兩個(gè)邏輯引腳的最大開(kāi)關(guān)頻率是多少呢?
我在數(shù)據(jù)手冊(cè)上未能找到。
發(fā)表于 12-13 07:38
u-blox與Wireless Logic Ltd達(dá)成戰(zhàn)略合作
近日,作為提供定位和無(wú)線通信技術(shù)及服務(wù)的全球領(lǐng)先供應(yīng)商u-blox(SIX:UBXN)與歐洲領(lǐng)先的物聯(lián)網(wǎng)通信平臺(tái)提供商Wireless Logic公司宣布正式建立戰(zhàn)略合作伙伴關(guān)系,旨在通過(guò)Wireless Logic的物聯(lián)網(wǎng)網(wǎng)絡(luò)Conexa和u-blox的先進(jìn)蜂窩模塊增強(qiáng)
ADC3683EVM在XILINX FPGA開(kāi)發(fā)板上,在ADC35XX GUI設(shè)定不同Test Pattern值,ADC反饋的DCLK頻率是動(dòng)態(tài)變化的?
ADC3683EVM 在XILINX FPGA 開(kāi)發(fā)板上,在ADC35XX GUI設(shè)定不同Test Pattern值,ADC反饋的DCLK頻率是動(dòng)態(tài)變化的?請(qǐng)老師指導(dǎo)下怎么調(diào)試。
如圖,
正常狀態(tài)
發(fā)表于 11-15 08:25
5-8-NL-LOGIC-EVM用戶指南
電子發(fā)燒友網(wǎng)站提供《5-8-NL-LOGIC-EVM用戶指南.pdf》資料免費(fèi)下載
發(fā)表于 11-05 09:32
?0次下載
14-24-Logic-EVM用戶指南
電子發(fā)燒友網(wǎng)站提供《14-24-Logic-EVM用戶指南.pdf》資料免費(fèi)下載
發(fā)表于 11-04 10:04
?0次下載
14-24-NL-Logic-EVM評(píng)估模塊
電子發(fā)燒友網(wǎng)站提供《14-24-NL-Logic-EVM評(píng)估模塊.pdf》資料免費(fèi)下載
發(fā)表于 11-04 09:31
?0次下載

頻率邏輯筆,Logic test circuits
評(píng)論