chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA+DSP的高速中頻采樣信號處理平臺

電子工程師 ? 來源:未知 ? 作者:胡薇 ? 2018-10-18 16:36 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

實(shí)驗(yàn)與實(shí)際應(yīng)用表明,該系統(tǒng)具有很強(qiáng)的數(shù)據(jù)處理能力和很好的穩(wěn)定性。關(guān)鍵詞:高速中頻;信號處理;FPGA;DSP0 引言 現(xiàn)代社會正向數(shù)字化、信息化方向高速發(fā)展,在這一過程中,往往需要高速信號的實(shí)時(shí)性數(shù)字化處理。例如,隨著科技的進(jìn)步,現(xiàn)代雷達(dá)等應(yīng)用信號的數(shù)字化處理上有了長足的發(fā)展,但也帶來了新的問題,這些應(yīng)用的數(shù)字信號處理具有海量運(yùn)行需求的應(yīng)用背景,如巡航導(dǎo)彈末制導(dǎo)雷達(dá)地形匹配、合成孔徑雷達(dá)的成像處理、相控陣?yán)走_(dá)的時(shí)空二維濾波處理等領(lǐng)域。目前,單片DSP難以勝任許多信號處理系統(tǒng)的要求。而常見的解決方案也是高速A/D采樣與信號處理功能是在多塊不同的板卡上實(shí)現(xiàn),這給實(shí)際應(yīng)用帶來很多不便。 鑒于上述現(xiàn)有技術(shù)所存在的問題,本設(shè)計(jì)平臺的目的是:(1)實(shí)現(xiàn)高速中頻信號(如雷達(dá)信號)的數(shù)字化處理并進(jìn)行實(shí)時(shí)傳輸數(shù)據(jù)或進(jìn)行數(shù)據(jù)的實(shí)時(shí)計(jì)算,并能通過輸出電路進(jìn)行結(jié)果顯示;(2)自定義控制總線可以實(shí)現(xiàn)對高速中頻信號處理板進(jìn)行靈活控制,具有較強(qiáng)的可配置性和豐富的靈活性;(3)高速A/D采樣與D/A回放及數(shù)據(jù)處理單元集成在一塊板上,在集成度高的同時(shí)也降低了高速信號在傳輸過程中出現(xiàn)差錯(cuò)的概率。1 平臺設(shè)計(jì)方案 高速中頻采樣信號處理平臺由主控制電路、高速A/D與D/A電路、信號處理單元電路、光纖通道電路、時(shí)鐘管理電路、存儲單元和外部接口電路組成,其總體框圖如圖1所示。

在實(shí)際應(yīng)用過程中,四路A/D通道可以接收不同的信號源的信號,D/A通路可以對外進(jìn)行數(shù)據(jù)顯示等多種功能,時(shí)鐘管理電路管理內(nèi)外時(shí)鐘的使用及對板上系統(tǒng)供給工作時(shí)鐘,兩路光纖通道可以與其他高速設(shè)備相連接,自定義總線可以與CPU或主控制器相連接對平臺進(jìn)行有效靈活的控制。

1.1 高速A/D與D/A設(shè)計(jì) 四路高速A/D采樣通道采用兩片NS公司的ADC081000實(shí)現(xiàn),每片有兩個(gè)A/D通道,相比多片A/D器件的通道間相位恒定設(shè)計(jì)是一個(gè)難點(diǎn)而言,單片A/D器件可以更容易實(shí)現(xiàn)兩路通道間的相位恒定。ADC081000是一款高性能的A/D采集芯片,單通道8 b采樣頻率為1 GHz。本平臺中A/D通道間采樣數(shù)據(jù)的相位恒定是利用采樣時(shí)鐘相位間的恒定來實(shí)現(xiàn)的。在設(shè)計(jì)時(shí),使時(shí)鐘芯片到兩片A/D器件間的時(shí)鐘線等長,兩片A /D器件到FPGA間的時(shí)鐘線與數(shù)據(jù)線也分別等長,并且還利用一片F(xiàn)PGA設(shè)計(jì)了對兩片A/D器件的軟啟動(dòng)控制,這就更保證了四路通道間采樣時(shí)鐘的相位恒定。 兩路高速D/A通道采用兩片AD公司的AD9736實(shí)現(xiàn),AD9736單通道14 b,采樣頻率可達(dá)1 200 MSPS。兩路高速D/A通路也利用一片F(xiàn)PGA作控制,實(shí)現(xiàn)通道間相位差的恒定。

1.2 信號處理單元設(shè)計(jì) 信號處理單元包括FPGA和DSP兩大部分。FPGA部分主要由四片Virtex-4 SX55組成,四片F(xiàn)PGA間實(shí)現(xiàn)有串行連接和相隔間的連接。FPGA電路主要是實(shí)現(xiàn)對高速A/D采集數(shù)據(jù)的預(yù)處理和高速D/A回放數(shù)據(jù)處理,并且控制高速A/D電路采樣時(shí)鐘的相位恒定與高速D/A電路采樣時(shí)鐘的相位恒定,同時(shí)也根據(jù)需要與相應(yīng)的DSP進(jìn)行數(shù)據(jù)交換或傳遞。FPGA電路上連接的光接口電路也可以實(shí)現(xiàn)與其他系統(tǒng)進(jìn)行高速、實(shí)時(shí)的數(shù)據(jù)交換。A/D采樣之后的數(shù)字信號速率非常高,要從這些高速信號中得到有用的基帶信號,需要有效地對其進(jìn)行數(shù)字下變頻、抽取、濾波等處理,這些功能都可以通過FPGA來實(shí)現(xiàn)。FPGA具有較高的處理速度和較高的穩(wěn)定性,同時(shí)又具有設(shè)計(jì)靈活、易于修改和維護(hù)的優(yōu)點(diǎn),可以適應(yīng)不同系統(tǒng)的要求,提高了系統(tǒng)的適用性及可擴(kuò)展性。DSP電路是本平臺信號處理的核心,完成大部分的數(shù)據(jù)處理工作,由四片ADSP TS201組成,四片DSP間實(shí)現(xiàn)了兩兩間的Link口互連,構(gòu)成了分布式并行系統(tǒng),可以把復(fù)雜的算法分割成小的任務(wù)給各處理器完成,從而減少任務(wù)的執(zhí)行時(shí)間。 根據(jù)設(shè)計(jì)需要,平臺數(shù)據(jù)的傳輸量很大,多DSP之間的數(shù)據(jù)傳輸速度尤為重要,采用Link口來傳輸數(shù)據(jù),可以在不增加輔助電路的前提下,DSP間的直接互聯(lián)。而且,基于Link口的數(shù)據(jù)傳輸采用專門的數(shù)據(jù)通道,不占有系統(tǒng)總線資源,消除了傳輸過程中的總線仲裁,減少了網(wǎng)絡(luò)延遲帶來的不確定因素。四片DSP間Link口的傳遞數(shù)據(jù)能力高達(dá)600 MB/s。DSP主要是通過軟件設(shè)計(jì)來實(shí)現(xiàn)數(shù)字基帶信號處理以及比特流控制、編碼解碼等高速的數(shù)據(jù)交換和處理功能。對DSP開發(fā)的軟件工具是ADI公司的VisualDSF++4.0,它是TigerSHARC系列DSP的集成開發(fā)環(huán)境,支持匯編語言、C語言C++等開發(fā)語言,能讓程序員使用這些工具編寫出相對于特定DSP的高性能應(yīng)用程序,發(fā)揮強(qiáng)大的處理能力。在本平臺中,每片DSP的地位都是對等的,能夠根據(jù)不同的要求,硬件結(jié)構(gòu)不用改變,只須在DSP的軟件算法中稍加改動(dòng),系統(tǒng)就能實(shí)現(xiàn)新的功能。

1.3 主控制電路設(shè)計(jì) 主控制電路與信號處理單元電路和外部接口電路相連,其核心是一片規(guī)模較小的FPGA。它主要是控制信號處理單元的同步復(fù)位及工作控制,可以將從外部主機(jī)接收到信號傳遞給信號處理單元,也可將信號處理單元的有關(guān)信息傳遞到外部主機(jī)中。

1.4 其他主要電路設(shè)計(jì) 時(shí)鐘管理電路主要是負(fù)責(zé)板上FPGA、DSP、光口、高速A/D與D/A等正常工作所需要時(shí)鐘生成與配置。外部存儲電路是FPGA與DSP正常工作時(shí)所需要的外部RAM空間大小的設(shè)計(jì)。外部接口電路是本平臺與其他設(shè)備進(jìn)行連接的控制接口。光纖通道電路由兩路光纖通道組成,每路可以工作在2.5 Gb/s,可以與其他系統(tǒng)進(jìn)行數(shù)據(jù)交換。2 性能測試 決定平臺性能的指標(biāo)有多個(gè),選取最主要的三個(gè)進(jìn)行測試,結(jié)果如下。

2.1 A/D采樣的有效位數(shù) 有效位數(shù)是用來表述A/D器件的一項(xiàng)總體指標(biāo),對精確評價(jià)系統(tǒng)性能非常重要。對于A/D采樣有效位的測試,采用A/D器件的最大量程輸入,在FPGA中取得數(shù)據(jù),用Matlab來對數(shù)據(jù)處理進(jìn)行計(jì)算得到的。四路A/D采樣通道有效位的測試數(shù)據(jù)如表1所示。

2.2 A/D通道間相位恒定A/D通道間的相位恒定指標(biāo)直接測試比較困難,在平臺設(shè)計(jì)中已經(jīng)保證了同一芯片兩路A/D通道間的相位差是恒定的,只要測試兩片A /D芯片輸出時(shí)鐘相位差是否恒定即可判定。表1中也顯示了兩片A/D器件輸出時(shí)鐘的相位差測試結(jié)果。2.3 DSP運(yùn)算速度DSP的運(yùn)算速度和精度決定著系統(tǒng)的數(shù)據(jù)處理能力,同時(shí)也會對整個(gè)系統(tǒng)的性能和結(jié)構(gòu)產(chǎn)生重要的影響。DSP的處理能力可以用1 024點(diǎn)的復(fù)數(shù)FFT計(jì)算時(shí)間進(jìn)行比較。Link口傳遞速度的測試,可以將Link口的工作時(shí)鐘設(shè)定在600 MHz,按4 b進(jìn)行數(shù)據(jù)傳遞,如果接收到數(shù)據(jù)沒有錯(cuò)誤,即可認(rèn)定Link口的工作速率可以達(dá)到600 MB/s。經(jīng)過測試,在工作頻率為600 MHz,按4 b進(jìn)行數(shù)據(jù)傳遞的情況下,各個(gè)Link均通過測試,也就是說每個(gè)Link口工作速率都可以達(dá)到600 MB/s。經(jīng)過測試,平臺上兩個(gè)光口的傳輸速度均達(dá)到了2.5 Gb/s。DSP運(yùn)算速度測試結(jié)果見表2。

3 結(jié)語 通過上述測試結(jié)果可以看出,本平臺設(shè)計(jì)合理,F(xiàn)PGA與DSP的結(jié)合使用,能充分發(fā)揮各自的優(yōu)勢,實(shí)現(xiàn)對高速、多路、海量信號的實(shí)時(shí)處理。另外,高度集成化設(shè)計(jì),大大減少了平臺所占用的空間體積,也使功耗大大減小。平臺在兵器某所項(xiàng)目驗(yàn)證中,接入實(shí)際雷達(dá)信號進(jìn)行測試,各項(xiàng)指標(biāo)均達(dá)到了設(shè)計(jì)要求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    559

    文章

    8214

    瀏覽量

    363976
  • FPGA
    +關(guān)注

    關(guān)注

    1655

    文章

    22286

    瀏覽量

    630295

原文標(biāo)題:基于FPGA+DSP的高速中頻采樣信號處理平臺的實(shí)現(xiàn)

文章出處:【微信號:FPGAer_Club,微信公眾號:FPGAer俱樂部】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于DSPFPGA異構(gòu)架構(gòu)的高性能伺服控制系統(tǒng)設(shè)計(jì)

    DSP+FPGA架構(gòu)在伺服控制模塊中的應(yīng)用,成功解決了高性能伺服系統(tǒng)對實(shí)時(shí)性、精度和復(fù)雜度的多重需求。通過合理的功能劃分,DSP專注于復(fù)雜算法和上層控制,FPGA處理
    的頭像 發(fā)表于 12-04 15:38 ?108次閱讀
    基于<b class='flag-5'>DSP</b>與<b class='flag-5'>FPGA</b>異構(gòu)架構(gòu)的高性能伺服控制系統(tǒng)設(shè)計(jì)

    中頻信號處理的“精準(zhǔn)篩子”:杰盈JY-SBP-10.7+帶通濾波器技術(shù)解析

    在高頻 rejection、鏡像抑制與中頻信號處理領(lǐng)域,9.5-11.5MHz 頻段是信號提純與干擾管控的關(guān)鍵區(qū)間,對濾波器的低插損、高選擇性、寬溫可靠性提出了嚴(yán)苛要求。杰盈通訊
    的頭像 發(fā)表于 11-20 15:48 ?221次閱讀
    <b class='flag-5'>中頻信號</b><b class='flag-5'>處理</b>的“精準(zhǔn)篩子”:杰盈JY-SBP-10.7+帶通濾波器技術(shù)解析

    【TES600】青翼凌云科技基于XC7K325T與TMS320C6678的通用信號處理平臺

    TES600是一款基于FPGA+DSP協(xié)同處理架構(gòu)的通用高性能實(shí)時(shí)信號處理平臺,該平臺采用1片T
    的頭像 發(fā)表于 10-21 16:13 ?804次閱讀
    【TES600】青翼凌云科技基于XC7K325T與TMS320C6678的通用<b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>平臺</b>

    【VPX650 】青翼凌云科技基于 VPX 系統(tǒng)架構(gòu)的 VU13P FPGA+ZYNQ SOC 超寬帶信號處理平臺

    VPX650 是一款基于 6U VPX 系統(tǒng)架構(gòu)的 VU13P FPGA + XC7Z100 SOC 超寬帶信號處理平臺,該平臺采用一片
    的頭像 發(fā)表于 10-16 10:48 ?303次閱讀
    【VPX650 】青翼凌云科技基于 VPX 系統(tǒng)架構(gòu)的 VU13P <b class='flag-5'>FPGA</b>+ZYNQ SOC 超寬帶<b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>平臺</b>

    FPGA+DSP/ARM架構(gòu)開發(fā)與應(yīng)用

    自中高端FPGA技術(shù)成熟以來,FPGA+DSP/ARM架構(gòu)的硬件設(shè)計(jì)在眾多工業(yè)領(lǐng)域得到廣泛應(yīng)用。例如無線通信、圖像處理、工業(yè)控制、儀器測量等。
    的頭像 發(fā)表于 10-15 10:39 ?3663次閱讀
    <b class='flag-5'>FPGA+DSP</b>/ARM架構(gòu)開發(fā)與應(yīng)用

    【TES600G】青翼凌云科技基于JFM7K325T FPGA+FT-M6678 DSP的全國產(chǎn)化信號處理平臺

    ?產(chǎn)品概述TES600G是一款基于FPGA+DSP協(xié)同處理架構(gòu)的通用高性能實(shí)時(shí)信號處理平臺,該平臺
    的頭像 發(fā)表于 09-16 16:59 ?1110次閱讀
    【TES600G】青翼凌云科技基于JFM7K325T <b class='flag-5'>FPGA</b>+FT-M6678 <b class='flag-5'>DSP</b>的全國產(chǎn)化<b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>平臺</b>

    【 VPX638】青翼凌云科技基于KU115 FPGA+C6678 DSP的6U VPX雙FMC接口通用信號處理平臺

    VPX638是一款基于KU115 FPGA + C6678 DSP的6U VPX雙FMC接口通用信號處理平臺,該
    的頭像 發(fā)表于 09-01 13:42 ?445次閱讀
    【 VPX638】青翼凌云科技基于KU115 <b class='flag-5'>FPGA</b>+C6678 <b class='flag-5'>DSP</b>的6U VPX雙FMC接口通用<b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>平臺</b>

    【TES817】青翼凌云科技基于XCZU19EG FPGA的高性能實(shí)時(shí)信號處理平臺

    板卡概述TES817是一款基于ZU19EGFPGA的高性能實(shí)時(shí)信號處理平臺,該平臺采用1片高性能的FPG
    的頭像 發(fā)表于 08-29 15:29 ?1231次閱讀
    【TES817】青翼凌云科技基于XCZU19EG <b class='flag-5'>FPGA</b>的高性能實(shí)時(shí)<b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>平臺</b>

    光纖圖像處理卡設(shè)計(jì)原理圖:520-基于ZU15EG 適配AWR2243的雷達(dá)驗(yàn)證底板 XCZU15EG架構(gòu)高速信號處理

    高速信號處理, FPGA光纖, 光纖圖像處理, XCZU15EG架構(gòu)
    的頭像 發(fā)表于 08-28 10:39 ?400次閱讀
    光纖圖像<b class='flag-5'>處理</b>卡設(shè)計(jì)原理圖:520-基于ZU15EG 適配AWR2243的雷達(dá)驗(yàn)證底板 XCZU15EG架構(gòu)<b class='flag-5'>高速</b><b class='flag-5'>信號</b><b class='flag-5'>處理</b>板

    中科億海微SoM模組——FPGA+DSP核心板

    FPGA+DSP核心板是基于中科億海微EQ6HL130型FPGA芯片搭配國產(chǎn)DSP開發(fā)的高性能核心板卡。對外接口采取郵票孔連接方式,可以極大提高信號傳輸質(zhì)量和焊接后的機(jī)械強(qiáng)度。核心板卡
    的頭像 發(fā)表于 06-20 14:12 ?789次閱讀
    中科億海微SoM模組——<b class='flag-5'>FPGA+DSP</b>核心板

    普源DHO4804示波器實(shí)時(shí)采樣率在高速信號測試中的應(yīng)用

    隨著現(xiàn)代電子技術(shù)的快速發(fā)展,高速數(shù)字信號、高頻通信協(xié)議和復(fù)雜電路系統(tǒng)日益普及,對測試儀器的性能要求也愈發(fā)嚴(yán)苛。示波器作為電子工程師和科研人員的核心工具,其采樣率、帶寬和存儲深度等關(guān)鍵指標(biāo)直接影響測試
    的頭像 發(fā)表于 06-13 13:45 ?665次閱讀
    普源DHO4804示波器實(shí)時(shí)<b class='flag-5'>采樣</b>率在<b class='flag-5'>高速</b><b class='flag-5'>信號</b>測試中的應(yīng)用

    進(jìn)群免費(fèi)領(lǐng)FPGA學(xué)習(xí)資料!數(shù)字信號處理、傅里葉變換與FPGA開發(fā)等

    ~ 01、數(shù)字信號處理FPGA實(shí)現(xiàn) 旨在講解前端數(shù)字信號處理算法的高效實(shí)現(xiàn)。首先概述了當(dāng)前的FPGA
    發(fā)表于 04-07 16:41

    用ADS7864和DSP5402進(jìn)行信號采集與處理,請問哪里可以查看關(guān)于ADS7864的AD采樣程序源代碼?

    我打算用ADS7864和DSP5402進(jìn)行信號采集與處理,請問哪里可以查看關(guān)于ADS7864的AD采樣程序源代碼?麻煩給我傳一份來參考。
    發(fā)表于 01-15 08:26

    求助,關(guān)于高速ADC采樣的幾個(gè)問題求解

    在非實(shí)時(shí)連續(xù)采集處理的系統(tǒng)中,比如數(shù)字示波器。 系統(tǒng)在數(shù)據(jù)采集時(shí),會通過ADC采集一會數(shù)據(jù),然后在通過fpga或者其他處理處理一會(如顯示)。在
    發(fā)表于 01-14 07:05

    高速圖像處理卡設(shè)計(jì)原理圖:527-基于3U VPX XCZU15EG+TMS320C6678的信號處理

    C6678信號處理板 , FPGA 信號處理 , FPGA開發(fā)
    的頭像 發(fā)表于 12-25 09:51 ?1031次閱讀
    <b class='flag-5'>高速</b>圖像<b class='flag-5'>處理</b>卡設(shè)計(jì)原理圖:527-基于3U VPX XCZU15EG+TMS320C6678的<b class='flag-5'>信號</b><b class='flag-5'>處理</b>板