chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么是FPGA工程師的核心競(jìng)爭(zhēng)力

電子工程師 ? 來(lái)源:xx ? 2019-04-05 07:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

這個(gè)問(wèn)題是老石在知乎上看到的,大家的回答都是“調(diào)板子”、“debug”、“硬件實(shí)現(xiàn)”等等。作為FPGA工程師,老石看了實(shí)在要報(bào)以一個(gè)禮貌的微笑。

換個(gè)角度看,難道其他硬件工程師就不具備調(diào)板子、debug、硬件實(shí)現(xiàn)的能力了?或者,為什么說(shuō)這些是專屬于FPGA工程師的核心競(jìng)爭(zhēng)力?

老石認(rèn)為,這個(gè)問(wèn)題其實(shí)可以引申為以下兩點(diǎn):

  1. 什么是只有FPGA工程師能做的

  2. 作為FPGA工程師,我們應(yīng)該如何培養(yǎng)這些能力

接下來(lái)就是老石的解答。

什么是只有FPGA工程師能做到的

對(duì)于上面提到的一些回答,的確是FPGA工程師不可或缺的能力,但老石總覺得沒(méi)有說(shuō)清楚這個(gè)問(wèn)題的本質(zhì)。

首先給出老石的回答:FPGA工程師最核心的就是全棧能力。

這里的全棧,指的是系統(tǒng)級(jí)的軟硬件全棧能力。它既包括了在系統(tǒng)層面的架構(gòu)設(shè)計(jì)、芯片開發(fā)的前后端流程,也包括了軟件設(shè)計(jì)的全棧流程,甚至還有后期的項(xiàng)目維護(hù)、技術(shù)支持、與客戶的溝通等等軟技能。它可以看成是綜合多種技能的技能樹。

老石隨手寫了一下FPGA工程師的全棧技能樹,見下圖,盡管很不完整,但仍可供大家參考。之前很多人提到的,諸如調(diào)試與分析的能力,其實(shí)是這個(gè)全棧技能樹里的一片樹葉,或一個(gè)分支。

只有FPGA工程師能做到一人成團(tuán),在短時(shí)間內(nèi)將想法落實(shí)到高質(zhì)量的軟硬件系統(tǒng)實(shí)現(xiàn)。這是其他系統(tǒng)架構(gòu)師、ASIC工程師、單片機(jī)工程師、軟件工程師等等都無(wú)法單獨(dú)完成的。與這些工程師相比,F(xiàn)PGA工程師有著很強(qiáng)的單兵作戰(zhàn)能力。當(dāng)然,技能樹過(guò)于龐大也是為什么很多人認(rèn)為FPGA難學(xué)的本質(zhì)原因。

有人會(huì)問(wèn),為什么其他類型的工程師沒(méi)有這種全棧能力,或者換句話說(shuō),為什么只有FPGA工程師才能做到全棧?這和FPGA本身的特點(diǎn)有關(guān)。

在下圖中,老石對(duì)比了FPGA與ASIC、CPU(或單片機(jī))的特點(diǎn)與主要開發(fā)方式和風(fēng)格。

對(duì)于傳統(tǒng)的IC工程師而言,他們的具體職責(zé)可以大致分成前端和后端兩部分。前端主要負(fù)責(zé)邏輯實(shí)現(xiàn),后端負(fù)責(zé)芯片物理實(shí)現(xiàn)。兩路人馬通常有各自的技能樹,需要互相配合才能完成產(chǎn)品級(jí)的芯片,這個(gè)過(guò)程往往很久,而且伴隨著巨大的前期投入和風(fēng)險(xiǎn)。

對(duì)于單片機(jī)或CPU工程師而言,更多的是基于給定的單片機(jī)架構(gòu)和API,使用諸如C或C++的高層語(yǔ)言編寫應(yīng)用程序。如果要寫出高質(zhì)量的應(yīng)用,固然需要了解目標(biāo)芯片的硬件結(jié)構(gòu),但并不需要對(duì)硬件的邏輯實(shí)現(xiàn)有過(guò)多了解。雖然基于CPU或MCU可以靈活實(shí)現(xiàn)各種應(yīng)用,但由于架構(gòu)限制,在很多諸如人工智能的應(yīng)用領(lǐng)域里并不能達(dá)到很好的性能。

FPGA很大程度上結(jié)合了兩者的優(yōu)點(diǎn)。在硬件方面,F(xiàn)PGA底層架構(gòu)固定,因此不需要做太多芯片后端的工作,但仍需要FPGA工程師掌握時(shí)序優(yōu)化、面積優(yōu)化、功耗優(yōu)化等后端技能。因此一個(gè)優(yōu)秀的FPGA工程師憑借自身的前后端與軟硬件技能,就可以完成一個(gè)完整的而且質(zhì)量比較高的FPGA項(xiàng)目。

軟件方面,F(xiàn)PGA可以靈活定義API與軟件架構(gòu),并可以通過(guò)內(nèi)置的處理器內(nèi)核完成軟硬件協(xié)同開發(fā),這樣也能兼顧應(yīng)用的靈活性。因此,一個(gè)優(yōu)秀的FPGA工程師通常也具有優(yōu)秀的軟件編程能力。

在系統(tǒng)層面,F(xiàn)PGA工程師可以自定義軟硬件整體架構(gòu),不會(huì)像CPU或單片機(jī)一樣存在明顯的架構(gòu)瓶頸,也不會(huì)像ASIC一樣需要考慮過(guò)多底層電路單元以及工藝的具體實(shí)現(xiàn)。

綜上,只有FPGA工程師能擁有軟硬件系統(tǒng)的全棧能力,這也是FPGA工程師的核心競(jìng)爭(zhēng)力。并且,這種能力可以在工程實(shí)踐中不斷自我豐富和提升。這使得優(yōu)秀的FPGA工程師不需要太過(guò)依賴其他人,能夠自己或少量人很快完成完整的系統(tǒng)級(jí)方案。

現(xiàn)在很多AI初創(chuàng)公司選擇使用FPGA作為硬件平臺(tái)的主要原因之一,就是看中FPGA工程師的全棧能力,使得公司能在較少投入的情況下,取得性能、靈活性、可擴(kuò)展性等多個(gè)方面的良好平衡。

全棧能力是FPGA工程師需要的完整技能樹。至于很多答友提到的調(diào)試和debug能力,更多的是在回答這個(gè)技能樹的技能點(diǎn)分配問(wèn)題。這就是老石要講的第二個(gè)方面:

作為FPGA工程師,我們應(yīng)該如何培養(yǎng)這些能力

相信很多人會(huì)問(wèn),老石你說(shuō)的這種全棧能力,究竟是不是在畫大餅吹牛逼?在實(shí)際生活中,到底是不是真的有人能全部精通技能樹中的所有分支?老石的答案是,雖然很少,但確實(shí)有這樣的大牛,而且老石有幸和他在一個(gè)團(tuán)隊(duì)里工作。

一般來(lái)說(shuō),如果一個(gè)FPGA工程師能在這個(gè)FPGA技能棧里精通某一項(xiàng),就可以成為這個(gè)領(lǐng)域的大牛和權(quán)威。比如,像很多人提到的,如果你特別會(huì)調(diào)板子,硬件調(diào)試能力很強(qiáng),那你就可以很好的負(fù)責(zé)項(xiàng)目中的硬件測(cè)試環(huán)節(jié)。再比如,你RTL寫的很好,或者驗(yàn)證很強(qiáng),或者對(duì)系統(tǒng)架構(gòu)有很深的理解,你都能在項(xiàng)目里成為不可或缺的人。

但是,在老石所在團(tuán)隊(duì)里就有一位帶頭大哥,可以從系統(tǒng)架構(gòu)、模塊設(shè)計(jì)、驗(yàn)證、系統(tǒng)整合、FPGA后端優(yōu)化、硬件測(cè)試、軟件開發(fā)和調(diào)試等等全部環(huán)節(jié)一個(gè)人搞定,可以說(shuō)是點(diǎn)滿了技能樹上所有的技能點(diǎn)。

這樣的人就像阿里的多隆,一個(gè)人可以頂一支團(tuán)隊(duì),公司缺他不可。因此如果一個(gè)FPGA工程師能夠獲取軟硬件的全棧能力,將是團(tuán)隊(duì)乃至全公司的最主要競(jìng)爭(zhēng)能力。

作為一個(gè)新人,應(yīng)該如何培養(yǎng)自己的FPGA全棧能力呢?其實(shí),帶頭大哥的技術(shù)功底也并非通過(guò)一天練成的,最重要的是時(shí)間的積累,不斷的鉆研以及真正的興趣。這些道理在任何行業(yè)都是一樣的。一開始可以先重點(diǎn)突破技能樹的某個(gè)分支,但最終的目標(biāo)還是要讓整個(gè)技能樹枝繁葉茂。

此外,工程師需要的軟技能也是不可或缺的,例如獨(dú)立思考的能力、溝通、寫作以及良好的英語(yǔ)等等。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618628

原文標(biāo)題:什么是FPGA工程師的核心競(jìng)爭(zhēng)力

文章出處:【微信號(hào):xiaojiaoyafpga,微信公眾號(hào):電子森林】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    從天龍八部論嵌入式行業(yè)中個(gè)人與企業(yè)的核心競(jìng)爭(zhēng)力

    ,抓住核心競(jìng)爭(zhēng)力很重要。而在這里,內(nèi)功就是核心競(jìng)爭(zhēng)力。蕭遠(yuǎn)山和慕容博恰恰是因?yàn)闆](méi)有抓住核心競(jìng)爭(zhēng)力
    發(fā)表于 12-31 20:50

    嵌入式開發(fā)的核心競(jìng)爭(zhēng)力是什么

    ,”嵌入式開發(fā)“的主體是工程師。因此不同主體在不同范疇下的核心競(jìng)爭(zhēng)力也不同。對(duì)于企業(yè),在嵌入式領(lǐng)域的核心競(jìng)爭(zhēng)力是”標(biāo)準(zhǔn)“?!睒?biāo)準(zhǔn)“具體展開可
    發(fā)表于 05-07 15:52

    關(guān)于嵌入式的技術(shù)競(jìng)爭(zhēng)力

    的通信協(xié)議的核心業(yè)務(wù)邏輯。同理,在嵌入式+AI相關(guān)的公司,雖然嵌入式工程師不一定要懂得自己實(shí)現(xiàn)AI核心算法,但是核心技術(shù)競(jìng)爭(zhēng)力也不是指調(diào)用別
    發(fā)表于 05-16 16:21

    各路大神對(duì)于嵌入式的核心競(jìng)爭(zhēng)力的看法

    來(lái)看看。另外,著名嵌入式工程師老石也對(duì)FPGA工程師核心競(jìng)爭(zhēng)力進(jìn)行了講解:老石認(rèn)為,這個(gè)問(wèn)題其實(shí)可以引申為以下兩點(diǎn):1、什么是只有
    發(fā)表于 07-18 09:21

    嵌入式開發(fā)的核心競(jìng)爭(zhēng)力有哪些?

    `嵌入式開發(fā)的核心競(jìng)爭(zhēng)力有哪些?嵌入式開發(fā)是一種軟硬件結(jié)合的知識(shí)與技術(shù)。相比較其他開發(fā)方向,嵌入式開發(fā)的核心競(jìng)爭(zhēng)力主要有以下幾個(gè)方面:一,精通軟硬件,技術(shù)“整合”度高。嵌入式開發(fā)需要懂
    發(fā)表于 11-27 15:00

    嵌入式系統(tǒng)的核心競(jìng)爭(zhēng)力是什么

    不管是什么技術(shù)想要有自己的發(fā)展前景就要有自己的有點(diǎn)在現(xiàn)在這這個(gè)技術(shù)快速發(fā)展的時(shí)代必須要有自己的核心競(jìng)爭(zhēng)力才會(huì)有好的發(fā)展空間。接下來(lái)呢我們就來(lái)看一下嵌入式系統(tǒng)的核心競(jìng)爭(zhēng)力:1、接口——可
    發(fā)表于 11-08 08:46

    嵌入式工程師需要哪些關(guān)鍵技能呢

    的技能對(duì)于工程師來(lái)說(shuō)具有重要的競(jìng)爭(zhēng)力,使其在就業(yè)市場(chǎng)中具有競(jìng)爭(zhēng)力并發(fā)展其職業(yè)。無(wú)需成為電氣工程師或芯片設(shè)計(jì),但是需要了解一些硬件。了解地址
    發(fā)表于 11-08 08:14

    EDA365平臺(tái)30多萬(wàn)電子工程師提高企業(yè)PCB板設(shè)計(jì)的核心競(jìng)爭(zhēng)力

    近來(lái),許多新興電子公司不斷涌入市場(chǎng),在激烈的市場(chǎng)競(jìng)爭(zhēng)中必須有高素質(zhì)工程師來(lái)提高核心競(jìng)爭(zhēng)力,而新創(chuàng)立的公司缺乏高素質(zhì)人才,國(guó)內(nèi)PCB工程師欠缺
    的頭像 發(fā)表于 01-10 09:23 ?2264次閱讀

    什么是FPGA工程師核心競(jìng)爭(zhēng)力

    、debug、硬件實(shí)現(xiàn)的能力了?或者,為什么說(shuō)這些是專屬于FPGA工程師核心競(jìng)爭(zhēng)力? 老石認(rèn)為,這個(gè)問(wèn)題其實(shí)可以引申為以下兩點(diǎn): 什么是只有FPG
    發(fā)表于 02-23 11:28 ?1675次閱讀

    什么是FPGA工程師核心競(jìng)爭(zhēng)力

    僅僅“調(diào)板子”、“debug”、“硬件實(shí)現(xiàn)”等等?
    的頭像 發(fā)表于 04-30 14:25 ?8507次閱讀

    測(cè)試工程師核心競(jìng)爭(zhēng)力究竟是什么

    部門調(diào)整三位小伙伴順利轉(zhuǎn)崗測(cè)試、公司晉升討論會(huì)上大家對(duì)測(cè)試工程師技術(shù)能力的質(zhì)疑、自己技術(shù)能力一般般到承擔(dān)起直播視頻部測(cè)試負(fù)責(zé)人這個(gè)角色。..通過(guò)這些案例我們可以真切的感受到測(cè)試工程師這個(gè)崗位其實(shí)是很容易被替代的,一個(gè)容易被替代的職業(yè)其實(shí)是沒(méi)有
    的頭像 發(fā)表于 07-31 15:57 ?3463次閱讀

    FPGA工程師核心競(jìng)爭(zhēng)力 — 方法篇(二)

    本篇將重點(diǎn)學(xué)習(xí)解讀后面三章內(nèi)容:設(shè)計(jì)約束、設(shè)計(jì)實(shí)現(xiàn)和設(shè)計(jì)收斂。
    的頭像 發(fā)表于 02-16 16:21 ?2354次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>工程師</b>的<b class='flag-5'>核心</b><b class='flag-5'>競(jìng)爭(zhēng)力</b> — 方法篇(二)

    FPGA工程師核心競(jìng)爭(zhēng)力 - 方法篇(一)

    本文主要參考UG949,進(jìn)行重點(diǎn)闡述。
    的頭像 發(fā)表于 02-16 16:21 ?1896次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>工程師</b>的<b class='flag-5'>核心</b><b class='flag-5'>競(jìng)爭(zhēng)力</b> - 方法篇(一)

    FPGA工程師核心競(jìng)爭(zhēng)力—學(xué)習(xí)篇(一)

    要做一名合格的FPGA工程師,需要從底層做起,從語(yǔ)法、模塊編寫、工程搭建、系統(tǒng)開發(fā)與驗(yàn)證、資源評(píng)估和性能優(yōu)化、平臺(tái)和架構(gòu)設(shè)計(jì),到系統(tǒng)級(jí)的軟硬件全棧能力,無(wú)疑,這是一名優(yōu)秀的FPGA
    的頭像 發(fā)表于 02-16 16:21 ?3634次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>工程師</b>的<b class='flag-5'>核心</b><b class='flag-5'>競(jìng)爭(zhēng)力</b>—學(xué)習(xí)篇(一)

    FPGA到底是什么?,FPGA工程師核心競(jìng)爭(zhēng)力是什么?

    Intel和AMD都斥巨資收購(gòu)了領(lǐng)先的 FPGA 公司。撇開相對(duì)較小的嵌入式計(jì)算和通信/互聯(lián)網(wǎng)市場(chǎng),這些基本上是對(duì)FPGA作為數(shù)據(jù)中心服務(wù)器CPU的關(guān)鍵組合的未來(lái)的賭注。但除非克服了在軟件程序員
    的頭像 發(fā)表于 01-07 02:45 ?1990次閱讀