chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一顆芯片從構(gòu)想到完成電路設(shè)計(jì)的過程是怎樣的

kus1_iawbs2016 ? 來源:fqj ? 2019-05-23 16:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如果只是科普大流程的話,從199X年硅片的制作流程就沒怎么變過,唯一對(duì)芯片設(shè)計(jì)造成比較大的影響的是隨著MOS管變小增加的Design Rule。

一顆芯片從構(gòu)想到完成電路設(shè)計(jì)的過程是怎樣的

我來簡(jiǎn)單的說一下模擬電路和數(shù)字電路設(shè)計(jì)/制作方面的差別吧:

首先明確一點(diǎn):所有的ASIC(Application-Specific Integrated Circuit),也即應(yīng)用芯片,都是有一個(gè)Design的目的,如果是在工廠里就是乙方提的要求;在PhD生涯里就是老板布置的活...

要成功通關(guān),待我細(xì)細(xì)道來:

小怪:數(shù)字電路電路圖推薦武器:Verilog

數(shù)字電路一般用Verilog寫,主要是因?yàn)榉奖悖ㄎ也挪桓嬖V你我手動(dòng)壘Standard Cell呢)。比如說CPU級(jí)別的芯片,動(dòng)輒上億的MOS管, 就算一秒畫一個(gè),不計(jì)連線時(shí)間,你得畫38個(gè)月。

小怪:數(shù)字電路仿真推薦武器:VCS,MMSIM

寫完了Verilog,就要跑數(shù)字仿真了。一般會(huì)用到Synopsys的VCS或者Mentor Graphics的MMSIM之類的。

這個(gè)仿真非???,因?yàn)槊恳粋€(gè)MOS管都被看成是開關(guān),然后加上一些非常粗糙的模擬出來的延遲時(shí)間,目的是看你寫出來的玩意能不能正常工作。

小怪:模擬電路電路圖推薦武器:Cadence(允許準(zhǔn)確擊打),SPICE(自由度高,可長(zhǎng)可短)等

這個(gè)就比較復(fù)雜了。因?yàn)槟M電路的自由度非常高! 比方說,一個(gè)MOS管在數(shù)字電路條件下就是一個(gè)開關(guān),但是在模擬電路里面,根據(jù)柵極電壓和電路結(jié)構(gòu)不一樣,分分鐘完成:開路-大電阻-放大器-電流源-導(dǎo)通各種功能。所以呢,模擬電路基本就得手畫了。

小怪:模擬電路仿真推薦武器:Spectre(精度最高),HSPICE,PSpice,HFSS等注:最好跟打小怪,模擬電路電路圖小怪用一樣的武器

模擬電路的仿真包括但不限于:調(diào)節(jié)分壓,仿真,模擬工作點(diǎn)等... 而且千萬記住!設(shè)計(jì)過程中,精細(xì)(Swing≤100 mV)的模擬電路要做噪聲分析!不然各種地方的噪音分分鐘教你做人...好,現(xiàn)在假設(shè)我們有電路圖啦~

數(shù)字電路的電路圖長(zhǎng)這樣:

一顆芯片從構(gòu)想到完成電路設(shè)計(jì)的過程是怎樣的

模擬電路的電路圖長(zhǎng)這樣:

一顆芯片從構(gòu)想到完成電路設(shè)計(jì)的過程是怎樣的

下一步,就是要把這些東西變成實(shí)實(shí)在在的電路:

小Boss:綜合電路推薦武器:Design Compiler(DC

數(shù)字電路需要用到Design Compiler,Synopsys公司出的大殺器,一招把Verilog轉(zhuǎn)成Verilog!這一步叫做Synthesis(綜合)。綜合出來的電路也是Verilog格式,但是長(zhǎng)這樣:

一顆芯片從構(gòu)想到完成電路設(shè)計(jì)的過程是怎樣的

把一堆描述性質(zhì)的語言轉(zhuǎn)換成真正的Standard Cell(標(biāo)準(zhǔn)門電路),Standard Cell長(zhǎng)這樣:

一顆芯片從構(gòu)想到完成電路設(shè)計(jì)的過程是怎樣的

小Boss:模擬電路Layout

推薦武器:Cadence Layout Editor等

模擬電路就比較煩了, 一般會(huì)手畫,大概長(zhǎng)這樣:

一顆芯片從構(gòu)想到完成電路設(shè)計(jì)的過程是怎樣的

這一個(gè)是比較規(guī)整的Design,來個(gè)不規(guī)整的:

一顆芯片從構(gòu)想到完成電路設(shè)計(jì)的過程是怎樣的

師兄有云:畫模擬電路的Layout是體力活,我表示師兄說的太對(duì)了!

小Boss:數(shù)字電路Layout必殺:向門神告狀(DRC/LVS Fail)推薦武器:IC-compiler,Encounter

數(shù)字電路接下來就需要Place and Route(布線)了。一般這個(gè)步驟由IC-Compiler / Encounter等工具來完成。具體就是,把綜合過的Verilog中的每個(gè)Standard Cell找到對(duì)應(yīng)的Standard Cell Layout,布置在用戶指定的范圍內(nèi),然后自動(dòng)連線。

這個(gè)自動(dòng)連線就很講究:自動(dòng)布線要先連時(shí)鐘信號(hào),然后連電源網(wǎng)絡(luò),最后連其他的數(shù)字信號(hào)等。

時(shí)鐘信號(hào)默認(rèn)會(huì)使用雙倍線寬,如有分支,盡量使用對(duì)稱的結(jié)構(gòu);然后使用用戶的方式架設(shè)電源網(wǎng)絡(luò)。為什么叫電源網(wǎng)絡(luò)呢?因?yàn)橐话闫系碾娫撮L(zhǎng)這樣:

power net這名字不是白起的...自動(dòng)布線就不展開講了...學(xué)問太多了(主要是制作工藝...)之后,還有一個(gè)很重要的步驟:Filler Cell,什么意思呢?數(shù)字電路的Standard Cell放完了,連好線了,大致長(zhǎng)這樣:

圖中的那幾個(gè)淡藍(lán)色的Cell就是Standard Cell,連線未顯示。你要敢把這個(gè)Design交到Fab去做,人家分分鐘咒你全家。

為什么呢?打個(gè)比方:我想讓你幫我剪一個(gè)窗花,給你一張A4紙(大概58800mm2),然后說,我想要剪個(gè)窗花,但是窗花的總面積不要超過1mm2,最好還要有鏤空,有個(gè)人...blah blah blah...恩,差不多一個(gè)意思...

所以為了讓廠家和你不要那么難過,需要在片上沒東西的地方加上Filler,也就是長(zhǎng)得像Standard Cell但是里面就是一坨沒有連線的金屬和輕摻雜層的東西。

之后,兩大門神決定了你能不能提交:

門神1:Design Rule Check(DRC)必殺1:Area XX too small必殺2:XX to XX must be greater than or equal to 0.038必殺3:...推薦武器:Calibre RVE,ASSURA,仔細(xì)檢查+喊師兄幫忙

每一招都對(duì)應(yīng)的是(由于技術(shù)原因或者安全原因)無法被制作出來的部分。反正招招必死。想擊敗他必須一招都不能中(No Design Rule Violation)。

門神2:Layout Versus Schematic check(LVS)必殺:Layout does not match Schematic推薦武器:Calibre RVE,ASSURE,喊老板幫忙

確定你畫的這個(gè)奇形怪狀的Layout跟一開始的電路圖是對(duì)的上號(hào)的。雖然此門神僅有一招,但是這招千變?nèi)f化,難以招架。

兩大門神都開心了之后,你就可以把你做出來的這個(gè)Graphic Database System II(GDSII)文件交到廠商的手里了。

凡人即使有武器,挑戰(zhàn)這個(gè)Boss也屬不易。需要花重金升級(jí)武器才行,比如說:

Boss:PCB Design必殺:信號(hào)太多,面積太小,驅(qū)動(dòng)太弱,電容太大,燒Chip推薦武器:Altium Design,Eagle等

做出了Chip之后,就需要畫一個(gè)配套的PCB,將外圍電路在板上搭建好,或者引至其他外設(shè)等。

最終Boss:System Design必殺:此Boss神通廣大,一切外部設(shè)備都可以喚來作為必殺推薦武器:The best weapon is the one between your ears,USE IT

最終,我們需要這個(gè)芯片在應(yīng)用中展現(xiàn)它的實(shí)力,所以一個(gè)不滿足需求的芯片就是渣渣。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52481

    瀏覽量

    440621
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1639

    瀏覽量

    81903

原文標(biāo)題:一顆芯片從構(gòu)想到完成電路設(shè)計(jì)的過程是怎樣的?

文章出處:【微信號(hào):iawbs2016,微信公眾號(hào):寬禁帶半導(dǎo)體技術(shù)創(chuàng)新聯(lián)盟】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    分享一顆電機(jī)控制芯片—LV8548MC

    今天和大家分享一顆電機(jī)控制芯片,隨著芯片功能的不斷強(qiáng)大,現(xiàn)在芯片的集成度越來越高,很多以前分離電路的能力逐步開始過度到集成
    發(fā)表于 09-07 09:03 ?3416次閱讀
    分享<b class='flag-5'>一顆</b>電機(jī)控制<b class='flag-5'>芯片</b>—LV8548MC

    一顆5730 需要驅(qū)動(dòng)電路嗎?

    一顆5730 需要驅(qū)動(dòng)電路嗎?
    發(fā)表于 12-10 19:52

    【轉(zhuǎn)帖】一顆芯片的成本

    作為電子產(chǎn)業(yè)鏈上的員,無論是芯片的設(shè)計(jì)者,生產(chǎn)者,測(cè)試者,使用者都很想了解清楚一顆芯片的成本究竟由哪幾個(gè)部分構(gòu)成。這里我來就我的理解簡(jiǎn)要說明
    發(fā)表于 07-05 16:08

    推薦一顆高集成度的鋰電保護(hù)芯片P6455

    推薦一顆高集成度的鋰電保護(hù)芯片P6455使用單芯片設(shè)計(jì)具有多種保護(hù)功能的電池保護(hù)電路鋰電池如何設(shè)計(jì)保護(hù)
    發(fā)表于 05-28 09:15

    分享一顆寬電壓范圍輸出 輸入端精確限流的DCDC升壓芯片SY7210

    分享一顆寬電壓范圍輸出 輸入端精確限流的DCDC升壓芯片SY7210 輸入功率有限如何設(shè)計(jì)帶保護(hù)的DCDC升壓電路 推薦一顆電路簡(jiǎn)單的帶
    發(fā)表于 05-31 15:10

    請(qǐng)幫忙找一顆電源芯片

    `這是一顆電源芯片,有誰知道的么?請(qǐng)幫忙提供下具體型號(hào),非常謝謝!`
    發(fā)表于 05-14 10:51

    求推薦一顆level shifter!

    求推薦一顆l求推薦一顆level shifter 輸入電壓20v,輸出最低--7v,封裝BGA,30個(gè)腳位,體積2.5X體積2.5X2.0mm,求推薦一顆,謝謝啦!
    發(fā)表于 07-22 06:37

    如何創(chuàng)建一顆芯片?

    創(chuàng)建一顆芯片智能嵌入式到IoT,都可以使用ARM Cordio
    發(fā)表于 02-22 07:48

    如何設(shè)計(jì)一顆40PFLOPS量級(jí)AI芯片_操作過程詳解

    Nvidia剛剛發(fā)布的最強(qiáng)GPUDGX-2,由16V100+12NVSwitch芯片組成,能夠提供2PFLOPS。而單V100的Deep Learning處理能力是120TFLO
    的頭像 發(fā)表于 05-20 07:31 ?7079次閱讀

    篇漫畫看懂:一顆芯片,咋就這么難造?

    篇漫畫看懂:一顆芯片,咋就這么難造?
    的頭像 發(fā)表于 12-01 08:41 ?9674次閱讀

    一顆“任勞任怨”的數(shù)字成像芯片

    一顆“任勞任怨”的數(shù)字成像芯片
    發(fā)表于 11-03 08:04 ?0次下載
    <b class='flag-5'>一顆</b>“任勞任怨”的數(shù)字成像<b class='flag-5'>芯片</b>

    一顆芯片的典型設(shè)計(jì)流程

    來源:內(nèi)容由半導(dǎo)體行業(yè)觀察(ID:icbank)編譯自design-reuse 芯片設(shè)計(jì)過程項(xiàng)復(fù)雜的多步驟工作,涉及初始系統(tǒng)規(guī)格到制造的各個(gè)階段。每
    的頭像 發(fā)表于 06-06 17:05 ?844次閱讀
    <b class='flag-5'>一顆</b><b class='flag-5'>芯片</b>的典型設(shè)計(jì)流程

    一顆芯片的內(nèi)部設(shè)計(jì)原理和結(jié)構(gòu)

    應(yīng)用沒有問題,卻也忽略了更多的技術(shù)細(xì)節(jié),對(duì)于自身的技術(shù)成長(zhǎng)并沒有積累到更好的經(jīng)驗(yàn)。今天以一顆DC/DC降壓電源芯片LM2675為例,盡量詳細(xì)講解下一顆芯片的內(nèi)部設(shè)計(jì)原
    的頭像 發(fā)表于 12-01 10:36 ?1926次閱讀
    <b class='flag-5'>一顆</b><b class='flag-5'>芯片</b>的內(nèi)部設(shè)計(jì)原理和結(jié)構(gòu)

    一顆芯片初步設(shè)計(jì)到實(shí)際應(yīng)用落地比你想象的更難!

    一顆芯片只有經(jīng)歷過“九九八十一難”,才能修成大羅金身——車規(guī)級(jí)芯片。
    的頭像 發(fā)表于 08-15 09:58 ?1773次閱讀
    <b class='flag-5'>一顆</b><b class='flag-5'>芯片</b><b class='flag-5'>從</b>初步設(shè)計(jì)到實(shí)際應(yīng)用落地比你想象的更難!

    如何來評(píng)價(jià)一顆芯片的ESD能力呢?

    和使用過程中,由于靜電的積累和放電引起的損害。因此,評(píng)價(jià)一顆芯片的ESD能力,需要從其設(shè)計(jì)階段開始考慮。首先,可以評(píng)估芯片設(shè)計(jì)文檔中對(duì)ESD設(shè)計(jì)準(zhǔn)則的詳細(xì)描述,包括
    的頭像 發(fā)表于 11-07 10:30 ?2657次閱讀