chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思推出可配置集成型IP塊大幅降低資源需求

Xilinx賽靈思官微 ? 來源:djl ? 作者:Ambrose Finnerty賽靈思 ? 2019-07-26 16:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

無論是無線還是有線數(shù)據(jù)通信,保持傳輸可靠性都是高質(zhì)量解決方案的基本要求。此類系統(tǒng)的關(guān)鍵構(gòu)成部分在于高性能軟判決前向糾錯 (SD-FEC) 功能,發(fā)送(編碼器)和接收(解碼器)路徑都需要這個功能。

賽靈思推出可配置集成型IP塊大幅降低資源需求

圖 1:典型的數(shù)據(jù)通信系統(tǒng)

隨著數(shù)據(jù)帶寬的不斷提升,例如 5G 新無線電 (5G NR) 技術(shù)和有線電纜數(shù)據(jù)服務(wù)接口規(guī)范 3.1 (DOCSIS 3.1),上述系統(tǒng)對數(shù)據(jù)吞吐量要求極高,因此,SD-FEC 塊必須實現(xiàn)高效處理。

賽靈思推出業(yè)界首款可配置集成型 (SD-FEC) IP 塊

此類 SD-FEC 功能通常在高性能 FPGA 的可編程邏輯中實現(xiàn)。隨著為了支持數(shù)千兆位速率而進一步推進系統(tǒng)要求,性能、功耗和成本均成為了關(guān)鍵設(shè)計因素。相對于集成型解決方案而言,上述功能的軟實現(xiàn)不盡人意。

因此,賽靈思推出了業(yè)界首款可配置集成型 SD-FEC IP 塊,可實現(xiàn):

緩解性能和吞吐量瓶頸 → 約 3 Gb/s 的峰值 LDPC 解碼吞吐量

大幅降低資源需求 → 每個 SD-FEC 實例減少約 10 萬 LUT

大幅降低功耗 → 轉(zhuǎn)向集成型解決方案,功耗降低 80%

賽靈思推出可配置集成型IP塊大幅降低資源需求

圖 2:集成型 SD-FEC 與軟 LDPC 解碼器的功耗對比

采用 SD-FEC 功能集成成果的應(yīng)用實例

如前所述,類似于 ASIC 的 SD-FEC 塊相對于軟實現(xiàn)而言能提高吞吐量,降低時延,并降低功耗。由于能夠為 Turbo 解碼的長期演進發(fā)展 (LTE) 以及 LTE-A 應(yīng)用提供支持,因此構(gòu)成了 4G 和 5G 前系統(tǒng)的低功耗解決方案。

利用低密度奇偶校驗 (LDPC) 對解碼和編碼的支持,我們能夠為無線市場的 5G 基帶和回傳平臺等應(yīng)用提供支持。除 Zynq UltraScale+ RFSoC (ZU28DR) 系列中的 RF-ADC/DAC 之外,SD-FEC 還為 DOCSIS 3.1 標準的遠程 PHY 提供了極富吸引力的解決方案。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成
    +關(guān)注

    關(guān)注

    1

    文章

    177

    瀏覽量

    30772
  • 可編程邏輯
    +關(guān)注

    關(guān)注

    7

    文章

    526

    瀏覽量

    45189
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    助力上海集成電路緊缺人才培訓(xùn)項目順利結(jié)課

    的核心企業(yè),易深度參與本次培訓(xùn),從技術(shù)理論到實戰(zhàn)操作全程賦能,與學(xué)員們共同探索FPGA的創(chuàng)新應(yīng)用與未來潛力。
    的頭像 發(fā)表于 10-13 14:59 ?239次閱讀

    跨越域沖突:多實例并發(fā)與PTP可配置性的融合之道

    PTP之所以需要高度可配置的特性,并非出于復(fù)雜化的目的,而是為了應(yīng)對多樣化的現(xiàn)實應(yīng)用場景和網(wǎng)絡(luò)環(huán)境的必然要求。沒有一種“一刀切”的配置能在所有網(wǎng)絡(luò)中同時實現(xiàn)最佳精度、最高穩(wěn)定性和最低資源消耗。 PTP的
    的頭像 發(fā)表于 09-05 17:14 ?1026次閱讀
    跨越域沖突:多實例并發(fā)與PTP<b class='flag-5'>可配置</b>性的融合之道

    特威第二屆機器視覺大會即將舉辦

    去年盛夏,首屆易特威機器視覺技術(shù)大會點燃了行業(yè)創(chuàng)新的火花。易驚艷亮相的 TJ375 FPGA與
    的頭像 發(fā)表于 08-13 09:53 ?461次閱讀

    昉科技攜手英集成,共建“中國高等院校RISC-V芯片設(shè)計及應(yīng)用實驗室”

    為積極響應(yīng)國家集成電路產(chǎn)業(yè)人才戰(zhàn)略需求,助力中國高等院校培養(yǎng)高水平、創(chuàng)新型芯片設(shè)計及應(yīng)用人才,近日,昉科技(上海昉半導(dǎo)體科技有限公司)與英
    的頭像 發(fā)表于 07-28 10:46 ?676次閱讀
    <b class='flag-5'>賽</b>昉科技攜手英<b class='flag-5'>思</b><b class='flag-5'>集成</b>,共建“中國高等院校RISC-V芯片設(shè)計及應(yīng)用實驗室”

    芯片引腳成型設(shè)備與芯片引腳整形設(shè)備的區(qū)別

    質(zhì)量。成型設(shè)備可以精確控制引腳的長度和形狀,提高生產(chǎn)效率,降低產(chǎn)品報廢率。 芯片引腳整形設(shè)備則主要用于修復(fù)和調(diào)整已經(jīng)成型但可能在后續(xù)過程中發(fā)生變形的引腳。這些設(shè)備通常具備高精度的定位系統(tǒng)和整形工具,能夠
    發(fā)表于 07-19 11:07

    FPGA TJ375的PLL的動態(tài)配置

    , pll_cfg_clk_i是一個輸入時鐘,pll_cfg_clk是動態(tài)配置的輸出時鐘, 通過另一個PLL產(chǎn)生一個pll_CFG_CLK_i 在生成動態(tài)配置IP之前要先配置PLL的h
    的頭像 發(fā)表于 07-14 18:14 ?2769次閱讀
    易<b class='flag-5'>靈</b><b class='flag-5'>思</b> FPGA TJ375的PLL的動態(tài)<b class='flag-5'>配置</b>

    中微愛芯推出可配置多功能邏輯門電路AiP74LVC1G99

    中微愛芯推出可配置多功能邏輯門電路AiP74LVC1G99,該電路可配置為多種三態(tài)邏輯門,如“與門”、“與非門”、“或門”、“或非門”、“異或門”、“同或門”、“反相器”、“緩沖器”以及“多路復(fù)用器”,用法靈活多樣。
    的頭像 發(fā)表于 06-17 10:52 ?803次閱讀
    中微愛芯<b class='flag-5'>推出</b><b class='flag-5'>可配置</b>多功能邏輯門電路AiP74LVC1G99

    Xilinx Shift RAM IP概述和主要功能

    FPGA 的分布式 RAM(Distributed RAM)或 RAM(Block RAM)資源,創(chuàng)建一個可配置的移位寄存器,支持用戶定義的寬度和深度,適用于需要數(shù)據(jù)延遲、數(shù)據(jù)緩沖或流水線處理的場景
    的頭像 發(fā)表于 05-14 09:36 ?670次閱讀

    Xilinx Ultrascale系列FPGA的時鐘資源與架構(gòu)解析

    Ultrascale是開發(fā)的支持包含步進功能的增強型FPGA架構(gòu),相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個系列:Kintex和Virtex
    的頭像 發(fā)表于 04-24 11:29 ?1698次閱讀
    Xilinx Ultrascale系列FPGA的時鐘<b class='flag-5'>資源</b>與架構(gòu)解析

    高度集成、可配置的低靜態(tài)電流電源管理IC DA9072數(shù)據(jù)手冊

    DA9072 是一款高度集成、可配置的低靜態(tài)電流電源管理 IC(PMIC),集成了可穿戴設(shè)備、家庭自動化和低功耗電池應(yīng)用的最常見需求。 PMIC包括一個具有電源路徑管理功能的線性充電器
    的頭像 發(fā)表于 04-02 11:39 ?628次閱讀
    高度<b class='flag-5'>集成</b>、<b class='flag-5'>可配置</b>的低靜態(tài)電流電源管理IC DA9072數(shù)據(jù)手冊

    RF-Labs手工成型電纜組件

    RF-Labs手工成型電纜組件 RF-Labs推出了一款手工成型的高性能電纜組件,采用Conformable?技術(shù)或手工編織護套設(shè)計。RF-Labs手工成型電纜組件的特色在于其帶有金屬
    發(fā)表于 03-14 09:23

    國產(chǎn)EDA億?接入DeepSeek

    國產(chǎn)EDA軟件億(eLinx)軟件接入DeepSeek,為EDA行業(yè)注入變革性力量,開啟FPGA應(yīng)用開發(fā)的嶄新篇章。通過集成DeepSeek插件,eLinx軟件構(gòu)建起連接FPGA開發(fā)的高效橋梁
    的頭像 發(fā)表于 02-21 17:26 ?1204次閱讀
    國產(chǎn)EDA億<b class='flag-5'>靈</b><b class='flag-5'>思</b>?接入DeepSeek

    低溫失效的原因,有沒有別的方法或者一些見解?

    低溫失效的原因,有沒有別的方法或者一些見解。就是芯片工作溫度在100°--40°區(qū)間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監(jiān)測了電流和電壓都正常,頻率也都正常,頻率不是FPGA的頻率是晶振的頻率,焊接的話七
    發(fā)表于 12-30 16:28

    FPGA產(chǎn)品的主要特點

    近年來,全球半導(dǎo)體供應(yīng)鏈屢受挑戰(zhàn),芯片短缺問題一度對行業(yè)產(chǎn)生深遠影響。易通過優(yōu)化供應(yīng)鏈管理、強化產(chǎn)能規(guī)劃,確??蛻舻腇PGA需求得到及時滿足。面向工業(yè)控制、機器視覺、醫(yī)療影像、消費電子、汽車智駕等一眾終端領(lǐng)域,易
    的頭像 發(fā)表于 12-04 14:20 ?1959次閱讀
    易<b class='flag-5'>靈</b><b class='flag-5'>思</b>FPGA產(chǎn)品的主要特點

    T-Core一體成型貼片電感的優(yōu)勢

    小型化與集成化 : T-Core一體成型貼片電感采用先進的制作工藝,能夠?qū)崿F(xiàn)超薄、小尺寸的設(shè)計,非常適合現(xiàn)代電子產(chǎn)品對小型化和集成化的需求。 這種小型化的設(shè)計使得電感器能夠更輕松地
    發(fā)表于 11-13 22:22