16進(jìn)制計(jì)數(shù)器設(shè)計(jì)方案三:用觸發(fā)器設(shè)計(jì)16進(jìn)制計(jì)數(shù)器
首先是將每個(gè)D觸發(fā)器的P端與D端相連,構(gòu)成T觸發(fā)器,然后連接電路,計(jì)數(shù)器的計(jì)數(shù)脈沖輸入端為CP,全部清0端為R,全部置1端為S,輸出端由低位到高為分別為Q0、Q1、Q2、Q3。電路圖如下。

仿真波形
CP輸入單位時(shí)間脈沖,R在第一個(gè)時(shí)鐘脈沖置0,在以后的周期內(nèi)都置高電平1,S在所有的時(shí)鐘周期內(nèi)都置1,然后仿真。其仿真波形截圖如下圖。

16進(jìn)制計(jì)數(shù)器設(shè)計(jì)方案四:VHDL十六進(jìn)制計(jì)數(shù)器
VHDL程序






實(shí)驗(yàn) QuarterII原理圖

電子發(fā)燒友App


























































評(píng)論